期刊文献+
共找到55篇文章
< 1 2 3 >
每页显示 20 50 100
基于一种新型嵌入式系统级芯片的无线数据采集系统的设计 被引量:10
1
作者 李春杰 刘瑞霞 《现代电子技术》 2006年第3期36-38,共3页
nRF24E1收发器是NordicVLSI推出的一种系统级芯片,是世界上第一个全球2·4GHz通用的、完整的低成本射频系统级芯片;在遥控、遥测、汽车电子及无线数据采集方面有广阔应用前景。介绍了新型嵌入式系统级芯片24E1的结构及其各部分的功... nRF24E1收发器是NordicVLSI推出的一种系统级芯片,是世界上第一个全球2·4GHz通用的、完整的低成本射频系统级芯片;在遥控、遥测、汽车电子及无线数据采集方面有广阔应用前景。介绍了新型嵌入式系统级芯片24E1的结构及其各部分的功能,并以24E1为核心部件构建了一种新型的8路无线数据采集系统。并在此基础上进一步说明了该无线数据采集系统的硬件组成及其软件的工作流程和详细的程序结构。同传统的无线数据采集系统相比,有独特的自身优势。 展开更多
关键词 无线传输 数据采集 软件设计 嵌入式系统级芯片
在线阅读 下载PDF
基于系统级芯片和射频集成电路的无线网络卫星平台设计与验证 被引量:3
2
作者 董立珉 徐国栋 《计算机集成制造系统》 EI CSCD 北大核心 2012年第3期492-496,共5页
为解决传统卫星设计中有线连接带来的各种问题,提出了一种基于无线网络技术的卫星平台系统方案。该方案以嵌入式系统级芯片处理器及射频集成电路作为基本通信单元,进行了以星载计算机为核心的无线网络卫星平台结构的设计,集星务管理、... 为解决传统卫星设计中有线连接带来的各种问题,提出了一种基于无线网络技术的卫星平台系统方案。该方案以嵌入式系统级芯片处理器及射频集成电路作为基本通信单元,进行了以星载计算机为核心的无线网络卫星平台结构的设计,集星务管理、任务管理和设备管理于一体的无线网络卫星通信协议的设计,星载计算机与其他分系统、部件和单元之间均采用无线方式进行数据交互,实现了无线网络卫星自主管理和即插即用,支持卫星的快速测试、快速集成和装配。通过无线网络卫星平台原型系统软硬件设计、实现及测试,验证了无线卫星平台的可行性和设计的正确性、有效性。 展开更多
关键词 自主管理 即插即用 无线网络 卫星平台设计 卫星通信系统 系统级芯片 射频集成电路
在线阅读 下载PDF
简易系统级芯片内置高精度阻容振荡器的校准方法
3
作者 张岩松 梁步阁 +1 位作者 赵党军 杨德贵 《现代电子技术》 北大核心 2018年第16期31-34,共4页
通过实验探究一种适用于超大规模集成电路(VLSI)领域系统级芯片片内阻容(RC)振荡器的校准方法。针对集成电路内部阻容振荡器输出时钟频率容易出现温漂、工艺离散导致不精确等现象,通过改良片内时钟校准逻辑,得出一种易于实现的、高效的... 通过实验探究一种适用于超大规模集成电路(VLSI)领域系统级芯片片内阻容(RC)振荡器的校准方法。针对集成电路内部阻容振荡器输出时钟频率容易出现温漂、工艺离散导致不精确等现象,通过改良片内时钟校准逻辑,得出一种易于实现的、高效的、低成本的、可靠的方法。经试验验证,该方法可以有效保证振荡电路的输出精度,解决工艺、温度、电压等改变引起振荡器输出频率变化的问题。 展开更多
关键词 超大规模集成电路 系统级芯片 高精度校准 阻容振荡电路 时钟校准逻辑 频率变化
在线阅读 下载PDF
系统级芯片测试调度最优总线指定方法
4
作者 詹瑾瑜 熊光泽 《计算机集成制造系统》 EI CSCD 北大核心 2006年第10期1693-1697,共5页
为了缩短采用系统级芯片设计的电子产品的测试时间,提出了一种基于遗传算法的系统级芯片测试调度总线指定方法。在该方法中,建立了最优测试调度的遗传算法模型。为了使算法过程更稳健,更快地趋近于全局最优解,在传统遗传算法的基础上引... 为了缩短采用系统级芯片设计的电子产品的测试时间,提出了一种基于遗传算法的系统级芯片测试调度总线指定方法。在该方法中,建立了最优测试调度的遗传算法模型。为了使算法过程更稳健,更快地趋近于全局最优解,在传统遗传算法的基础上引入了差分进化、精英策略、自适应变异等几种机制,并通过实验与基于整数线性规划的测试调度方法进行比较,结果表明,所需的测试时钟周期数较少,适应于测试大规模系统级芯片。 展开更多
关键词 系统级芯片 测试调度 知识产权核 测试访问机制 遗传算法 差分进化
在线阅读 下载PDF
基于TSCH模式的工业无线系统级芯片设计
5
作者 谢闯 杨志家 王剑 《计算机工程》 CAS CSCD 北大核心 2018年第6期288-293,299,共7页
当前商业无线芯片只能实现工业无线网络标准的通信功能,时隙调度和同步等功能必须依靠软件通过定时中断的方式实现,增加了开发难度,限制了WIA-PA等工业无线协议的推广和普及。针对该问题,设计一款支持TSCH模式物理层协议面向工业无线网... 当前商业无线芯片只能实现工业无线网络标准的通信功能,时隙调度和同步等功能必须依靠软件通过定时中断的方式实现,增加了开发难度,限制了WIA-PA等工业无线协议的推广和普及。针对该问题,设计一款支持TSCH模式物理层协议面向工业无线网络的系统级工业无线芯片WIASoC2400。该芯片以IEEE802.15.4e协议的TSCH模式为基础,基于ARM Cortex-M3内核,集成2.4 GHz WIA-PA无线通信模块,同时包含符合IEEE802.15.4-2006协议CCM~*模式安全规范的AES-128加/解密安全模块,可保证数据传输的安全性。仿真结果表明,WIASoC2400能够满足TSCH模式下通信的时隙同步精度和跳频要求,具有定时精确、处理速度快、实现简单等优点。 展开更多
关键词 工业无线网络 无线系统级芯片 时隙跳频 MAC硬件状态机 AES-CCM*安全模块
在线阅读 下载PDF
面向系统级芯片的串行外设接口模块设计 被引量:4
6
作者 杨晓 李战明 《计算机应用》 CSCD 北大核心 2015年第12期3607-3610,共4页
针对传统串行外设接口(SPI)模块设计不灵活、不利于扩展、不支持乱序访问的缺陷,设计了一种面向系统级芯片(So C)的SPI模块。首先,根据SPI通信协议,设计SPI基本架构;其次,根据SPI架构,设计相应输入输出状态机(FSM)、扩展端口及支持乱序... 针对传统串行外设接口(SPI)模块设计不灵活、不利于扩展、不支持乱序访问的缺陷,设计了一种面向系统级芯片(So C)的SPI模块。首先,根据SPI通信协议,设计SPI基本架构;其次,根据SPI架构,设计相应输入输出状态机(FSM)、扩展端口及支持乱序访问的标识(ID)模块;再次,利用Synopsys公司的Verilog模拟器编译(VCS)仿真工具对该SPI设计的正确性进行验证;最后,为该SPI设计搭建参数可配置的随机验证环境,对代码覆盖率报告进行分析,并有针对性地手动加入测试点提高各项代码覆盖率。仿真结果表明,与传统的SPI设计相比,面向So C的SPI模块设计支持高级可扩展接口(AXI)总线扩展,具有8个独立的读写通道,各通道间支持可乱序访问,不会出现通道堵塞情况。 展开更多
关键词 系统级芯片 串行外设接口 可扩展接口 验证环境 代码覆盖率
在线阅读 下载PDF
考虑热点及热量分布系统级芯片的测试规划 被引量:1
7
作者 陈建 赵长虹 +1 位作者 周电 周晓方 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2006年第1期46-52,共7页
在SoC的测试规划时,考虑为避免在测试过程中出现热点以及测试过程中使热量均匀分布,基于建立的问题模型得到一系列的并行测试集合,再通过Bin-Packing算法构造测试规划,并进行全局的优化.对ITC’02测试用例的实验结果表明,该方法在牺牲... 在SoC的测试规划时,考虑为避免在测试过程中出现热点以及测试过程中使热量均匀分布,基于建立的问题模型得到一系列的并行测试集合,再通过Bin-Packing算法构造测试规划,并进行全局的优化.对ITC’02测试用例的实验结果表明,该方法在牺牲一定的测试时间的情况下,有效地控制了在测试时芯片温度的升高,从而避免出现由热量引起的一系列问题. 展开更多
关键词 系统级芯片 测试规划 热点 测试兼容图
在线阅读 下载PDF
混合信号系统级芯片仿真 被引量:3
8
作者 肖跃龙 《半导体技术》 CAS CSCD 北大核心 2003年第2期55-57,共3页
关键词 混合信号 系统级芯片 仿真
在线阅读 下载PDF
PMC率先推出支持对称模式的端到端10 Gbit/s EPON系统级芯片
9
《电信科学》 北大核心 2012年第3期13-13,共1页
2012年3月8日,致力于存储网络、光网络以及移动网络半导体解决方案创新的PMC-Sierra公司(以下简称PMC公司)宣布,推出支持对称模式的端到端10 Gbit/s EPON光纤接入系统级芯片(SoC)解决方案,
关键词 系统级芯片 PMC公司 对称模式 EPON 端到端 PMC-Sierra公司 存储网络 方案创新
在线阅读 下载PDF
ST发布其首款可配置系统级芯片
10
《半导体技术》 CAS CSCD 北大核心 2005年第9期84-85,共2页
意法半导体(ST)公司日前宣布可配置系统芯片系列的第一款产品制造成功。该产品适合各种应用,包括打印机、扫描仪和其它嵌入式控制应用的数字引擎。
关键词 可配置 系统级芯片 ST 产品制造 控制应用 意法半导体 系统芯片 打印机 嵌入式
在线阅读 下载PDF
开关设备在线监测系统级专用芯片的设计 被引量:1
11
作者 马强 李琨 +1 位作者 荣命哲 贾申利 《电力系统自动化》 EI CSCD 北大核心 2005年第3期73-76,共4页
将开关设备在线状态监测技术与微电子技术相结合,提出了开关设备在线状态监测系统级专用芯片的设计方案。该芯片集采集、计量、通信、调度功能于一体,配以少量外围器件,就可以实时监测开关设备的温度、机械、绝缘等各项状态参数,而且可... 将开关设备在线状态监测技术与微电子技术相结合,提出了开关设备在线状态监测系统级专用芯片的设计方案。该芯片集采集、计量、通信、调度功能于一体,配以少量外围器件,就可以实时监测开关设备的温度、机械、绝缘等各项状态参数,而且可以与上位机通信。与以往使用单片机进行在线状态监测相比,专用芯片具有可靠性高、通用性强、成本低等优点,代表了在线监测技术未来发展的方向。通过用现场可编程门阵列(FPGA)进行硬件仿真,验证了该设计的正确性。 展开更多
关键词 系统专用芯片 开关设备 在线监测
在线阅读 下载PDF
系统级可编程芯片(SOPC)设计思想与开发策略 被引量:7
12
作者 刘达 龚建荣 《现代电子技术》 2002年第11期1-4,共4页
针对 SOPC全新的设计流程 ,提出了基于 IP的 SOPC设计集成平台概念及设计思想与开发策略 ,并介绍了基于 FPGA/CPL D的
关键词 系统可编程芯片 知识产权 电子设计自动化 系统集成 现场可编程门阵列 复杂可编程逻辑器件
在线阅读 下载PDF
系统级封装技术综述 被引量:13
13
作者 刘林 郑学仁 李斌 《半导体技术》 CAS CSCD 北大核心 2002年第8期17-20,34,共5页
介绍了系统级封装SiP如何将多块集成电路芯片和其他的分立元件集成在同一个封装内,有效解决了传统封装面临的带宽、互连延迟、功耗和集成度方面的难题。同时将SiP与系统级芯片SoC相比较,指出各自的特点和发展趋势。
关键词 系统封装 系统级芯片 晶圆封装 半导体 磷化硅
在线阅读 下载PDF
Cadence推出C-to-SiliconCompiler拓展系统级产品
14
《半导体技术》 CAS CSCD 北大核心 2008年第9期842-842,共1页
2008年7月15日Cadence设计系统公司宣布推出CadenceC-to-SiliconCompiler,这是一种高阶综合产品,能够让设计师在创建和复用系统级芯片IP的过程中,将生产力提高10倍。C-to-SiliconCompiler中的创新技术成为沟通系统级模型之间的... 2008年7月15日Cadence设计系统公司宣布推出CadenceC-to-SiliconCompiler,这是一种高阶综合产品,能够让设计师在创建和复用系统级芯片IP的过程中,将生产力提高10倍。C-to-SiliconCompiler中的创新技术成为沟通系统级模型之间的桥梁,它们通常是用C/C++ 和SystemC写成的,而寄存器传输级(RTL)模型通常被用于检验、实现和集成SOC。这种重要的新功能对于开发新型SOC和系统级IP,用于消费电子、无线和有线网络市场的公司尤其可贵。C-to-Silicon Compiler让工程师可以在更高的提取级别上工作,并且帮助硬件微架构的分析自动进行。 展开更多
关键词 Cadence设计系统公司 产品 SYSTEMC SILICON 寄存器传输 系统级芯片 C/C++ 创新技术
在线阅读 下载PDF
SoC芯片设计方法及标准化 被引量:17
15
作者 章立生 韩承德 《计算机研究与发展》 EI CSCD 北大核心 2002年第1期1-8,共8页
随着集成电路技术的迅速发展 ,集成电路已进入系统级芯片 (So C)设计时代 .So C芯片的集成度越来越高 ,单芯片上的集成度和操作频率越来越高 ,投放市场的时间要求越来越短 .为了实现这样的 So C芯片 ,设计者越来越依赖于 IP模块的重用 .... 随着集成电路技术的迅速发展 ,集成电路已进入系统级芯片 (So C)设计时代 .So C芯片的集成度越来越高 ,单芯片上的集成度和操作频率越来越高 ,投放市场的时间要求越来越短 .为了实现这样的 So C芯片 ,设计者越来越依赖于 IP模块的重用 .So C复杂性的提高和 IP模块的多样化 ,So C芯片中多个厂商不同 IP模块的使用 ,导致了 IP模块可重用的许多问题 .IP模块和片上总线 ,以及 EDA工具接口的标准化 ,是解决 IP模块标准化的很好途径 ;另一方面 ,So C芯片设计的复杂性和嵌入软件所占比重的增加 ,要求更高层次的系统抽象和软硬件的协同设计 ,使用更流行的设计语言进行系统的硬件设计和更有效的系统设计方法 .描述了 So C芯片设计中的 IP模块可重用技术以及所存在的问题 ,介绍了 So C IP模块和片上总线结构的标准化 ,讨论了基于 C/C++扩展类库的系统级描述语言和基于平台的 So 展开更多
关键词 系统级芯片 设计方法 集成电路 SOC芯片 标准化
在线阅读 下载PDF
采用JTAG结构实现SoC芯片的片上仿真器及接口 被引量:6
16
作者 王永生 叶以正 +1 位作者 肖立伊 巫镜廷 《计算机工程与应用》 CSCD 北大核心 2002年第16期240-243,共4页
片上仿真(OnChipEmulation)是系统级芯片(System-on-a-Chip,SoC)进行调试与诊断的新型方法。文章讨论了一种采用JTAG结构实现SoC芯片片上仿真器的方法。此方法已应用于以CCORE为核心的SoC设计平台上。
关键词 JTAG结构 SOC芯片 片上仿真器 接口 系统级芯片
在线阅读 下载PDF
基于片上系统的EFI安全机制研究 被引量:2
17
作者 陈峰 《计算机应用》 CSCD 北大核心 2009年第B12期314-317,321,共5页
可扩展固件接口(EFI)是用来替代BIOS的固件技术,能够克服BIOS的缺点,提供比BIOS更为强大的功能和更好的交互性。EFI独立于操作系统存在,能够直接对硬件进行控制,从而为系统的安全运行带来了威胁。对此提出了基于片上系统的EFI安全机制... 可扩展固件接口(EFI)是用来替代BIOS的固件技术,能够克服BIOS的缺点,提供比BIOS更为强大的功能和更好的交互性。EFI独立于操作系统存在,能够直接对硬件进行控制,从而为系统的安全运行带来了威胁。对此提出了基于片上系统的EFI安全机制。该机制利用芯片上提供的硬件资源,设计了EFI固件的监控机制,提供EFI固件的安全保护。实验结果分析表明,基于片上系统的EFI安全机制能够实现对EFI固件的良好安全保护。 展开更多
关键词 固件 可扩展固件接口 片上系统 安全机制 系统级芯片 操作系统 片上存储器
在线阅读 下载PDF
基于SOC工控系统的总线控制器设计
18
作者 王得利 高德远 王党辉 《计算机工程与应用》 CSCD 北大核心 2008年第33期69-72,共4页
通过对工控PC104总线协议的分析,在一个SOC中设计了一个同步的总线控制器。基于面向航空领域应用中断响应速度快、低功耗、可靠性高的要求以及SOC系统的特点,对设计相关方面做出改进,主要包括对SOC片上外设数据通路的优化、SOC片上外设... 通过对工控PC104总线协议的分析,在一个SOC中设计了一个同步的总线控制器。基于面向航空领域应用中断响应速度快、低功耗、可靠性高的要求以及SOC系统的特点,对设计相关方面做出改进,主要包括对SOC片上外设数据通路的优化、SOC片上外设总线周期加速、关键信号去噪音处理、总线周期超时自结束。实验数据表明,改进后的设计,在启动操作系统时间速度比原来缩短了7.3%,功耗下降了17.1%。集成了该控制器的一款SOC芯片流片成功,实际运行系统可靠性高,中断响应速度加快了14%。 展开更多
关键词 PC104 系统级芯片(SOC) 可靠性 低功耗 快速中断响应
在线阅读 下载PDF
21世纪深亚微米芯片技术的新进展
19
作者 郑学仁 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第11期81-84,共4页
着重介绍对微电子技术发展有重大意义的集成电路关键技术的进展情况 .MOS FET结构的探索创新、高K和低K绝缘材料的开发运用、铜布线芯片技术、极紫外线曝光技术以及SoC设计技术等里程碑式的进展 ,使集成电路朝着规模越来越大、图形线条... 着重介绍对微电子技术发展有重大意义的集成电路关键技术的进展情况 .MOS FET结构的探索创新、高K和低K绝缘材料的开发运用、铜布线芯片技术、极紫外线曝光技术以及SoC设计技术等里程碑式的进展 ,使集成电路朝着规模越来越大、图形线条越来越细、功耗越来越低、工作速度越来越快的方向不断发展 ,为 2 展开更多
关键词 21世纪 深亚微米芯片技术 微电子技术 集成电路 光刻 系统级芯片 MOSFET 图形转移 布线工艺
在线阅读 下载PDF
基于嵌入式处理器软核的DVB-S基带处理系统 被引量:5
20
作者 杨浩 林争辉 +1 位作者 鞠海 蔡雄飞 《计算机工程》 EI CAS CSCD 北大核心 2005年第6期203-205,F003,共4页
完整地给出了一种利用SoPC策略在大规模FPGA上实现高度集成的DVB-S前端基带处理系统的SoC实现。从系统模型设计入手,综合运用了集成电路和SoC设计手段设计验证了基带处理IP,并整合了嵌入式处理器(Nios)软核及其应用程序,极大地提高了系... 完整地给出了一种利用SoPC策略在大规模FPGA上实现高度集成的DVB-S前端基带处理系统的SoC实现。从系统模型设计入手,综合运用了集成电路和SoC设计手段设计验证了基带处理IP,并整合了嵌入式处理器(Nios)软核及其应用程序,极大地提高了系统性能并降低了总体成本。还提出了基于混合层次仿真的设计验证方法。 展开更多
关键词 数字视频广播(DVB) 基带处理 系统可编程芯片 嵌入式处理器 NIOS 混合层次仿真
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部