期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
常系数乘法器的进化生成 被引量:1
1
作者 温平川 殷茜 《微电子学与计算机》 CSCD 北大核心 2001年第4期25-29,共5页
文章提出了一种十分有效的基于图进化的优化技术,并成功地解决了 16-比特常系数乘法器的设计问题。实验结果充分表明,在大部分情形下,通过进化技术自动生成的乘法器的性能胜过使用常规的计算算术算法设计的乘法器。这项研究同时也... 文章提出了一种十分有效的基于图进化的优化技术,并成功地解决了 16-比特常系数乘法器的设计问题。实验结果充分表明,在大部分情形下,通过进化技术自动生成的乘法器的性能胜过使用常规的计算算术算法设计的乘法器。这项研究同时也充分表明,我们提出的基于图的进化技术能够有效地简化和加速计算算术电路的设计过程。 展开更多
关键词 进化计算 算术电路 电子设计自动化 系数乘法器 电子电路
在线阅读 下载PDF
常系数乘法器的分布式并行进化设计
2
作者 温平川 殷茜 何先刚 《微电子学与计算机》 CSCD 北大核心 2002年第7期52-54,共3页
为了进一步改善进化图生成EGG(Evolutionary Graph Generation)系统的性能,我们在EGG中引入了基于PCs簇Linux计算平台并使用消息传递接口MPI(Message-Passing Interface)技术成功地实现分布式的EGG并行系统DPEGG(Distributed and Parall... 为了进一步改善进化图生成EGG(Evolutionary Graph Generation)系统的性能,我们在EGG中引入了基于PCs簇Linux计算平台并使用消息传递接口MPI(Message-Passing Interface)技术成功地实现分布式的EGG并行系统DPEGG(Distributed and Parallel EGG)。实验结果充分表明DPEGG系统在生成的解质量方面略好于EGG系统。特别值得指出的是,DPEGG系统的运行时间开销还大大地减少了。 展开更多
关键词 系数乘法器 分布式并行进化设计 数字信号处理 电子设计自动化
在线阅读 下载PDF
系数乘法器及其在航空火力控制系统中的应用
3
作者 马登武 吴国良 《电子技术应用》 北大核心 2000年第6期25-26,共2页
详细讨论了系数乘法器的原理和功能,介绍了它在航空火力控制系统中的应用,给出了符号发生器电路的原理框图。
关键词 系数乘法器 符号发生器 航空火力控制系统
在线阅读 下载PDF
利用常系数乘法器设计高效FIR滤波器
4
作者 秦宁宁 《雷达与对抗》 2000年第1期36-40,共5页
介绍了一种用常系数乘法器 (KCM )来设计FIR滤波器的方法。详细阐述了FIR滤波器的结构。
关键词 系数乘法器 FIR滤波器 设计 数字滤波器
在线阅读 下载PDF
单片机控制的汽车车速表校验系统
5
作者 刘清 《南京师范大学学报(工程技术版)》 CAS 2001年第3期48-51,共4页
介绍了一种以 89C5 1单片机为核心的微机校验系统 .通过使用系数乘法器 ,使车速表校验信号在 10Hz~ 9999.9Hz范围内 ,按 0 .1Hz分辨率变化 .并通过CPU和刷新地址电路共享存储器的方法 ,对系统输出的校验信号的波形进行编程 .该系统具... 介绍了一种以 89C5 1单片机为核心的微机校验系统 .通过使用系数乘法器 ,使车速表校验信号在 10Hz~ 9999.9Hz范围内 ,按 0 .1Hz分辨率变化 .并通过CPU和刷新地址电路共享存储器的方法 ,对系统输出的校验信号的波形进行编程 .该系统具有精度较高 ,输出波形可任意设置 ,通用性好 ,抗干扰能力强等特点 . 展开更多
关键词 汽车仪表 校验系统 单片微机 信号波形 系数乘法器
在线阅读 下载PDF
一种低复杂度RS编码器的FPGA实现 被引量:3
6
作者 付兴 樊孝明 《电视技术》 北大核心 2011年第9期50-53,共4页
提出了一种新的基于标准基的有限域并行常系数乘法器结构,使用该结构设计了低复杂度的RS(204,188)编码器。该编码器由15个常系数乘法器构成。每个常系数乘法器通过共享一些相同硬件操作,使得编码器中异或门XOR的数目减少了30%左右。最后... 提出了一种新的基于标准基的有限域并行常系数乘法器结构,使用该结构设计了低复杂度的RS(204,188)编码器。该编码器由15个常系数乘法器构成。每个常系数乘法器通过共享一些相同硬件操作,使得编码器中异或门XOR的数目减少了30%左右。最后在FPGA上实现了该编码电路,并用QuartusⅡ7.2自带的SignalTap逻辑分析仪进行了片上验证。结果表明,与以往的RS编码器相比,该编码器具有速度快和占用硬件资源少的特点。 展开更多
关键词 RS编码 系数乘法器 FPGA
在线阅读 下载PDF
一种低功耗2DDCT/IDCT处理器设计
7
作者 李京 沈泊 《固体电子学研究与进展》 CAS CSCD 北大核心 2007年第1期88-94,共7页
设计了一种低功耗的2D DCT/IDCT处理器。为了降低功耗,设计基于行列分解的结构,采用了Loeffler的DCT/IDCT快速算法,并使用了零输入旁路、门控时钟、截断处理等技术,在满足设计需求的基础上降低了系统的功耗。常系数乘法器是该处理器的... 设计了一种低功耗的2D DCT/IDCT处理器。为了降低功耗,设计基于行列分解的结构,采用了Loeffler的DCT/IDCT快速算法,并使用了零输入旁路、门控时钟、截断处理等技术,在满足设计需求的基础上降低了系统的功耗。常系数乘法器是该处理器的一个重要部件,文中基于并行乘法器结构设计了一种新型的低功耗常系数乘法器,它采用了CSD编码、Wallace Tree乘法算法,结合采用了截断处理、变数校正的优化技术,使得2D DCT/IDCT处理器整体性能有较大提高。设计的时钟频率为100 MHz,可以满足MPEG2 MP@HL实时解码的应用。采用SMIC0.18μm工艺进行综合,该2D DCT/IDCT处理器的面积为341 212μm2,功耗为14.971 mW。通过与其他结构的2DDCT/IDCT处理器设计分析与比较,在满足MPEG2 MP@HL实时解码应用的同时,实现了较低的功耗。 展开更多
关键词 低功耗 离散余弦变化 逆离散余弦变换 系数乘法器 零输入旁路 门控时钟 截断处理 视频压缩
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部