期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
应用于NV系综量子实验调控的数字锁相放大器设计与实现
1
作者 邓宇轩 徐南阳 +1 位作者 陈宝 周明媞 《合肥工业大学学报(自然科学版)》 北大核心 2025年第1期44-49,共6页
文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmab... 文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmable gate array,FPGA)与精简指令集计算机(reduced instruction set computer,RISC)微处理器(advanced RISC machines,ARM)内核的基本架构,同时搭载双路高采样率的模数转换器(analog to digital converter,ADC)和数模转换器(digital to analog converter,DAC)。整套系统可以同时进行多路锁相放大处理,输入模拟噪声低至1 nV/Hz 1/2,采样率高达125 MS/s,数据传输带宽可达800 Mib/s,具有集成化程度高、易操控、锁相准确性较高等特点。该设计成功应用在NV系综实验平台上,光探测磁共振(optically detected magnetic resonance,ODMR)实验及后续计算结果表明,使用文中锁相放大器的磁强计灵敏度可以达到1.23 nT/Hz 1/2。 展开更多
关键词 现场可编辑门阵列(FPGA) 精简指令集计算机微处理器(ARM) 模数转换器(ADC) 锁相放大器 光探测磁共振(ODMR)
在线阅读 下载PDF
一种基于并行处理器的快速车道线检测系统及FPGA实现 被引量:6
2
作者 李元金 张万成 吴南健 《电子与信息学报》 EI CSCD 北大核心 2010年第12期2901-2906,共6页
该文提出了一种并行的快速车道线检测系统。该系统包含一个32×32的处理器单元(PE)阵列和双RISC子系统。PE阵列实现车道线图像像素级并行预处理,获取图像边缘特征,双RISC核子系统根据边缘特征实现两条车道线直线参数的并行检测,从... 该文提出了一种并行的快速车道线检测系统。该系统包含一个32×32的处理器单元(PE)阵列和双RISC子系统。PE阵列实现车道线图像像素级并行预处理,获取图像边缘特征,双RISC核子系统根据边缘特征实现两条车道线直线参数的并行检测,从而使得检测过程的每一步都是并行进行,显著提高检测速率。该系统用FPGA实现。实验结果表明本系统具有良好的鲁棒性且可达到每秒50帧的检测速率,满足了车道偏离预警系统实时性要求,具备重要的应用价值。 展开更多
关键词 图像处理 车道线检测 并行 FPGA 精简指令集计算机(RISC)
在线阅读 下载PDF
8位RISC微处理器核的参数化设计 被引量:4
3
作者 孙海平 高明伦 《微电子学与计算机》 CSCD 北大核心 2002年第1期23-26,共4页
文章分析了精简指令集的结构特征和嵌入式系统的应用需求,在设计出的8位RISC微处理器核的基础上,从指令集、存储空间等体系结构方面做了参数化设计和参数提取,讨论了硬件描述语言和运行于微处理器核上的程序对参数化设计的支持。参数化... 文章分析了精简指令集的结构特征和嵌入式系统的应用需求,在设计出的8位RISC微处理器核的基础上,从指令集、存储空间等体系结构方面做了参数化设计和参数提取,讨论了硬件描述语言和运行于微处理器核上的程序对参数化设计的支持。参数化的设计方法增强了IP核的灵活性和可重用性,可以在大批量设计片上系统的过程中充分使用参数化设计方法。 展开更多
关键词 微处理器核 体系结构 精简指令集计算机 RISC 参数化设计
在线阅读 下载PDF
基于RISC的MPEG-4音频解码软件优化 被引量:1
4
作者 梅优良 刘鹏 +1 位作者 周建 陈科明 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2007年第4期603-606,692,共5页
为了提高MPEG-4先进音频编码(AAC)的解码效率,提出了在通用32位精简指令集计算机(reduced in-struction set computing,RISC)上实现MPEG-4 AAC低复杂度框架解码的软件优化技术.解码过程可以分成比特流解码部分和运算部分.应用存储器分... 为了提高MPEG-4先进音频编码(AAC)的解码效率,提出了在通用32位精简指令集计算机(reduced in-struction set computing,RISC)上实现MPEG-4 AAC低复杂度框架解码的软件优化技术.解码过程可以分成比特流解码部分和运算部分.应用存储器分层结构加速比特流解码;基于运算过程、对象和乘法运算的优化技术提高运算部分的解码效率.结果表明,在35 MHz的处理器频率上实现了立体声实时解码,提高了解码效率. 展开更多
关键词 MPEG-4 先进音频编码 精简指令集计算机 瞬时噪声整形
在线阅读 下载PDF
基于ARM的机车轴承故障诊断系统
5
作者 蔡广平 危韧勇 +1 位作者 李志勇 黎群辉 《铁路计算机应用》 2006年第10期23-26,共4页
介绍一种基于ARM嵌入式系统和机车轴承诊断系统。该系统可方便、快捷地完成机务段常用的机车轴承检测项目,诊断出故障类型,分析出可能引起故障的原因,并提出维修或更换的建议。通过数种方式,方便灵活地将诊断信息适时传给机务段管理计算... 介绍一种基于ARM嵌入式系统和机车轴承诊断系统。该系统可方便、快捷地完成机务段常用的机车轴承检测项目,诊断出故障类型,分析出可能引起故障的原因,并提出维修或更换的建议。通过数种方式,方便灵活地将诊断信息适时传给机务段管理计算机,便于同机车其他信息统一管理。实验结果表明,该系统运行稳定可靠,达到了预期效果。详细介绍软硬件设计过程。 展开更多
关键词 机车轴承 故障诊断 先进的精简指令集计算机 通用无线分组业务 组合小波
在线阅读 下载PDF
从RS/6000到沃森POWER架构步过20年创新路
6
作者 毕晓东 《电子技术应用》 北大核心 2011年第10期5-5,共1页
作为RISC架构的一种,POWER(Power Optimization With Enhanced RISC)架构被公认为第二代精简指令集计算机的代表。白1990年IBM推出基于Power架构的RS/6000系列计算机平台,到今年在美国“危险边缘”节目中战胜人类的超级电脑——沃... 作为RISC架构的一种,POWER(Power Optimization With Enhanced RISC)架构被公认为第二代精简指令集计算机的代表。白1990年IBM推出基于Power架构的RS/6000系列计算机平台,到今年在美国“危险边缘”节目中战胜人类的超级电脑——沃森,POWER架构不断创新发展,已走过20年历程。 展开更多
关键词 POWER架构 RS/6000 创新 沃森 POWER架构 精简指令集计算机 RISC架构 计算机平台
在线阅读 下载PDF
一种用于表面污染监测的遥控机器人设计
7
作者 王希涛 《核电子学与探测技术》 CAS CSCD 北大核心 2013年第9期1144-1146,1159,共4页
研究了一种用于表面污染监测的遥控机器人设计方案。简要介绍了机器人的功能和结构,重点描述了硬件设计和软件开发。
关键词 表面污染 监测 遥控机器人 现场可编程门阵列 高级精简指令集计算机
在线阅读 下载PDF
基于ARM7TDMI的SoC中MP3子系统的设计 被引量:2
8
作者 华锡锋 蒋忠平 +1 位作者 罗明清 凌明 《电子工程师》 2004年第12期1-4,共4页
以信息系统作为目标直接优化软、硬件的片上系统(SoC)将大大节省软件和芯片资源,大大提高系统的集成度和性价比。文中主要介绍基于ARM7TDMI的面向多媒体的SoC中MP3子系统的优化设计。通过在SoC中增加多媒体加速器(MMA)模块和片上SRAM以... 以信息系统作为目标直接优化软、硬件的片上系统(SoC)将大大节省软件和芯片资源,大大提高系统的集成度和性价比。文中主要介绍基于ARM7TDMI的面向多媒体的SoC中MP3子系统的优化设计。通过在SoC中增加多媒体加速器(MMA)模块和片上SRAM以及相关的软件优化方案,提出了一种基于低端精简指令集计算机(RISC)处理器核的面向多媒体应用(MP3)的SoC设计方法。该设计方法通过RTL验证,ADS(ARMDeveloperSuit)软件仿真,并通过MPW(Multi-ProjectWafer)的流片已生产出实际芯片。在实际的芯片样机上得到了验证,达到了设计效果。 展开更多
关键词 ARM7TDMI 精简指令集计算机 芯片 MP3 低端 RISC 处理器 片上系统 SOC设计 软件仿真
在线阅读 下载PDF
基于双PowerPC 7447A处理器的嵌入式系统硬件设计 被引量:1
9
作者 张中华 《现代电子技术》 2008年第24期9-13,共5页
随着雷达数据和信号处理需求的不断攀升,传统雷达数字处理系统的处理能力己渐显不足,因此有必要提高系统中每个处理单元的处理能力。鉴于此,设计一种基于CPCI标准总线和双PowerPC 7447A高性能处理器的通用处理单元硬件平台,并对部分功... 随着雷达数据和信号处理需求的不断攀升,传统雷达数字处理系统的处理能力己渐显不足,因此有必要提高系统中每个处理单元的处理能力。鉴于此,设计一种基于CPCI标准总线和双PowerPC 7447A高性能处理器的通用处理单元硬件平台,并对部分功能单元的设计进行描述。硬件平台由双处理节点、双PMC接口和CPCI总线接口等组成,本地互连采用PCI总线,对外采用CPCI总线。该平台具有数据处理能力强、功能扩展性强、通用性强、维护方便等特点,有较高的应用价值。 展开更多
关键词 POWERPC G4 非对称多重处理 全对称多重处理 指令多数据 精简指令集计算机
在线阅读 下载PDF
网络处理器的分析与演进
10
作者 叶磊 卢军 曹丽 《光通信研究》 北大核心 2004年第5期41-43,64,共4页
文章从网络处理器的出现首先分析了网络处理器具备的基本功能特性,接着介绍了网络处理器体系结构的演进过程,在文章的最后部分对当前市场上的主流产品作了一个大概的介绍,并对网络处理器今后的发展作了简单的描述.
关键词 网络处理器 专用成电路 精简指令集计算机 线速
在线阅读 下载PDF
ATmega8 AVR微控制器简介
11
《世界电子元器件》 2022年第9期15-18,共4页
ATmega8是AVR系列(由Atmel公司于1996年开发)的8位CMOS微控制器,基于RSIC(精简指令集计算机)架构,它的基本优点是它不包含任何累加器,并且任何操作的结果都可以存储在指令定义的任何寄存器中。ATmega8 AVR微控制器的应用也是非常的广泛... ATmega8是AVR系列(由Atmel公司于1996年开发)的8位CMOS微控制器,基于RSIC(精简指令集计算机)架构,它的基本优点是它不包含任何累加器,并且任何操作的结果都可以存储在指令定义的任何寄存器中。ATmega8 AVR微控制器的应用也是非常的广泛,而且现在仍然被用来当做学习和研究高级微处理的基础。 展开更多
关键词 ATMEGA8 AVR微控制器 精简指令集计算机 寄存器 RSI 累加器 微处理 学习和研究
在线阅读 下载PDF
瑞萨科技推出首款纳入新的SH-2A CPU芯核的微电脑
12
《集成电路应用》 2004年第11期58-58,共1页
瑞萨科技公司日前宣布推出SuperH系列32位精简指令集计算机(RISC)微电脑中第一个纳入了新的SH-2A中央处理器(CPU)芯核的产品——SH206。
关键词 SH-2A CPU 精简指令集计算机 RISC 中央处理器 瑞萨科技公司 微电脑 产品
在线阅读 下载PDF
基于PowerPC440GP型微控制器的嵌入式系统设计与研究
13
作者 杨凡 《国外电子元器件》 2006年第7期17-21,共5页
介绍一种新型PowerPC440GP型32位高性能微控制器,提出一种基于PowerPC440GP的网络服务器嵌入式系统硬件设计方案并给出部分设计细节,然后讨论基于此硬件平台的嵌入式操作系统VxWorks的开发、移植及BSP引导程序的开发流程。
关键词 精简指令集计算机(RISC) PowerPC440GP VXWORKS BSP BOOTROM
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部