期刊文献+
共找到24篇文章
< 1 2 >
每页显示 20 50 100
精简指令集计算机协处理器设计 被引量:3
1
作者 李辉楷 韩军 +2 位作者 翁新钎 贺中柱 曾晓洋 《计算机工程》 CAS CSCD 2012年第23期240-242,246,共4页
针对AES与SHA-3候选算法中Gr stl软件运算速度慢的问题,提出一种通过精简指令集计算机(RISC)协处理器来加速算法运算的设计方案。该协处理器复用片上高速缓存充当查找表来加速运算,并在RISC处理器的基本指令集架构中增加特殊指令。实验... 针对AES与SHA-3候选算法中Gr stl软件运算速度慢的问题,提出一种通过精简指令集计算机(RISC)协处理器来加速算法运算的设计方案。该协处理器复用片上高速缓存充当查找表来加速运算,并在RISC处理器的基本指令集架构中增加特殊指令。实验结果表明,与传统基于并行查找表的方案相比,该方案能够以较小的硬件代价加速AES与Gr stl运算。 展开更多
关键词 精简指令计算机 协处理器 高速缓存 并行表查找 寄存器堆 指令集架构
在线阅读 下载PDF
应用于NV系综量子实验调控的数字锁相放大器设计与实现
2
作者 邓宇轩 徐南阳 +1 位作者 陈宝 周明媞 《合肥工业大学学报(自然科学版)》 北大核心 2025年第1期44-49,共6页
文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmab... 文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmable gate array,FPGA)与精简指令集计算机(reduced instruction set computer,RISC)微处理器(advanced RISC machines,ARM)内核的基本架构,同时搭载双路高采样率的模数转换器(analog to digital converter,ADC)和数模转换器(digital to analog converter,DAC)。整套系统可以同时进行多路锁相放大处理,输入模拟噪声低至1 nV/Hz 1/2,采样率高达125 MS/s,数据传输带宽可达800 Mib/s,具有集成化程度高、易操控、锁相准确性较高等特点。该设计成功应用在NV系综实验平台上,光探测磁共振(optically detected magnetic resonance,ODMR)实验及后续计算结果表明,使用文中锁相放大器的磁强计灵敏度可以达到1.23 nT/Hz 1/2。 展开更多
关键词 现场可编辑门阵列(FPGA) 精简指令计算机微处理器(ARM) 模数转换器(ADC) 锁相放大器 光探测磁共振(ODMR)
在线阅读 下载PDF
一种加速访存地址计算的编译优化
3
作者 高秀武 姜军 +1 位作者 白书敬 黄亮明 《计算机工程》 CAS CSCD 北大核心 2023年第1期173-180,共8页
在国产申威高性能多核服务器系统中,基础编译系统对应用程序中访存操作进行代码生成时,没有考虑国产处理器指令特征,导致编译器生成的访存地址计算代码效率较低,影响国产高性能处理器的性能。为充分发挥国产处理器高性能计算能力,提出... 在国产申威高性能多核服务器系统中,基础编译系统对应用程序中访存操作进行代码生成时,没有考虑国产处理器指令特征,导致编译器生成的访存地址计算代码效率较低,影响国产高性能处理器的性能。为充分发挥国产处理器高性能计算能力,提出一种加速访存地址计算的编译优化方法。加速访存地址计算编译优化基于处理器支持带扩展因子的运算指令,在编译器后端内存地址表达式合法性检查中,添加针对乘加模式的地址计算表达式合法性检查算法,自动识别地址表达式中存在的乘加运算并进行合法性检验,对符合条件的地址表达式在代码生成阶段匹配生成带扩展因子的运算指令来快速计算访存地址,从而加快访存指令的发射与执行以及应用程序中的访存地址生成,提升访存效率。使用行业标准性能测试集SPEC CPU2006对优化效果进行评测,结果表明,相比优化前SPECspeed Integer与SPECspeed Float Point两个子集,该优化方法平均性能分别提高了2.53%与1.50%。 展开更多
关键词 精简指令计算机 地址计算 代码生成 编译优化 多核处理器
在线阅读 下载PDF
一种新体系结构、带Java功能的32位嵌入式微处理器设计 被引量:1
4
作者 徐科 忻凌 +1 位作者 朱柯嘉 闵昊 《小型微型计算机系统》 CSCD 北大核心 2005年第1期90-95,共6页
针对嵌入式系统设计了一个带 Java功能的 32位嵌入式微处理器 ,具有两种工作模式 ,支持本地 RISC指令集和 Java字节码两套指令系统 ,并能够在两种状态之间进行无缝的切换 .与现有的同类微处理器比较 ,性能有较大提高 .
关键词 嵌入式 精简指令计算机 流水线 通用寄存器组 JAVA CACHE 堆栈 折叠 前推
在线阅读 下载PDF
基于ARM的皮肤听声系统的设计 被引量:2
5
作者 李建文 贺慧杰 《计算机工程与设计》 CSCD 北大核心 2011年第1期107-109,284,共4页
为了提高皮肤听声器的性能,提出了一种基于ARM(先进的精简指令计算机处理器)的嵌入式皮肤听声系统设计方案,包括硬件设计、软件设计与一些滤波算法的实现。该系统在原来皮肤听声器的模拟电路中加入数字电路的设计,将嵌入式技术、皮肤听... 为了提高皮肤听声器的性能,提出了一种基于ARM(先进的精简指令计算机处理器)的嵌入式皮肤听声系统设计方案,包括硬件设计、软件设计与一些滤波算法的实现。该系统在原来皮肤听声器的模拟电路中加入数字电路的设计,将嵌入式技术、皮肤听声技术与语音识别技术相融合,不仅可以让听觉障碍者通过皮肤感知到声音,还可以把说话人的声音信号以文本形式在屏幕上加以显示。实验结果表明,该系统提高了皮肤听声器的识别率,有效地解决了部分简单语音辨析难的问题。 展开更多
关键词 ARM(先进的精简指令计算机微处理器) 皮肤听声 语音识别 嵌入式 滤波
在线阅读 下载PDF
基于ARM的码激励线性预测编解码系统的实现 被引量:1
6
作者 李春泉 徐少平 《计算机工程与设计》 CSCD 北大核心 2012年第9期3411-3416,共6页
为了克服单DSP码激励线性预测语音系统通用性差、双处理器系统(ARM和DSP)码激励线性预测语音设计成本高和硬件接口设计复杂及稳定性低等问题,提出使用单片S3c2410处理器芯片实现码激励线性预测语音系统;包括算法分析,系统硬件平台设计... 为了克服单DSP码激励线性预测语音系统通用性差、双处理器系统(ARM和DSP)码激励线性预测语音设计成本高和硬件接口设计复杂及稳定性低等问题,提出使用单片S3c2410处理器芯片实现码激励线性预测语音系统;包括算法分析,系统硬件平台设计和系统软件设计。实验结果表明,在不降低系统语音性能的同时,采用单片S3c2410处理器,能够提高系统通用性和稳定性,降低设计的复杂性和成本。 展开更多
关键词 码激励线性预测 语音信号 编解码 ARM(先进的精简指令计算机微处理器) S3C2410(三星2410ARM处理器)
在线阅读 下载PDF
应用ARM技术的电子自动秤的系统研究 被引量:2
7
作者 陈士祥 《包装与食品机械》 CAS 2007年第4期48-51,共4页
本文针对传统的电子自动秤在动态工作过程中出现的采集和转换速度慢、计量精度低、重复性差、易受干扰等不足,提出了关于系统设计的思路。该项研究将有助于促进电子自动秤的性能提高和功能扩展,对计量生产过程的自动化改造也具有重要的... 本文针对传统的电子自动秤在动态工作过程中出现的采集和转换速度慢、计量精度低、重复性差、易受干扰等不足,提出了关于系统设计的思路。该项研究将有助于促进电子自动秤的性能提高和功能扩展,对计量生产过程的自动化改造也具有重要的意义。 展开更多
关键词 动态精度 重复性 高级精简指令计算机 三级供料 称量装置 传感器 整理
在线阅读 下载PDF
基于FPGA的PLC并行定时器的设计 被引量:9
8
作者 张炜 李克俭 +1 位作者 蔡启仲 周曙光 《计算机工程与设计》 CSCD 北大核心 2013年第4期1244-1249,共6页
构建了一种采用ARM与FPGA协同并行工作实现定时功能的PLC控制系统。设计了ARM-FPGA系统的通信方式与协议,实现了ARM与FPGA之间快速高效的通信。由于PLC内部包含了数量较多的定时器,因此在FPGA中采用串行方式与并行方式相结合的方法实现... 构建了一种采用ARM与FPGA协同并行工作实现定时功能的PLC控制系统。设计了ARM-FPGA系统的通信方式与协议,实现了ARM与FPGA之间快速高效的通信。由于PLC内部包含了数量较多的定时器,因此在FPGA中采用串行方式与并行方式相结合的方法实现PLC定时功能,经过分析与测试可知,该设计方法不仅可以保证定时器的计时误差在1ms以内,还能提高系统工作效率与减少硬件资源耗用。通过对FPGA内部功能模块的仿真测试与ARM-FPGA系统联合测试,验证了ARM-FPGA系统可以初步实现PLC的预期功能,其中FPGA可以稳定精确地实现定时功能。 展开更多
关键词 可编程控制器 定时 现场可编程门阵列 高级精简指令计算机 通信 计时误差
在线阅读 下载PDF
ARM微处理器中断响应时间的实验研究 被引量:7
9
作者 尹旭峰 苑士华 胡纪滨 《计算机工程》 CAS CSCD 北大核心 2011年第4期252-254,263,共4页
介绍ARM微处理器S3C2440A的中断处理机制,设计一种实验测定中断响应时间的方法,实测了理想状态下S3C2440A的快速中断FIQ和标准中断IRQ的响应时间,并对实验数据进行分析处理,给出实测数据的拟合函数,从而得出以下结论:FIQ与IRQ的中断响... 介绍ARM微处理器S3C2440A的中断处理机制,设计一种实验测定中断响应时间的方法,实测了理想状态下S3C2440A的快速中断FIQ和标准中断IRQ的响应时间,并对实验数据进行分析处理,给出实测数据的拟合函数,从而得出以下结论:FIQ与IRQ的中断响应时间基本相等,中断响应时间与CPU的运行时钟无关,只与中断控制器的运行时钟频率呈反比关系,启用高速缓存时的中断响应时间不到禁用高速缓存时的1/3。 展开更多
关键词 中断 响应 微处理器 精简指令计算机
在线阅读 下载PDF
一种基于并行处理器的快速车道线检测系统及FPGA实现 被引量:6
10
作者 李元金 张万成 吴南健 《电子与信息学报》 EI CSCD 北大核心 2010年第12期2901-2906,共6页
该文提出了一种并行的快速车道线检测系统。该系统包含一个32×32的处理器单元(PE)阵列和双RISC子系统。PE阵列实现车道线图像像素级并行预处理,获取图像边缘特征,双RISC核子系统根据边缘特征实现两条车道线直线参数的并行检测,从... 该文提出了一种并行的快速车道线检测系统。该系统包含一个32×32的处理器单元(PE)阵列和双RISC子系统。PE阵列实现车道线图像像素级并行预处理,获取图像边缘特征,双RISC核子系统根据边缘特征实现两条车道线直线参数的并行检测,从而使得检测过程的每一步都是并行进行,显著提高检测速率。该系统用FPGA实现。实验结果表明本系统具有良好的鲁棒性且可达到每秒50帧的检测速率,满足了车道偏离预警系统实时性要求,具备重要的应用价值。 展开更多
关键词 图像处理 车道线检测 并行 FPGA 精简指令计算机(RISC)
在线阅读 下载PDF
基于RISC的MPEG-4音频解码软件优化 被引量:1
11
作者 梅优良 刘鹏 +1 位作者 周建 陈科明 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2007年第4期603-606,692,共5页
为了提高MPEG-4先进音频编码(AAC)的解码效率,提出了在通用32位精简指令集计算机(reduced in-struction set computing,RISC)上实现MPEG-4 AAC低复杂度框架解码的软件优化技术.解码过程可以分成比特流解码部分和运算部分.应用存储器分... 为了提高MPEG-4先进音频编码(AAC)的解码效率,提出了在通用32位精简指令集计算机(reduced in-struction set computing,RISC)上实现MPEG-4 AAC低复杂度框架解码的软件优化技术.解码过程可以分成比特流解码部分和运算部分.应用存储器分层结构加速比特流解码;基于运算过程、对象和乘法运算的优化技术提高运算部分的解码效率.结果表明,在35 MHz的处理器频率上实现了立体声实时解码,提高了解码效率. 展开更多
关键词 MPEG-4 先进音频编码 精简指令计算机 瞬时噪声整形
在线阅读 下载PDF
DSP主机接口在分布式电能质量监测仪中的应用 被引量:1
12
作者 张有兵 陈铨 翁国庆 《电力系统自动化》 EI CSCD 北大核心 2010年第11期105-108,共4页
提出在分布式电能质量监测仪中采用数字信号处理器(DSP)的主机接口(HPI)实现双CPU间的通信。整个电能质量监测系统采用高级精简指令集计算机(ARM,型号S3C2410X)和DSP(型号TMS320C6713)双CPU结构的总体设计方案。文中给出了HPI的硬件连接... 提出在分布式电能质量监测仪中采用数字信号处理器(DSP)的主机接口(HPI)实现双CPU间的通信。整个电能质量监测系统采用高级精简指令集计算机(ARM,型号S3C2410X)和DSP(型号TMS320C6713)双CPU结构的总体设计方案。文中给出了HPI的硬件连接图,介绍了在WinCE操作系统中编写HPI驱动程序的要点,给出了监测仪使用的HPI驱动程序的接口函数HPI_Init的流程图,以及驱动程序对S3C2410X相关寄存器的设置,最后介绍了影响HPI通信速度的因素和监测仪所采用的HPI通信规范。 展开更多
关键词 主机接口(HPI) 双CPU结构 WINCE操作系统 分布式电能质量监测仪 数字信号处理器(DSP) 高级精简指令计算机(ARM)
在线阅读 下载PDF
基于Hi3512的H.264视频编码器设计
13
作者 黄伟华 郑贤忠 《计算机工程与设计》 CSCD 北大核心 2013年第4期1254-1259,共6页
为解决视频监控应用中数据量多,运算量大和实时性要求高的问题,提出了基于ARM9内核,片内集成视频硬件编码协处理器的海思Hi3512芯片的H.264视频编码器设计方案。采用理论与仿真相结合的方法,对复合视频分离电路和音频接口模块的硬件架... 为解决视频监控应用中数据量多,运算量大和实时性要求高的问题,提出了基于ARM9内核,片内集成视频硬件编码协处理器的海思Hi3512芯片的H.264视频编码器设计方案。采用理论与仿真相结合的方法,对复合视频分离电路和音频接口模块的硬件架构进行了分析,指出了设计中应注意的问题与采取的解决方法,并进一步讨论了视频处理模块中DDR2(Double Data Rate 2SDRAM)单元等关键电路的理论计算与仿真设计,通过多线程对视音频编码算法进行了实现。通过对实际样机的长时间不间断测试,验证了编码器的编码能力和可靠性,表明其达到了视频监控中的要求。 展开更多
关键词 编码器 H.264 复合视频 ARM(先进的精简指令计算机微处理器) 仿真
在线阅读 下载PDF
基于现场可编程门阵列的RISC处理器设计 被引量:1
14
作者 东野长磊 《计算机工程》 CAS CSCD 北大核心 2011年第11期242-244,共3页
基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方... 基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方法解决流水线相关性问题,并实现CPU的算术逻辑单元、控制单元、指令cache等关键模块设计。验证结果表明,该嵌入式RISC CPU的速度和稳定性均达到设计要求。 展开更多
关键词 现场可编程门阵列 精简指令计算机处理器 流水线相关性 算术逻辑单元
在线阅读 下载PDF
嵌入式微机MPC555驻留片内监控器的开发与实现
15
作者 徐遄 贾克斌 《北京工业大学学报》 CAS CSCD 2000年第z1期37-40,共4页
主要讨论了如何在摩托罗拉嵌入式RISC(精简指令集计算机)微型计算机(PowerPC系列MPC555)上进行有效的软件开发.结合驻留片上监控器程序的开发实例,对开发的方法、过程进行了简要阐述,并着重对这种控制应用程序... 主要讨论了如何在摩托罗拉嵌入式RISC(精简指令集计算机)微型计算机(PowerPC系列MPC555)上进行有效的软件开发.结合驻留片上监控器程序的开发实例,对开发的方法、过程进行了简要阐述,并着重对这种控制应用程序模块运行的监控器程序的设计及特点进行了详细分析. 展开更多
关键词 摩托罗拉嵌入系统 PowerPC 精简指令计算机(RISC) 驻留片内监控器 嵌入式系统
在线阅读 下载PDF
一种用于表面污染监测的遥控机器人设计
16
作者 王希涛 《核电子学与探测技术》 CAS CSCD 北大核心 2013年第9期1144-1146,1159,共4页
研究了一种用于表面污染监测的遥控机器人设计方案。简要介绍了机器人的功能和结构,重点描述了硬件设计和软件开发。
关键词 表面污染 监测 遥控机器人 现场可编程门阵列 高级精简指令计算机
在线阅读 下载PDF
基于FPGA的32位RISC微处理器设计 被引量:4
17
作者 刘览 郑步生 施慧彬 《数据采集与处理》 CSCD 北大核心 2011年第3期367-373,共7页
提出了一种与MIPS32指令集兼容的32位RISC微处理器(HP-MIPS)的设计方法。在对经典的MIPS体系结构分析之后,对处理器的整体结构进行重新划分,通过增加流水线级数设计出一种拥有8级流水线的微处理器数据路径结构,并且对设计中由于增加流... 提出了一种与MIPS32指令集兼容的32位RISC微处理器(HP-MIPS)的设计方法。在对经典的MIPS体系结构分析之后,对处理器的整体结构进行重新划分,通过增加流水线级数设计出一种拥有8级流水线的微处理器数据路径结构,并且对设计中由于增加流水线级数而引入的流水线数据冲突问题给出了完整的解决方案。此外还设计了一种流水线结构的动态分支预测器用以解决微处理器分支冒险问题,其优点在于既能降低微处理器的CPI,同时又不会使流水线出现局部逻辑拥堵从而降低微处理器的主频。最后给出了设计的综合结果,并对该设计进行了软件仿真和硬件验证。在FPGA芯片上的运行时钟频率可达146.628 MHz。 展开更多
关键词 精简指令计算机 微处理器 流水线 分支预测
在线阅读 下载PDF
地应力监测中定位与姿态数据采集系统设计 被引量:2
18
作者 谷静博 关桂霞 +3 位作者 赵海盟 谭翔 晏磊 王文祥 《计算机应用》 CSCD 北大核心 2014年第9期2752-2756,2760,共6页
针对地应力低频电磁监测中高效数据采集、精准授时和实时定姿定位问题,设计并实现了基于嵌入式的定位与姿态测量模块相结合的实时数据采集系统,以ARM微处理器(S3C6410)和嵌入式Linux作为系统控制核心平台,详细介绍了系统软硬件设计架构... 针对地应力低频电磁监测中高效数据采集、精准授时和实时定姿定位问题,设计并实现了基于嵌入式的定位与姿态测量模块相结合的实时数据采集系统,以ARM微处理器(S3C6410)和嵌入式Linux作为系统控制核心平台,详细介绍了系统软硬件设计架构,设计并完成定位与姿态测量特征数据提取算法,基于LCD触摸屏和Qt/Embedded进行数据采集处理终端的图形用户界面设计并实现人机交互;另外,系统在完成控制显示等功能的同时能将所需数据实时存储至SD卡,为后续数据分析提供依据。系统联调与外场实验验证表明:该系统能够完成定位与姿态数据的实时采集和处理,数据获取效率较高,有效解决了地应力监测中的实时定姿定位,能够高速、实时、可靠地进行地应力低频电磁监测。 展开更多
关键词 地应力监测 数据采集 高级精简指令系统集计算机 嵌入式LINUX QT/EMBEDDED
在线阅读 下载PDF
基于C-SKY CPU的地址立即数编译优化方法 被引量:3
19
作者 廉玉龙 史峥 +2 位作者 李春强 王会斌 尚云海 《计算机工程》 CAS CSCD 北大核心 2016年第1期46-50,共5页
精简指令集计算机架构处理器的指令长度固定,须借助常量池完成复杂指令集计算机架构处理器常见的长跳转指令功能。针对国产嵌入式CPU C-SKY的地址立即数管理问题,提出一种基于C-SKY CPU的优化方法。在编译阶段对地址立即数进行有效性验... 精简指令集计算机架构处理器的指令长度固定,须借助常量池完成复杂指令集计算机架构处理器常见的长跳转指令功能。针对国产嵌入式CPU C-SKY的地址立即数管理问题,提出一种基于C-SKY CPU的优化方法。在编译阶段对地址立即数进行有效性验证,对符合条件的地址立即数进行拆分并提取出公共的基地址,减少内存访问指令的生成。通过对不同函数之间的地址立即数共享,进一步降低内存消耗。实验结果表明,对于驱动程序类程序,该方法能减少3.77%的生成代码。 展开更多
关键词 精简指令计算机 地址立即数 代码密度 嵌入式系统 编译优化
在线阅读 下载PDF
16位嵌入式微处理器核的设计及验证 被引量:1
20
作者 姚爱红 孙盟哲 吴剑 《计算机工程》 CAS CSCD 北大核心 2010年第23期234-236,239,共4页
采用自顶向下方法,设计实现16位精简指令集计算机架构的嵌入式微处理器核HEUSoC-1,利用现场可编程门阵列片内的大量存储资源实现双端口存储器及零等待的指令和数据访问,从而保证指令的单周期执行。通过Verilog硬件描述语言实现微处理器... 采用自顶向下方法,设计实现16位精简指令集计算机架构的嵌入式微处理器核HEUSoC-1,利用现场可编程门阵列片内的大量存储资源实现双端口存储器及零等待的指令和数据访问,从而保证指令的单周期执行。通过Verilog硬件描述语言实现微处理器核的RTL级描述,编写计算斐波那契数列的测试程序验证了HEUSoC-1的正确性。在Xilinx Spartan-2芯片上的统计结果表明,HEUSoC-1的资源占用率较低,处理器最高频率约为22 MHz,适合于对功耗和性价比要求严格的嵌入式应用领域。 展开更多
关键词 嵌入式系统 微处理器核 精简指令计算机 VERILOG硬件描述语言 现场可编程门阵列
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部