期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于分布式算法的串/并混合构架FIR滤波器设计 被引量:2
1
作者 朱莉 温坚 +1 位作者 卢鑫 覃亚丽 《实验室研究与探索》 CAS 北大核心 2012年第6期25-27,31,共4页
研究基于分布式算法的并行度为2的串/并混合构架FIR数字滤波器设计,提出了一种新的FPGA实现结构。该结构引入一个新的移位累加模块,用于实现2查询表输出的累加运算,采用移位寄存器构建相关控制电路。设计输入精度为8位的FIR滤波器,通过Q... 研究基于分布式算法的并行度为2的串/并混合构架FIR数字滤波器设计,提出了一种新的FPGA实现结构。该结构引入一个新的移位累加模块,用于实现2查询表输出的累加运算,采用移位寄存器构建相关控制电路。设计输入精度为8位的FIR滤波器,通过Quartus II 7.1及Modelsim 6.0SE的综合与仿真,以及在EPF10K70RC240-4FPGA目标器件上的实现。结果表明:该结构有效缩减关键路径且简化模块化设计流程,性能获得显著提升。 展开更多
关键词 分布式算法 串/并混合结构 FIR滤波器 FPGA 移位累加
在线阅读 下载PDF
基于FPGA的DPSD算法实现新方法 被引量:1
2
作者 汪浩 管国云 陈学英 《现代电子技术》 北大核心 2015年第16期129-132,共4页
针对当前测井仪器接收电路多通道、小体积、低功耗、高效率的设计要求,提出了一种基于FPGA的DPSD算法实现新方法。该方法采用一种简化的正交DPSD处理方法,方便电路和算法的实现;串行ADC采样数据直接进入运算,无需串并转换,在节省FPGA引... 针对当前测井仪器接收电路多通道、小体积、低功耗、高效率的设计要求,提出了一种基于FPGA的DPSD算法实现新方法。该方法采用一种简化的正交DPSD处理方法,方便电路和算法的实现;串行ADC采样数据直接进入运算,无需串并转换,在节省FPGA引脚的同时保证了算法效率;用移位累加操作代替乘法操作,极大地降低了算法对FPGA逻辑资源的消耗。在具体FPGA器件上的实现结果表明,该方法能够在不影响算法效率的情况下减少对FPGA引脚占用和近一半的逻辑资源消耗,满足预先的设计要求。 展开更多
关键词 测井仪器 DPSD FPGA资源消耗 串行ADC 移位累加
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部