-
题名Rice信道下LDPC码密度进化的研究
被引量:3
- 1
-
-
作者
徐华
徐澄圻
-
机构
南京邮电大学信息工程系
-
出处
《电子与信息学报》
EI
CSCD
北大核心
2006年第10期1831-1836,共6页
-
文摘
应用低密度奇偶校验(LDPC)码译码消息的密度进化可以得到码集的噪声门限,依此评价不同译码算法的性能,并可以用来优化非正则LDPC码的次数分布对。该文首先以Rice信道下正则LDPC码为例,讨论了不同量化阶数及步长时BP,BP-based和offsetBP-based3种译码算法的DDE(DiscreteDensityEvolution)分析,接着在offsetBP-based译码算法的DDE分析基础上,采用差分进化方法对Rice信道下非正则LDPC码的次数分布对进行了优化,得出了相应的噪声门限。最后,给出了Rice信道下码率为1/2的优化非正则LDPC码的概率聚集函数PMF进化曲线。
-
关键词
LDPC码
RICE信道
先验密度
OFFSET
BP-based译码算法
离散密度进化
-
Keywords
Low Density Parity Check (LDPC) code, Rice channel, A priori density, Offset BP-based decoding algorithm, Discrete density evolution
-
分类号
TN911.22
[电子电信—通信与信息系统]
-
-
题名IRA码密度进化方法分析与门限判决
被引量:1
- 2
-
-
作者
雷菁
徐富兵
唐朝京
-
机构
国防科学技术大学电子科学与工程学院
-
出处
《通信学报》
EI
CSCD
北大核心
2007年第10期67-72,共6页
-
基金
国家自然科学基金资助项目(60572176)~~
-
文摘
针对IRA(非规则重复累积)码的和积译码算法,深入研究了其密度进化方法的原理,并推导了2种密度进化实现算法,即IRA码的离散密度进化和高斯近似算法。在AWGN(加性高斯白噪声)信道中利用2种算法对DVB-S2标准中的IRA码进行门限判决,并对其中的一类码的译码性能进行仿真,为研究和应用DVB-S2标准提供了参考数据。
-
关键词
IRA码
和积译码
离散密度进化
高斯近似
门限值
-
Keywords
IRA codes
sum-product decoding
discretized density evolution
Gaussian approximation
threshold
-
分类号
TN911
[电子电信—通信与信息系统]
-
-
题名LDPC码在非相干BFSK系统中的性能分析
被引量:2
- 3
-
-
作者
戴精科
郭道省
张邦宁
陈雪冰
-
机构
解放军理工大学通信工程学院
解放军
-
出处
《电讯技术》
北大核心
2011年第7期67-72,共6页
-
文摘
通过理论分析和计算机仿真研究了LDPC码在非相干BFSK系统中的性能。首先证明单输入双输出的非相干BFSK系统满足信道对称条件,然后分别利用离散密度进化(DDE)和高斯近似(GA)算法给出了LDPC码的性能下界,后者与前者相比性能非常接近而且计算量要小很多。通过仿真得到几种常用LDPC码的性能并与译码门限以及香农极限进行了比较,在相同码长条件下,度参数为(3,6)的码字具有最优的性能,并且其译码门限距离香农极限只有约0.67 dB。
-
关键词
LDPC码
非相干检测
BFSK
对称条件
离散密度进化
-
Keywords
low density parity check (LDPC) code
non - coherent detection
binary frequency shift keying(BFSK)
symmetry conditions
discrete density evolution
-
分类号
TN911.22
[电子电信—通信与信息系统]
-
-
题名高效LDPC译码器的优化与FPGA实现
被引量:1
- 4
-
-
作者
薛文
余海
王建新
束锋
-
机构
南京理工大学电子工程与光电技术学院
-
出处
《数据采集与处理》
CSCD
北大核心
2018年第6期1101-1111,共11页
-
基金
国家自然科学基金(61472190)资助项目
-
文摘
针对高效LDPC译码器设计过程中的参数选择问题,提出了针对Turbo译码消息传播(Turbo decoding message passing,TDMP)译码算法的离散密度进化算法。利用这种离散密度进化算法对译码算法中的校正因子及量化精度进行了优化。与传统的通过数值仿真进行优化的方法相比,本文算法效率大大提高,且效果显著。测试结果表明,优化的定点化译码器与纯浮点仿真相比性能只相差0.1dB左右。在译码器实现结构设计中提出了一种基于分布式RAM的P消息循环存储结构,与传统的基于寄存器和Benes网络的存储器结构相比,资源消耗明显下降。在Xilinx公司的FPGA平台上进行了硬件实现与测试,结果表明与同类译码器相比在资源消耗和吞吐率上均有一定优势,是一种高效的LDPC硬件译码器。
-
关键词
准循环LDPC码
Turbo译码消息传播
离散密度进化
分层消息处理单元
P消息循环存储器
-
Keywords
quasi-cyclic LDPC code
Turbo decoding message passing(TDMP)
discrete density evolution
layer message processing unit(LMU)
P-message cyclic memory
-
分类号
TN911.22
[电子电信—通信与信息系统]
-