期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
并行化改进遗传算法的FPGA高速实现方法 被引量:6
1
作者 张妮娜 窦衡 《信息与电子工程》 2012年第1期107-109,117,共4页
为提高硬件运行速度和资源利用率,利用硬件并行化的思想改进传统算法的处理模式,将遗传算法传统实现方法的控制部分分解到各模块内部,按照流水线模式,应用现场可编程逻辑门阵列(FPGA)高速实现。综合后时钟频率达到137.08 MHz,演化1代需6... 为提高硬件运行速度和资源利用率,利用硬件并行化的思想改进传统算法的处理模式,将遗传算法传统实现方法的控制部分分解到各模块内部,按照流水线模式,应用现场可编程逻辑门阵列(FPGA)高速实现。综合后时钟频率达到137.08 MHz,演化1代需64个时钟周期,即0.467μs。实现结构节约硬件资源,效率高,使大规模遗传算法的高速硬件实现成为可能。 展开更多
关键词 遗传算法 硬件并行化 现场可编程逻辑门阵列
在线阅读 下载PDF
多核DSP实时图像处理平台设计与实现 被引量:7
2
作者 刘小剑 杨敬宝 王闯 《航空计算技术》 2015年第1期131-134,共4页
为了实现对高帧率、高分辨率图像的智能化实时处理,要求图像处理系统具有较高的数据传输带宽和数据处理能力。采用多核DSP作为核心处理器来解决目前图像采集平台面临的数据传输瓶颈和处理瓶颈,利用FPGA硬件化并行处理的特性完成多路视... 为了实现对高帧率、高分辨率图像的智能化实时处理,要求图像处理系统具有较高的数据传输带宽和数据处理能力。采用多核DSP作为核心处理器来解决目前图像采集平台面临的数据传输瓶颈和处理瓶颈,利用FPGA硬件化并行处理的特性完成多路视频的预处理,设计了高速串口Rapid Io通信接口实现视频的实时传输,对DSP的多核调度特性进行分析,保证处理的实时性,并采用相关算法验证系统的性能。 展开更多
关键词 实时处理 硬件并行 高速串口 多核调度
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部