期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
基于PCI总线的视频硬件压缩系统设计和实现
1
作者 毕满清 姜霞 +1 位作者 周戈庆 郑大伟 《山西电子技术》 2004年第5期28-29,32,共3页
提出视频硬件压缩系统的一种设计方法 ,介绍了具体设计步骤和方法 ,并得出结论 。
关键词 PCI总线 系统设计 硬件压缩 视频数据传输 设计方法 压缩系统 视频硬件 设计步骤 实验证明
在线阅读 下载PDF
多路视频硬件压缩与传输系统设计与实现 被引量:1
2
作者 胡斌 刘台 +2 位作者 高超 王进举 龚鹏 《电视技术》 2022年第6期20-23,33,共5页
传统的视频监控系统存在可靠性低、视频压缩耗费资源大、网络传输时延高以及灵活性差等问题,难以满足工业要求。基于此,提出了一种基于全志T7的四路视频硬件压缩与传输系统,以国产全志T7为硬件平台,以Linux 3.1.0为软件平台。首先接入4... 传统的视频监控系统存在可靠性低、视频压缩耗费资源大、网络传输时延高以及灵活性差等问题,难以满足工业要求。基于此,提出了一种基于全志T7的四路视频硬件压缩与传输系统,以国产全志T7为硬件平台,以Linux 3.1.0为软件平台。首先接入4路AHD摄像头并基于V4L2采集视频数据,其次利用全志T7硬件资源对视频数据进行H.264压缩,最后通过RTSP协议进行视频的网络推流传输。试验结果表明,该系统具有稳定性高、灵活性高、可多方位远距离布置4路摄像头、CPU占用率低以及视频时延低等优势,可以应用在环境恶劣或对视频实时性要求较高的场景。 展开更多
关键词 视频监控 全志T7 硬件压缩 H.264
在线阅读 下载PDF
实时无损数据压缩算法硬件实现的研究 被引量:19
3
作者 李锦明 张文栋 +3 位作者 毛海央 李林 林娟 马游春 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2006年第2期315-317,共3页
通过分析LZW数据压缩算法,提出了用硬件电路的方法来实现数据的实时无损压缩存储或转发.提出基于FPGA的实时无损数据压缩算法,并给出了其基本原理及过程.
关键词 数据压缩 FPGA LZW算法 硬件压缩
在线阅读 下载PDF
高创视霸DVD TV压缩卡
4
《卫星电视与宽带多媒体》 2005年第6期38-38,共1页
视霸DVD TV压缩卡采用了当今世界上先进的高性能低功耗MPEG压缩芯片——Conexent CX23416和昕创公司开发的数字高频头结合,不需要任何的散热体现了其极低的功耗,并通过了Windwos XP的WQHL的驱动安全认证,保证了产品的稳定性。最新一... 视霸DVD TV压缩卡采用了当今世界上先进的高性能低功耗MPEG压缩芯片——Conexent CX23416和昕创公司开发的数字高频头结合,不需要任何的散热体现了其极低的功耗,并通过了Windwos XP的WQHL的驱动安全认证,保证了产品的稳定性。最新一代的纯硬件压缩芯片解决以往DVD压缩卡不能够制作高品质VCD的问题, 展开更多
关键词 DVD 压缩 TV WINDWOS MPEG压缩 数字高频头 安全认证 硬件压缩 低功耗 稳定性 VCD 高品质 芯片 驱动
在线阅读 下载PDF
机载高分辨率遥感图像实时压缩系统研究 被引量:4
5
作者 王庆元 王琨 武文波 《航天返回与遥感》 2010年第5期56-64,共9页
介绍了图像压缩系统的5种主要架构,分析、比较了这5种架构的优缺点。基于现场可编程门阵列(FPGA)的图像压缩系统架构,提出了一种适合机载应用的高分辨率遥感图像实时压缩系统,该系统具有体积小、功耗低的特点。另外,还针对JPEG-LS(JPEG-... 介绍了图像压缩系统的5种主要架构,分析、比较了这5种架构的优缺点。基于现场可编程门阵列(FPGA)的图像压缩系统架构,提出了一种适合机载应用的高分辨率遥感图像实时压缩系统,该系统具有体积小、功耗低的特点。另外,还针对JPEG-LS(JPEG-Lossless)算法的特点,提出了一种简单有效的位率控制和抗误码方法,并在基于VIRTEX-ⅡFPGA的实时压缩系统中进行了具体应用,实现了机载遥感图像的无损和近无损图像实时压缩。该系统预留了充分的硬件资源,可支持EZW和SPIHT等复杂度较高的高倍率图像压缩算法的应用。 展开更多
关键词 图像压缩硬件平台 JPEG无损压缩标准 现场可编程门阵列 外设部件互连
在线阅读 下载PDF
面向RISC-V指令集架构处理器的代码压缩技术 被引量:2
6
作者 程战涛 梁峰 张国和 《微电子学与计算机》 2021年第6期13-19,共7页
针对嵌入式系统处理器代码量指数式增长带来的设计与验证难题,提出一种适用于RISC-V指令集架构处理器的Bitmask代码压缩技术.结合RISC-V指令集特点,设计了混合编码与分离字典相结合的Bitmask代码压缩算法;在不影响处理器结构和Cache工... 针对嵌入式系统处理器代码量指数式增长带来的设计与验证难题,提出一种适用于RISC-V指令集架构处理器的Bitmask代码压缩技术.结合RISC-V指令集特点,设计了混合编码与分离字典相结合的Bitmask代码压缩算法;在不影响处理器结构和Cache工作机制的基础上,设计精简的硬件解压缩单元,减小了嵌入式系统处理器所需的程序内存空间.采用面向RISC-V指令集的混合编码压缩指令格式,减小原始指令码的码字长度,改善了代码压缩率;采用分离的两个字典结构,在不影响代码压缩率的前提下,减小了硬件解压缩延迟.结果表明,在RISC-V指令集架构上不增加过多硬件开销的情况下,代码压缩率平均为61.1%,大大减小了处理器所需的程序内存空间. 展开更多
关键词 嵌入式系统处理器 RISC-V指令集 代码压缩技术 硬件压缩单元
在线阅读 下载PDF
基于FPGA+DSP的高清视频监控系统研究 被引量:5
7
作者 王笑寒 韩文波 《长春理工大学学报(自然科学版)》 2022年第6期67-72,共6页
为了解决安防监控系统高清晰度、高实时性的采集需求,以FPGA+DSP为控制核心设计了一套高速实时图像采集与处理系统。系统采用Camera Link Full模式接口模式,以FPGA替代传统的串并转换芯片,使图像采集系统传输速率可高达185 Mb/s,且在Ful... 为了解决安防监控系统高清晰度、高实时性的采集需求,以FPGA+DSP为控制核心设计了一套高速实时图像采集与处理系统。系统采用Camera Link Full模式接口模式,以FPGA替代传统的串并转换芯片,使图像采集系统传输速率可高达185 Mb/s,且在Full模式下可同时传输64路并行数据,使系统每秒可达到11 Gb的数据量,保证了4 K分辨率下稳定采集图像需求。系统选用两片DDR2采用兵乓操作模式进行数据储存,最高可达到17 Gb/S的高速数据存储。系统以DSP为核心,采用改进的H.264视频压缩算法,实现了高达156的压缩比,压缩后的传输速度满足实时视频监控传输需求。实验结果表明,系统实现了4 K超高清分辨率下的数据稳定采集及可靠传输。 展开更多
关键词 Cameralink Full接口 FPGA图像采集 4 K高清采集与传输 DSP硬件压缩
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部