期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的万兆以太网UDP_IP硬件协议栈设计与实现
被引量:
9
1
作者
董永吉
王钰
袁征
《计算机应用研究》
CSCD
北大核心
2022年第8期2465-2468,共4页
针对传统基于软件的协议栈无法满足高速数据传输处理需求的问题,提出了一种基于硬件加速的UDP协议栈设计方案,该方案基于硬件高效并行的特点,实现了UDP/IP协议栈,满足了万兆以太网数据高带宽传输的需求。通过实际测试表明,该设计最高可...
针对传统基于软件的协议栈无法满足高速数据传输处理需求的问题,提出了一种基于硬件加速的UDP协议栈设计方案,该方案基于硬件高效并行的特点,实现了UDP/IP协议栈,满足了万兆以太网数据高带宽传输的需求。通过实际测试表明,该设计最高可以达到9.32 Gbps传输速率,满足10 Gbps带宽下线速处理的需求,与传统软件实现相比,处理能力更接近理论极限。
展开更多
关键词
FPGA
万兆以太网
硬件协议栈
UDP
协议
在线阅读
下载PDF
职称材料
FPGA中网络通信协议栈的裁剪及其全硬件实现
被引量:
1
2
作者
蒋沪生
柴志雷
钟传杰
《计算机工程与设计》
CSCD
北大核心
2013年第9期3074-3077,3083,共5页
针对基于FPGA的嵌入式系统中软件网络协议栈需要内置CPU的不足,阐述了采用全硬件方式实现网络协议栈的必要性,并提出了适合的网络通信协议栈裁剪方案。该协议栈包含精简的UDP、IP、以及MAC层驱动,可完成常规的网络通信。协议栈完全采用...
针对基于FPGA的嵌入式系统中软件网络协议栈需要内置CPU的不足,阐述了采用全硬件方式实现网络协议栈的必要性,并提出了适合的网络通信协议栈裁剪方案。该协议栈包含精简的UDP、IP、以及MAC层驱动,可完成常规的网络通信。协议栈完全采用硬件描述语言编写,并在FPGA中实现。实验结果表明,该协议栈只占用2K逻辑资源,能以100Mbps的速率在FPGA与PC之间进行数据传输,为基于FPGA的系统调试及运行提供了一种简易的高速通信手段。
展开更多
关键词
网络通信
硬件协议栈
UDP
IP
协议
现场可编程门阵列
硬件
实现
在线阅读
下载PDF
职称材料
基于W5100的远程控制器设计
被引量:
7
3
作者
刘义才
林飞宇
《现代电子技术》
2011年第5期103-105,共3页
设计了一种基于硬件TCP/IP协议栈芯片W5100的嵌入式以太网远程控制器,给出了其详细的系统设计方案,实现了对核测量以及粒子加速器控制领域的RS 232/RS 485串行接口设备的远程控制。采用该控制器可灵活、稳定、可靠地构建分布式控制系统...
设计了一种基于硬件TCP/IP协议栈芯片W5100的嵌入式以太网远程控制器,给出了其详细的系统设计方案,实现了对核测量以及粒子加速器控制领域的RS 232/RS 485串行接口设备的远程控制。采用该控制器可灵活、稳定、可靠地构建分布式控制系统,而且可以根据实际需要进行系统扩展。
展开更多
关键词
W5100
TCP/IP
硬件协议栈
串行接口
在线阅读
下载PDF
职称材料
题名
基于FPGA的万兆以太网UDP_IP硬件协议栈设计与实现
被引量:
9
1
作者
董永吉
王钰
袁征
机构
解放军战略支援部队信息工程大学
出处
《计算机应用研究》
CSCD
北大核心
2022年第8期2465-2468,共4页
基金
国家重点研发计划资助项目。
文摘
针对传统基于软件的协议栈无法满足高速数据传输处理需求的问题,提出了一种基于硬件加速的UDP协议栈设计方案,该方案基于硬件高效并行的特点,实现了UDP/IP协议栈,满足了万兆以太网数据高带宽传输的需求。通过实际测试表明,该设计最高可以达到9.32 Gbps传输速率,满足10 Gbps带宽下线速处理的需求,与传统软件实现相比,处理能力更接近理论极限。
关键词
FPGA
万兆以太网
硬件协议栈
UDP
协议
Keywords
FPGA
10G ethernet
hardware protocol stack
UDP protocol
分类号
TP393 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
FPGA中网络通信协议栈的裁剪及其全硬件实现
被引量:
1
2
作者
蒋沪生
柴志雷
钟传杰
机构
江南大学物联网学院轻工过程先进控制教育部重点实验室
出处
《计算机工程与设计》
CSCD
北大核心
2013年第9期3074-3077,3083,共5页
基金
国家自然科学基金项目(60703106)
文摘
针对基于FPGA的嵌入式系统中软件网络协议栈需要内置CPU的不足,阐述了采用全硬件方式实现网络协议栈的必要性,并提出了适合的网络通信协议栈裁剪方案。该协议栈包含精简的UDP、IP、以及MAC层驱动,可完成常规的网络通信。协议栈完全采用硬件描述语言编写,并在FPGA中实现。实验结果表明,该协议栈只占用2K逻辑资源,能以100Mbps的速率在FPGA与PC之间进行数据传输,为基于FPGA的系统调试及运行提供了一种简易的高速通信手段。
关键词
网络通信
硬件协议栈
UDP
IP
协议
现场可编程门阵列
硬件
实现
Keywords
network protocol~ hardware protocol~ UDP/IP
FPGA~ hardware implementation
分类号
TP393 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
基于W5100的远程控制器设计
被引量:
7
3
作者
刘义才
林飞宇
机构
武汉商业服务学院机电工程系
中国科学院近代物理研究所
出处
《现代电子技术》
2011年第5期103-105,共3页
文摘
设计了一种基于硬件TCP/IP协议栈芯片W5100的嵌入式以太网远程控制器,给出了其详细的系统设计方案,实现了对核测量以及粒子加速器控制领域的RS 232/RS 485串行接口设备的远程控制。采用该控制器可灵活、稳定、可靠地构建分布式控制系统,而且可以根据实际需要进行系统扩展。
关键词
W5100
TCP/IP
硬件协议栈
串行接口
Keywords
W5100 TCP/IP hardware protocol stack serial interface
分类号
TN915-34 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的万兆以太网UDP_IP硬件协议栈设计与实现
董永吉
王钰
袁征
《计算机应用研究》
CSCD
北大核心
2022
9
在线阅读
下载PDF
职称材料
2
FPGA中网络通信协议栈的裁剪及其全硬件实现
蒋沪生
柴志雷
钟传杰
《计算机工程与设计》
CSCD
北大核心
2013
1
在线阅读
下载PDF
职称材料
3
基于W5100的远程控制器设计
刘义才
林飞宇
《现代电子技术》
2011
7
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部