期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
应用于网络安全协处理器的真随机数产生器 被引量:4
1
作者 张晓峰 白国强 陈弘毅 《计算机工程》 CAS CSCD 北大核心 2009年第10期229-231,共3页
介绍一款基于环形振荡器的真随机数产生器。电路使用固定频率时钟采样可控频率振荡器的输出,使用级间反馈随机改变可控频率振荡器的振荡频率。设计启动电路来保证环形振荡器快速起振,在使能信号无效时断开振荡电路以节省功耗。电路采用C... 介绍一款基于环形振荡器的真随机数产生器。电路使用固定频率时钟采样可控频率振荡器的输出,使用级间反馈随机改变可控频率振荡器的振荡频率。设计启动电路来保证环形振荡器快速起振,在使能信号无效时断开振荡电路以节省功耗。电路采用CMOS0.18μm标准工艺实现,使用Hspice_RF仿真环形振荡电路的相位抖动以获得最优设计参数。仿真结果表明,电路在输出速率为1Gb/s时产生的随机序列具有良好的随机性,该设计可用于网络安全协处理器中。 展开更多
关键词 网络安全协处理器 真随机数产生器 环形振荡器 启动电路
在线阅读 下载PDF
一种低功耗高噪声源真随机数设计 被引量:6
2
作者 魏子魁 胡毅 +4 位作者 金鑫 李振国 冯文楠 冯曦 唐晓柯 《电子与信息学报》 EI CSCD 北大核心 2020年第10期2566-2572,共7页
通过对一种低功耗高噪声源真随机数发生器(TRNG)的研究,设计了一种新型的低频时钟电路,可以把电阻热噪声放大100倍以上,从而减少低频时钟电路的带宽和电阻值,使电路的面积和功耗减少,并且使低频时钟的jitter到达58.2 ns。电路采用SMIC 4... 通过对一种低功耗高噪声源真随机数发生器(TRNG)的研究,设计了一种新型的低频时钟电路,可以把电阻热噪声放大100倍以上,从而减少低频时钟电路的带宽和电阻值,使电路的面积和功耗减少,并且使低频时钟的jitter到达58.2 ns。电路采用SMIC 40 nm CMOS工艺设计,完成了流片和测试,真随机数产生器输出速度范围为1.38~3.33 Mbit/s,电路整体功耗为0.11 mW,面积为0.00789 mm2。随机数输出满足AIS31真随机数熵源测试要求,并且通过了国密2安全测试。 展开更多
关键词 真随机数产生器 电阻热噪声 低频时钟jitter 低功耗
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部