期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
具有SLA结构的12位并行计数器架构的设计
1
作者 张为 赵创 苗林 《仪表技术与传感器》 CSCD 北大核心 2020年第9期46-50,共5页
针对高速电路中的高工作频率,低功耗且避免产生毛刺的需求,设计了的具有SLA结构的12位高速并行计数器。SLA结构使得工作频率相比于传统计数器更高,且避免产生毛刺。触发器是使用13个晶体管来实现的TSPC型D触发器,它所含晶体管数目少且... 针对高速电路中的高工作频率,低功耗且避免产生毛刺的需求,设计了的具有SLA结构的12位高速并行计数器。SLA结构使得工作频率相比于传统计数器更高,且避免产生毛刺。触发器是使用13个晶体管来实现的TSPC型D触发器,它所含晶体管数目少且速度快。该设计使用80 nm CMOS工艺,Cadence Virtuoso和HSPICE实现。结果表明:设计的计数器最差情况下工作频率为1.03 GHz,平均功耗为169.13μW。 展开更多
关键词 真单向时钟触发器 状态预估 低功耗 高速 并行计数器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部