期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
常微分方程的PSpice宏模型 被引量:9
1
作者 宁元中 《四川大学学报(工程科学版)》 EI CAS CSCD 2002年第6期90-94,共5页
提出了运用PSpice内置受控源建立常微分方程宏模型的一般方法。首先利用线性受控源和线性电容构成高阶线性受控源 ,以获得表示常微分方程中输入变量、输出变量以及它们的各阶导数项的模拟电量波形 ,然后利用控制量与被控制量的非线性关... 提出了运用PSpice内置受控源建立常微分方程宏模型的一般方法。首先利用线性受控源和线性电容构成高阶线性受控源 ,以获得表示常微分方程中输入变量、输出变量以及它们的各阶导数项的模拟电量波形 ,然后利用控制量与被控制量的非线性关系和电路的拓扑约束 ,将表示常微分方程中各变量及独立变量的电量波形之间的代数运算关系表示为PSpice接受的电路模型。给出了利用PSpice对来源于非电类学科的各类常微分方程仿真的实例 ,结果表明利用常微分方程的PSpice宏模型作为行为级描述 ,在进行电路级占优的行为级与电路 (器件 )级混合仿真时是一种简单易行而又十分可靠的方法。 展开更多
关键词 常微分方程 宏模型 PSPICE 混合方法 电路仿真程序 受控源 电路分析
在线阅读 下载PDF
Design of 512-bit logic process-based single poly EEPROM IP
2
作者 金丽妍 JANG Ji-Hye +2 位作者 余忆宁 HA Pan-Bong KIM Young-Hee 《Journal of Central South University》 SCIE EI CAS 2011年第6期2036-2044,共9页
A single poly EEPROM cell circuit sharing the deep N-well of a cell array was designed using the logic process. The proposed cell is written by the FN tunneling scheme and the cell size is 41.26 μm2, about 37% smalle... A single poly EEPROM cell circuit sharing the deep N-well of a cell array was designed using the logic process. The proposed cell is written by the FN tunneling scheme and the cell size is 41.26 μm2, about 37% smaller than the conventional cell. Also, a small-area and low-power 512-bit EEPROM IP was designed using the proposed cells which was used for a 900 MHz passive UHF RFID tag chip. To secure the operation of the cell proposed with 3.3 V devices and the reliability of the used devices, an EEPROM core circuit and a DC-DC converter were proposed. Simulation results for the designed EEPROM IP based on the 0.18μm logic process show that the power consumptions in read mode, program mode and erase mode are 11.82, 25.15, and 24.08 ~tW, respectively, and the EEPROM size is 0.12 mm2. 展开更多
关键词 single poly EEPROM cell Fowler-Nordheim tunneling logic process radio frequency identification small area
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部