期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
一种用于高压测量系统的V/F转换电路的设计 被引量:7
1
作者 方志 邱毓昌 赵中原 《电测与仪表》 北大核心 2002年第2期30-32,共3页
设计了一种通过VCO实现的V/F转换电路,介绍了这个电路在罗柯夫斯基线圈组成的大电流测量系统中的应用,实验结果表明这种V/F转换电路具有良好的实用性。
关键词 V/F转换 频率调制 电压控制振荡器 罗柯夫斯基线圈
在线阅读 下载PDF
5GHz0.18μm CMOS工艺正交输出VCO 被引量:1
2
作者 陈莹梅 王志功 +2 位作者 朱恩 冯军 章丽 《光通信研究》 北大核心 2004年第2期39-41,共3页
文章采用全开关状态的延时单元和双延时路径两种电路技术设计了一种高工作频率、低相位噪声的环形振荡器.环路级数采用偶数级来获得两路相位相差90℃的正交输出时钟.采用TSMC0.18μmCMOS工艺进行流片,电压控制振荡器(VCO)的频率范围为4.... 文章采用全开关状态的延时单元和双延时路径两种电路技术设计了一种高工作频率、低相位噪声的环形振荡器.环路级数采用偶数级来获得两路相位相差90℃的正交输出时钟.采用TSMC0.18μmCMOS工艺进行流片,电压控制振荡器(VCO)的频率范围为4.9~5.5GHz,模拟的相位噪声为-119.3dBc/Hz@5M,采用1.8V电源电压,核芯电路的功耗为30mW,振荡器核芯面积为60μm×60μm. 展开更多
关键词 CMOS 相位噪声 环形振荡器 电压控制振荡器 VCO 正交输出 光纤通信
在线阅读 下载PDF
变压器反馈的超低功耗低相位噪声CMOS LC-VCO设计
3
作者 吴秀山 王志功 +1 位作者 李智群 李青 《微波学报》 CSCD 北大核心 2009年第6期63-66,共4页
设计了一种全集成交叉耦合变压器反馈的Lc压控振荡器(LC.VCO),该VCO在电源电压低于阈值电压的情况下实现了超低功率消耗和低相位噪声。该超低功耗的VCO采用SMIC0.18p,m数模混合RFIP6MCMOS工艺进行了流片验证。测试结果表明:电路在... 设计了一种全集成交叉耦合变压器反馈的Lc压控振荡器(LC.VCO),该VCO在电源电压低于阈值电压的情况下实现了超低功率消耗和低相位噪声。该超低功耗的VCO采用SMIC0.18p,m数模混合RFIP6MCMOS工艺进行了流片验证。测试结果表明:电路在0.4V电源供电和工作频率为2.433GHz时,相位噪声为-125.3dBc/Hz(频偏1MHz),核心直流功耗仅为720txW。芯片的工作频率为2.28—2.48GHz,调谐范围为200MHz(8.7%),电路的优值为-193.7dB,信号的输出功率约为1dBm。该VCO完全可以满足IEEE802.11b接收机的应用要求。 展开更多
关键词 低相位噪声 低功耗 变压器 电压控制振荡器 反馈
在线阅读 下载PDF
多带超宽带OFDM系统射频频率合成器的研制
4
作者 田玲 朱红兵 洪伟 《高技术通讯》 EI CAS CSCD 北大核心 2008年第1期21-25,共5页
针对通信系统中使用的传统锁相式频率合成器难同步的缺点,提出了采用直接数字频率合成器(DDS)和锁相环(PLL)技术设计应用于多带一正交频分复用超宽带(MB-OFDM UWB)系统的射频频率合成器方案,并研制了用于试验的合成器。该方案可有效解... 针对通信系统中使用的传统锁相式频率合成器难同步的缺点,提出了采用直接数字频率合成器(DDS)和锁相环(PLL)技术设计应用于多带一正交频分复用超宽带(MB-OFDM UWB)系统的射频频率合成器方案,并研制了用于试验的合成器。该方案可有效解决系统射频电路的同步问题,提高频率分辨率,降低相位噪声,改善载波频偏对 OFDM 系统影响,提高系统性能,同时还可以降低基带算法的复杂度。仿真与测试结果表明,该频率合成器指标满足 MB-OFDM UWB 系统要求,可应用于实用系统中。 展开更多
关键词 超宽带 频率合成器 有源低通滤波器 直接数字频率合成器 电压控制振荡器
在线阅读 下载PDF
一种新型非线性PLL模型及其在毫米波集成防撞雷达中的应用 被引量:4
5
作者 任成明 金昶明 +1 位作者 沈秀英 孙晓玮 《红外与毫米波学报》 SCIE EI CAS CSCD 北大核心 2004年第1期16-20,共5页
提出了一种新的非线性PLL用于VCO的非线性补偿 ,利用声表面波延迟线来实现延时混频 ,并将混频后的中频信号锁定PLL结构 .深入分析了这种PLL的环路相位模型 ,使用AgilentADS软件对锁相环路进行了仿真 ,验证了所提出的环路相位模型的准确... 提出了一种新的非线性PLL用于VCO的非线性补偿 ,利用声表面波延迟线来实现延时混频 ,并将混频后的中频信号锁定PLL结构 .深入分析了这种PLL的环路相位模型 ,使用AgilentADS软件对锁相环路进行了仿真 ,验证了所提出的环路相位模型的准确性 .所有的理论推导和仿真结果表明 ,建立的PLL环路相位模型可以用来实现防撞雷达中VCO(电压控制振荡器 )的线性化 ,准确可靠 。 展开更多
关键词 毫米波集成防撞雷达 非线性PLL 电压控制振荡器 延时混频 线性调频连续波 系统仿真
在线阅读 下载PDF
电容式大气折射率测量仪设计与实现 被引量:1
6
作者 史水娥 胥帅帅 高杨 《传感器与微系统》 CSCD 北大核心 2022年第6期90-93,共4页
电容式折射率测量仪利用圆筒式电容中气体介电常数不同对电容容值产生影响的特征,以电压控制振荡器(VCO)为主要元器件对LC回路振荡频率进行实时监测,从变化的振荡频率中提取出大气的信息参数并进行数据处理能够计算出大气折射率。最后... 电容式折射率测量仪利用圆筒式电容中气体介电常数不同对电容容值产生影响的特征,以电压控制振荡器(VCO)为主要元器件对LC回路振荡频率进行实时监测,从变化的振荡频率中提取出大气的信息参数并进行数据处理能够计算出大气折射率。最后对三种仪器进行对比,实验结果表明:电容式折射率造价低于微波折射率仪,精度高于“59”型探空仪,并且具有且体积小、重量轻、性价比高等优点,因此在一些工程测量中电容式折射率仪可以代替微波折射率仪和“59型探空仪”。 展开更多
关键词 大气波导 折射率 振荡频率 介电常数 电压控制振荡器
在线阅读 下载PDF
锁相环在广播通讯中的应用
7
作者 李玉冰 《陕西师范大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第S1期58-60,共3页
锁相环是一个相位误差控制系统。它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相。锁相环已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。... 锁相环是一个相位误差控制系统。它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相。锁相环已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。随着广播通讯技术的发展,锁相环技术被广泛应用于载频,本振电路。 展开更多
关键词 锁相环 电压控制振荡器 本振 载频
在线阅读 下载PDF
飞思卡尔面向无线通信应用提供高性价比的小型低噪声放大器
8
《半导体技术》 CAS CSCD 北大核心 2011年第1期93-93,共1页
2010年12月6日,飞思卡尔半导体推出针对无线通信市场的新型低噪放大器(LNA)。新LNA具有成本低、封装体积小等特性,适用于100MHz~2.5GHz的应用,如:遥控钥匙(RKE)系统,智能电表,无线局域网(WLAN)应用,全球定位系统(GPS)... 2010年12月6日,飞思卡尔半导体推出针对无线通信市场的新型低噪放大器(LNA)。新LNA具有成本低、封装体积小等特性,适用于100MHz~2.5GHz的应用,如:遥控钥匙(RKE)系统,智能电表,无线局域网(WLAN)应用,全球定位系统(GPS),双向无线电通信设备,工业、科学和医疗(ISM)设备,缓冲放大器,混频器,增益模块和电压控制振荡器(VCO)。 展开更多
关键词 无线通信市场 通信应用 飞思卡尔 低噪声放大器 高性价比 无线电通信设备 全球定位系统 电压控制振荡器
在线阅读 下载PDF
2.7-4.0 GHz PLL with dual-mode auto frequency calibration for navigation system on chip 被引量:1
9
作者 CHEN Zhi-jian CAI Min +1 位作者 HE Xiao-yong XU Ken 《Journal of Central South University》 SCIE EI CAS CSCD 2016年第9期2242-2253,共12页
A 2.7-4.0 GHz dual-mode auto frequency calibration(AFC) fast locking PLL was designed for navigation system on chip(SoC). The SoC was composed of one radio frequency(RF) receiver, one baseband and several system contr... A 2.7-4.0 GHz dual-mode auto frequency calibration(AFC) fast locking PLL was designed for navigation system on chip(SoC). The SoC was composed of one radio frequency(RF) receiver, one baseband and several system control parts. In the proposed AFC block, both analog and digital modes were designed to complete the AFC process. In analog mode, the analog part sampled and detected the charge pump output tuning voltage, which would give the indicator to digital part to adjust the voltage control oscillator(VCO) capacitor bank. In digital mode, the digital part counted the phase lock loop(PLL) divided clock to judge whether VCO frequency was fast or slow. The analog and digital modes completed the auto frequency calibration function independently by internal switch. By designing a special switching algorithm, the switch of the digital and analog mode could be realized anytime during the lock and unlock detecting process for faster and more stable locking. This chip is fabricated in 0.13 μm RF complementary metal oxide semiconductor(CMOS) process, and the VCO supports the frequency range from 2.7 to 4.0 GHz. Tested 3.96 GHz frequency phase noise is -90 d Bc/Hz@100 k Hz frequency offset and -120 d Bc/Hz@1 MHz frequency offset. By using the analog mode in lock detection and digital mode in unlock detection, tested AFC time is less than 9 μs and the total PLL lock time is less than 19 μs. The SoC acquisition and tracking sensitivity are about-142 d Bm and-155 d Bm, respectively. The area of the proposed PLL is 0.35 mm^2 and the total SoC area is about 9.6 mm^2. 展开更多
关键词 auto frequency calibration phase lock loop voltage control oscillator lock time
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部