期刊文献+
共找到68篇文章
< 1 2 4 >
每页显示 20 50 100
结合用户约束文件的高效多FPGA系统分割方法 被引量:3
1
作者 张倩莉 于芳 +4 位作者 刘忠立 李艳 陈亮 李明 郭旭峰 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2012年第7期144-148,共5页
针对单个现场可编程门阵列(Field Programmable Gate Array,FPGA)可配置逻辑模块(ConfigurableLogic Block,CLB)和输入/输出(I/O)数目受限难以满足大规模复杂电路系统设计需要的问题,提出了一种结合用户约束文件(User Constraint File,U... 针对单个现场可编程门阵列(Field Programmable Gate Array,FPGA)可配置逻辑模块(ConfigurableLogic Block,CLB)和输入/输出(I/O)数目受限难以满足大规模复杂电路系统设计需要的问题,提出了一种结合用户约束文件(User Constraint File,UCF)和单个FPGA的EDA(Electronic Design Automation)设计流程,通过部分人为干涉,对多FPGA(multi-FPGA)系统进行分割的方法.应用这种分割方法,可以提高multi-FPGA系统的划分效率,简化设计的复杂度.结果表明:基于这种分割方法的分割工具,结合multi-FPGA系统的硬件结构,可实现一个最多为9芯片multi-FPGA系统的设计和配置. 展开更多
关键词 现场可编程阵列 电子设计自动化 用户约束文件 fpga系统 分割
在线阅读 下载PDF
基于BIST的FPGA逻辑单元测试方法 被引量:5
2
作者 吴继娟 孙媛媛 刘桂艳 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2004年第8期1074-1076,共3页
给出了一种基于内建自测(BIST)的测试现场可编程门阵列(FPGA)逻辑单元的方法,讨论了测试的配置结构、故障覆盖率和测试中出现的问题及解决办法.实验表明,该测试方法具有所需测试向量少、故障覆盖率高、简便适用等优点.
关键词 BIST fpga 逻辑单元 现场可编程阵列 内建自测 响应检验电路 故障覆盖率
在线阅读 下载PDF
基于FPGA的模糊逻辑控制器的硬件实现 被引量:7
3
作者 王利 李向华 《控制工程》 CSCD 2004年第1期34-35,69,共3页
提出了一种基于现场可编程门阵列(FPGA)的模糊逻辑控制器的硬件实现方法,并将其用于倒立摆控制系统。实验研究表明,在倒立摆倾角小于10°时,软件或硬件控制效果相当,在倾角大于10°时硬件模糊控制器的控制效果明显优于软件模糊... 提出了一种基于现场可编程门阵列(FPGA)的模糊逻辑控制器的硬件实现方法,并将其用于倒立摆控制系统。实验研究表明,在倒立摆倾角小于10°时,软件或硬件控制效果相当,在倾角大于10°时硬件模糊控制器的控制效果明显优于软件模糊控制器的控制效果,而且前者的抗扰动性能更好。当倾角大于30°时,由于机械性能方面的原因,倒立摆的稳定性有所降低。因此,采用该方法不仅快,而且是一种足以灵活完成数字模糊控制器的方法。该设计方法稍加修改亦可应用于其他控制场合,具有良好的通用性。 展开更多
关键词 模糊逻辑控制器 硬件 fpga 现场可编程阵列 倒立摆 模糊控制
在线阅读 下载PDF
基于FPGA的两阶段配电网拓扑实时辨识算法 被引量:3
4
作者 王冠淇 裴玮 +2 位作者 李洪涛 郝良 马丽 《电力系统自动化》 EI CSCD 北大核心 2024年第12期100-108,共9页
对配电网拓扑进行准确的实时辨识是电力系统安全稳定运行的基础,但随着新能源的接入以及配电网规模不断增大,配电网拓扑结构的动态变化愈加频繁且难以辨识。然而,现有配电网拓扑辨识算法所使用的历史数据需要人工对其进行拓扑标注,且拓... 对配电网拓扑进行准确的实时辨识是电力系统安全稳定运行的基础,但随着新能源的接入以及配电网规模不断增大,配电网拓扑结构的动态变化愈加频繁且难以辨识。然而,现有配电网拓扑辨识算法所使用的历史数据需要人工对其进行拓扑标注,且拓扑辨识时间长,难以实现配电网拓扑实时辨识。因此,文中提出了一种基于现场可编程逻辑门阵列(FPAG)的两阶段配电网拓扑结构实时辨识算法。该算法不需要预先给出配电网拓扑类别的数量,即可对已有历史数据进行相应的拓扑标注及分类,并且基于FPGA实现了对配电网拓扑的实时辨别。该算法分为2个阶段:第1阶段采用变分贝叶斯高斯混合模型,对已有历史数据进行相应的拓扑标注及分类;第2阶段采用麻雀搜索算法,使得支持向量机快速收敛得到最优参数,以实现对配电网拓扑结构的精准辨识。基于该算法,利用FPGA并行架构以及高速高密度特性建立了实时拓扑结构辨识平台。最后,通过算例分析验证了所提辨识方法的有效性和优越性。 展开更多
关键词 配电网 拓扑辨识 现场可编程逻辑阵列(fpga) 变分贝叶斯高斯混合模型 麻雀搜索算法 支持向量机
在线阅读 下载PDF
基于FPGA器件的信令逻辑电路
5
作者 孙庆平 《南京邮电学院学报》 北大核心 1996年第4期49-52,共4页
以信令逻辑电路专用芯片的设计为例,介绍了FPGA(现场可编程门阵列)技术的设计方法和使用技巧。
关键词 逻辑电路 可编程阵列 fpga 信令逻辑电路
在线阅读 下载PDF
基于FPGA查阅表的面向结构的逻辑优化
6
作者 芦爱国 Soal,J 《南京邮电学院学报》 北大核心 1995年第2期36-44,共9页
介绍了基于现场可编程门阵列(FPGA)查阅表的逻辑优化准则.基于这一准则,讨论了几种重要的逻辑优化运算,例如抽取、分解、约数检查和简化,以按照目标工艺技术估算电路的价格.基于FPGA,利用我们的方法对查阅表进行逻辑优... 介绍了基于现场可编程门阵列(FPGA)查阅表的逻辑优化准则.基于这一准则,讨论了几种重要的逻辑优化运算,例如抽取、分解、约数检查和简化,以按照目标工艺技术估算电路的价格.基于FPGA,利用我们的方法对查阅表进行逻辑优化,可以得到工艺映射中的良好出发点.以25个基准试验例子为基础,我们的优化电路所需要的构造逻辑方块(CLB)比利用MIS-II的优化电路的情形下少百分之十四,如果两者都利用MIS-pga顺序映射的话.此外,电路的级数也稍有改进. 展开更多
关键词 面向结构 逻辑优化 可编程阵列 fpga
在线阅读 下载PDF
采用FPGA控制的IGBT串联高压调制器的研制 被引量:17
7
作者 陈文光 饶军 +1 位作者 饶益花 王明伟 《高电压技术》 EI CAS CSCD 北大核心 2010年第11期2827-2832,共6页
高压调制器在脉冲功率技术中有很重要的作用,而IGBT串联是固态调制器技术发展的趋势。电路分布参数及各单元电路参数的差别制约可靠性,严重时将造成IGBT在开通、关断过程中集射极间的电压超过额定值而遭损坏。为此,在新的RCD动态均压电... 高压调制器在脉冲功率技术中有很重要的作用,而IGBT串联是固态调制器技术发展的趋势。电路分布参数及各单元电路参数的差别制约可靠性,严重时将造成IGBT在开通、关断过程中集射极间的电压超过额定值而遭损坏。为此,在新的RCD动态均压电路的基础上,利用FPGA和VHDL设计了IGBT驱动信号分配电路,实现了串联IGBT各单元精确延时开通与关断控制、逻辑综合保护,并结合驱动电路完成了缺电、过流、过压保护等。工程上结合中国环流二号装置NBI抑制极电源要求,设计了12 kV/20 A的调制器。实验结果表明,该方法是一种有效的主动式动态均压方法,能为更高电压、电流等级的固态调制器设计提供好的参考与工程应用基础。 展开更多
关键词 高电压 调制器 IGBT串联 动态均压 现场可编程逻辑器件 现场可编程阵列(fpga)
在线阅读 下载PDF
基于FPGA和SRAM的智能点胶机控制系统设计 被引量:12
8
作者 李晓坤 刘百玉 +3 位作者 欧阳娴 白永林 党君礼 雷娟 《仪器仪表学报》 EI CAS CSCD 北大核心 2009年第7期1378-1383,共6页
介绍了一种基于FPGA和SRAM的新型点胶机智能控制系统,可以采用手动、自动和连动三种模式对开启时间进行控制,其步进时间为0.01s,调节范围为0.01s~999.99s。此系统利用FPGA高密度、高可靠性、可反复擦写和可以现场编程、灵活调制的特点... 介绍了一种基于FPGA和SRAM的新型点胶机智能控制系统,可以采用手动、自动和连动三种模式对开启时间进行控制,其步进时间为0.01s,调节范围为0.01s~999.99s。此系统利用FPGA高密度、高可靠性、可反复擦写和可以现场编程、灵活调制的特点,将整个系统的大部分功能集成在FPGA里,将系统运行过程中产生的数据存放在SRAM中,利用一个4×5的矩阵键盘为输入,五位的数码管和四个LED为输出,可以很方便地对点胶机的工作状态进行控制,并在不改变硬件结构的情况下,对系统进行升级。此系统还可用作其他设备和仪器的控制开关。 展开更多
关键词 自动模式 连动模式 现场可编程逻辑阵列(fpga) 静态随机存储器(SRAM)
在线阅读 下载PDF
用VHDL语言在CPLD/FPGA上实现浮点运算 被引量:11
9
作者 沈明发 易清明 +1 位作者 黄伟英 周伟贤 《暨南大学学报(自然科学与医学版)》 CAS CSCD 2002年第5期19-24,共6页
 介绍了用VHDL语言在硬件芯片上实现浮点加/减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台,以MaxplusII为软件工具,实现了6点实序列浮点加/减法运算和浮点乘法运算.
关键词 超高速集成电路硬件描述语言 VHDL 浮点运算 复杂可编程逻辑器件 CPLD/fpga 现场可编程阵列 数字信号处理
在线阅读 下载PDF
基于FPGA+DSP的嵌入式GPS数字接收机系统设计 被引量:9
10
作者 胡锐 薛晓中 +1 位作者 孙瑞胜 徐志伟 《中国惯性技术学报》 EI CSCD 北大核心 2009年第2期187-190,共4页
介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的... 介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的基带相关器和用户接口设计,并结合高速DSP的数字信号处理和丰富的片上外围设备实现接收机的信号处理、导航解算及系统间各部分的无缝连接。系统测试结果说明该数字GPS接收机具有功耗低、体积小、集成度高、工作性能稳定的特点。 展开更多
关键词 嵌入式 GPS数字接收机 数字信号处理器(DSP) 现场可编程逻辑阵列(fpga) 系统设计
在线阅读 下载PDF
基于FPGA的混沌系统设计与实现 被引量:10
11
作者 王忠林 王光义 《计算机工程与设计》 CSCD 北大核心 2009年第14期3365-3366,3370,共3页
提出了一种基于FPGA平台和EDA开发工具实现混沌吸引子的方法。针对一个混沌系统,利用理论和数值仿真对系统的基本特性进行了分析.对系统的混沌状态进行了分析。为验证系统的混沌行为,在Matlab的Simulink下,利用DSP Builder设计了一个电... 提出了一种基于FPGA平台和EDA开发工具实现混沌吸引子的方法。针对一个混沌系统,利用理论和数值仿真对系统的基本特性进行了分析.对系统的混沌状态进行了分析。为验证系统的混沌行为,在Matlab的Simulink下,利用DSP Builder设计了一个电路,并转换成VHDL代码程序,用QuartusII下载到FPGA硬件电路中进行了实验,实验结果与仿真结果完全一致。 展开更多
关键词 混沌系统 LORENZ系统 LYAPUNOV指数谱 现场可编程逻辑阵列(fpga)
在线阅读 下载PDF
CPLD/FPGA的发展与应用之比较 被引量:13
12
作者 徐伟业 江冰 虞湘宾 《现代电子技术》 2007年第2期4-7,共4页
可编程逻辑器件(Programmable Logic Device,PLD)是一种可由用户对其进行编程的大规模通用集成电路[1]。从PLD的发展历程着眼,主要对PLD的2个发展分支———复杂可编程逻辑器件和现场可编程门阵列的基本结构、功能优势和应用场合进行了... 可编程逻辑器件(Programmable Logic Device,PLD)是一种可由用户对其进行编程的大规模通用集成电路[1]。从PLD的发展历程着眼,主要对PLD的2个发展分支———复杂可编程逻辑器件和现场可编程门阵列的基本结构、功能优势和应用场合进行了较详尽的分析和比较;并从结构和定义上指出二者的区别,同时根据不同技术要求和设计环境指出了相应的CPLD和FPGA的选择方法,最后给出了PLD最新研究热点和未来的发展趋势。 展开更多
关键词 可编程逻辑器件(PLD) 复杂可编程逻辑器件(CPLD) 现场可编程阵列(fpga) 可编程片上系统(SOPC)
在线阅读 下载PDF
FPGA测试技术及ATE实现 被引量:10
13
作者 龙祖利 王子云 《计算机工程与应用》 CSCD 北大核心 2011年第6期65-67,共3页
随着FPGA的规模和复杂性的增加,测试显得尤为重要。介绍了SRAM型FPGA的结构概况及FPGA的测试方法,以Xilinx公司的spartan3系列芯片为例,利用检测可编程逻辑资源的多逻辑单元(CLB)混合故障的测试方法,阐述了如何在自动测试系统(ATE)上实... 随着FPGA的规模和复杂性的增加,测试显得尤为重要。介绍了SRAM型FPGA的结构概况及FPGA的测试方法,以Xilinx公司的spartan3系列芯片为例,利用检测可编程逻辑资源的多逻辑单元(CLB)混合故障的测试方法,阐述了如何在自动测试系统(ATE)上实现FPGA的在线配置以及功能和参数测试,为FPGA面向应用的测试提供了一种可行的方法。 展开更多
关键词 现场可编程阵列(fpga) 逻辑单元(CLB) 测试 自动测试系统
在线阅读 下载PDF
利用FPGA的增量式PID控制的研究 被引量:15
14
作者 张科 靖固 《现代制造工程》 CSCD 北大核心 2009年第3期112-114,共3页
介绍一种基于现场可编程逻辑门阵列(FPGA)的高精度增量式数字PID控制器的设计方法。首先,对增量式数字PID控制的原理和设计中使用的算法进行分析,然后用自顶向下的方法进行VHDL语言编程。为了提高整个设计模块的控制精度,采用16位定点... 介绍一种基于现场可编程逻辑门阵列(FPGA)的高精度增量式数字PID控制器的设计方法。首先,对增量式数字PID控制的原理和设计中使用的算法进行分析,然后用自顶向下的方法进行VHDL语言编程。为了提高整个设计模块的控制精度,采用16位定点运算的方法进行PID控制器的设计。仿真结果表明,该设计方法是可行的,设计模块是正确的。 展开更多
关键词 VHDL语言 现场可编程逻辑阵列(fpga) 增量式PID控制器 定点运算
在线阅读 下载PDF
采用FPGA的高速CCD相机的时钟发生器 被引量:3
15
作者 冯勇 牟丹丹 +2 位作者 杨旭强 董岩 陈硕 《传感器技术》 CSCD 北大核心 2002年第10期13-15,18,共4页
采用IL E2TDICCD做为传感器 ,与计算机构成了成像系统 ,并在计算机CRT上显示出图像。主要介绍高速CCD相机的工作时钟产生电路的设计 ,采用大规模集成电路FPGA实现了该工作时钟驱动电路 ,采用AHDL语言对工作时钟驱动电路进行了硬件描述 ... 采用IL E2TDICCD做为传感器 ,与计算机构成了成像系统 ,并在计算机CRT上显示出图像。主要介绍高速CCD相机的工作时钟产生电路的设计 ,采用大规模集成电路FPGA实现了该工作时钟驱动电路 ,采用AHDL语言对工作时钟驱动电路进行了硬件描述 ,并利用MaxPlus2软件对所设计的工作时钟驱动电路进行了仿真 ,最后对FPGA器件进行了编程和硬件电路调试 ,进而实现了整个CCD相机的控制。 展开更多
关键词 fpga CCD相机 时钟发生器 电荷耦合器件 时间延迟积分 现场可编程逻辑阵列
在线阅读 下载PDF
FPGA延时/面积最小化工艺映射分层序列法 被引量:2
16
作者 彭宇行 陈书明 陈福接 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 1998年第4期355-360,共6页
提出了一个求解FPGA延时/面积最小化工艺映射分层序列法。它首先给出了求解延时最小化工艺映射的步骤;然后在不增加延时的情况下,进行面积最小化.
关键词 工艺映射 延时优化 fpga 可编程逻辑阵列
在线阅读 下载PDF
FPGA的VHDL设计策略 被引量:4
17
作者 罗旻 沈绪榜 高德远 《小型微型计算机系统》 CSCD 北大核心 2003年第7期1194-1196,共3页
大规模的可编程逻辑器件已经显著改变了数字系统的设计过程 ,并且 VHDL语言在设计中的作用也日益显著 .简要论述了关于 FPGA的 VHDL 设计中一些注意事项 ,提高电路描述的正确性 ,从而提高
关键词 fpga(现场可编程逻辑阵列) VHDL(硬件描述语言) 可综合
在线阅读 下载PDF
基于FPGA的双馈风力发电机定转子解耦数字镜像超实时仿真 被引量:3
18
作者 陈厚合 杨政 +2 位作者 叶华 裴玮 KAI Strunz 《高电压技术》 EI CAS CSCD 北大核心 2023年第5期1819-1830,共12页
为实现双馈风力发电机(doubly fed wind generator,DFIG)大规模实时仿真,设计了一种基于现场可编程逻辑阵列(field programmable gate array,FPGA)的DFIG数字镜像IP核。并提出面向异步机定子与转子“T型”等效电路解耦的虚拟电容等效法... 为实现双馈风力发电机(doubly fed wind generator,DFIG)大规模实时仿真,设计了一种基于现场可编程逻辑阵列(field programmable gate array,FPGA)的DFIG数字镜像IP核。并提出面向异步机定子与转子“T型”等效电路解耦的虚拟电容等效法,在此基础上提出DFIG内部各组件并行算法,最后构建DFIG-IP。通过流水线优化设计,完成基于FPGA的DFIG-IP在4种工况下计算精度与计算速度的实验验证。研究结果表明:该文所提方法降低DFIG异步机求解模块所需FPGA资源约77%;基于FPGA设计的DFIG-IP在500 MHz时钟频率下,超实时加速度比可达27.8,单个DFIG-IP占用ZCU106资源不超过20%;所提方法能够满足DFIG并网系统实时仿真在精度与速度上的要求。研究结果可为含大量新能源并网系统的电磁暂态仿真加速研究提供参考。 展开更多
关键词 现场可编程逻辑阵列(fpga) 虚拟电容等效 并行计算 双馈风力发电机 超实时仿真
在线阅读 下载PDF
基于FPGA的全帧紫外CCD驱动时序设计 被引量:2
19
作者 胡社教 余升 张铮 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2012年第8期1030-1034,共5页
文章介绍了槟松紫外全帧背照式面阵CCD(S7171-0909)的结构和工作特点,分析了该芯片驱动时序要求;采用可编程逻辑器件EP2C8作为硬件平台,在Quartus II 9.1软件环境下,用基于状态机的算法对时序电路进行了描述,设计产生了芯片正常工作所... 文章介绍了槟松紫外全帧背照式面阵CCD(S7171-0909)的结构和工作特点,分析了该芯片驱动时序要求;采用可编程逻辑器件EP2C8作为硬件平台,在Quartus II 9.1软件环境下,用基于状态机的算法对时序电路进行了描述,设计产生了芯片正常工作所需的时序脉冲信号,并选用EL7202作为CCD驱动器对时钟脉冲进行功率放大。调用第三方软件进行仿真,并给出实际工作输出波形,结果表明,设计的时序电路满足CCD对各驱动信号的要求。 展开更多
关键词 驱动时序 紫外CCD 时序分析 状态机 现场可编程逻辑阵列(fpga)
在线阅读 下载PDF
基于光照-反射模型的图像增强算法的FPGA设计 被引量:8
20
作者 黄巧洁 邓华秋 刘建成 《高技术通讯》 EI CAS 北大核心 2019年第8期758-766,共9页
针对视频图像增强处理的应用需求及视频图像场景的多样化特点,给出了一种基于光照-反射模型的低照度图像增强算法及其硬件实现。首先,基于光照-反射模型将亮度图像分解为照度分量、反射分量,并对估计的照度分量进行非线性调节,合成新的... 针对视频图像增强处理的应用需求及视频图像场景的多样化特点,给出了一种基于光照-反射模型的低照度图像增强算法及其硬件实现。首先,基于光照-反射模型将亮度图像分解为照度分量、反射分量,并对估计的照度分量进行非线性调节,合成新的亮度图像;然后,引入调整系数对光照估计进行场景补偿以适应不同的场景;最后,在现场可编程逻辑门阵列(FPGA)硬件上进行算法实现。在Altera EP4CE40F23C8 FPGA硬件上实现结果表明,图像增强算法的主、客观处理效果得到明显提升,可满足不同场景的低照度视频图像实时增强处理应用。 展开更多
关键词 光照-反射模型 图像增强 现场可编程逻辑阵列(fpga) 非线性映射 光照估计 查找表(LUT)
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部