期刊文献+
共找到71篇文章
< 1 2 4 >
每页显示 20 50 100
基于蚁群优化算法的虚拟现场可编程门阵列部署策略 被引量:1
1
作者 许英鑫 孙磊 +1 位作者 赵建成 郭松辉 《计算机应用》 CSCD 北大核心 2020年第3期747-752,共6页
针对可重构密码资源池中,如何在最少的现场可编程门阵列(FPGA)上部署虚拟FPGA(vFPGA)的问题,结合FPGA的工作特点和应用场景的需求,在传统蚁群算法的基础上进行了优化,提出了一个基于蚁群优化(ACO)算法的vFPGA部署策略。首先,通过赋予蚂... 针对可重构密码资源池中,如何在最少的现场可编程门阵列(FPGA)上部署虚拟FPGA(vFPGA)的问题,结合FPGA的工作特点和应用场景的需求,在传统蚁群算法的基础上进行了优化,提出了一个基于蚁群优化(ACO)算法的vFPGA部署策略。首先,通过赋予蚂蚁资源状态感知的能力实现各个FPGA之间的负载均衡,同时避免频繁的vFPGA迁移;其次,设计预留空间,有效减少因为租户需求动态变化带来的服务等级协议(SLA)冲突;最后,对CloudSim进行功能扩展,使用合成的工作流进行仿真实验,对该策略性能进行评估。实验结果表明,所提策略可以在保证系统服务质量的前提下,提高FPGA资源利用率,减少FPGA使用量。 展开更多
关键词 云计算 现场可编程门阵列虚拟化 虚拟现场可编程门阵列部署 蚁群优算法 局部可重构
在线阅读 下载PDF
现场可编程门阵列参数化多标准高吞吐率基4Viterbi译码器 被引量:2
2
作者 夏飞 聂晶 +1 位作者 李荣春 王文涛 《国防科技大学学报》 EI CAS CSCD 北大核心 2016年第1期86-92,共7页
为了同时达到高性能和灵活性的目标,提出一种基于现场可编程门阵列的参数化多标准自适应基4 Viterbi译码器。译码器采用3~9可变约束长度,1/2、1/3可变码率,支持任意截断长度的纠错译码,并采用码字无符号量化、加比选单元设计优化和归一... 为了同时达到高性能和灵活性的目标,提出一种基于现场可编程门阵列的参数化多标准自适应基4 Viterbi译码器。译码器采用3~9可变约束长度,1/2、1/3可变码率,支持任意截断长度的纠错译码,并采用码字无符号量化、加比选单元设计优化和归一化判断逻辑分离策略优化关键路径设计,提高译码器工作频率。实验结果表明,该译码器能根据用户设定的参数改变结构,在多种通信标准之间实现动态切换;性能达到了541 Mbps,明显优于相关工作;对GPRS,Wi MAX,LTE,CDMA,3G等通信标准都取得了良好的误码性能,可满足多种通信标准的译码需求。 展开更多
关键词 现场可编程门阵列 VITERBI译码器 参数 多标准 基4
在线阅读 下载PDF
基于现场可编程门阵列与Labview的脉冲电源控制系统设计 被引量:7
3
作者 李家强 黄懿赟 +2 位作者 冯虎林 潘圣民 王邓辉 《核聚变与等离子体物理》 CAS CSCD 北大核心 2019年第2期139-143,共5页
介绍了基于现场可编程门阵列(FPGA)的等离子体磁约束脉冲电源控制系统的设计与实现。该控制系统采用了虚拟仪器技术、嵌入式控制技术、串行通信技术、光电隔离技术等,提高了系统抗干扰性能以及可编程性,实现了多个脉冲电源模块开关器件... 介绍了基于现场可编程门阵列(FPGA)的等离子体磁约束脉冲电源控制系统的设计与实现。该控制系统采用了虚拟仪器技术、嵌入式控制技术、串行通信技术、光电隔离技术等,提高了系统抗干扰性能以及可编程性,实现了多个脉冲电源模块开关器件间的逻辑互锁、参数设置以及远程监控等功能。控制系统具体由实验室虚拟仪器集成环境(Labview)编写的上位机界面、由硬件语言Verilog HDL 编写的下位机以及专用的光电隔离转换电路组成,用于实现多个脉冲电源充放电的时序控制。实验证明了系统在复杂电磁环境下,运行稳定,性能良好。 展开更多
关键词 现场可编程门阵列 实验室虚拟仪器集成环境 脉冲电源 逻辑互锁 光电隔离
在线阅读 下载PDF
高速可编程网络创新实验设备设计与实现
4
作者 崔波 刘中金 +3 位作者 李勇 苏厉 金德鹏 曾烈光 《计算机工程》 CAS CSCD 2014年第5期313-316,共4页
面向下一代网络的新协议和体系架构研究是当前网络研究的重要组成部分,而基于实际设备的实验验证是证明研究结果正确性的主要途径。针对基于软件或传统网络设备的验证方式在有效性、灵活性等方面的不足,提出一种支持网络创新实验验证的... 面向下一代网络的新协议和体系架构研究是当前网络研究的重要组成部分,而基于实际设备的实验验证是证明研究结果正确性的主要途径。针对基于软件或传统网络设备的验证方式在有效性、灵活性等方面的不足,提出一种支持网络创新实验验证的高速网络硬件设备解决方案。该方案基于现场可编程门阵列设计,将控制平面与数据平面解耦合,同时采用高性能的网络与存储模块,满足网络创新实验对设备可编程、高性能、灵活管理控制等方面的需求。基于此方案设计并实现TNIP网络处理板卡。实验结果证明,该板卡支持高达16 Gb/s的网络通信,可以应用于复杂的网络创新实验。 展开更多
关键词 网络设备 网络创新 实验平台 可编程硬件 现场可编程门阵列设计 虚拟
在线阅读 下载PDF
光伏发电系统PWM均值化实时仿真方法
5
作者 匡维兴 徐涛 +3 位作者 蒋春红 郝正航 陈卓 熊国江 《实验室研究与探索》 北大核心 2025年第10期69-75,共7页
针对传统实时仿真在高频电力电子器件中计算效率低、资源占用高的问题,提出一种基于FPGA-UREP均值化原理的电磁暂态实时仿真方法。该方法使用FPGA_(1)并行生成高频PWM信号,并通过高速I/O接口传输至FPGA_(2)并采用均值化技术处理;UREP模... 针对传统实时仿真在高频电力电子器件中计算效率低、资源占用高的问题,提出一种基于FPGA-UREP均值化原理的电磁暂态实时仿真方法。该方法使用FPGA_(1)并行生成高频PWM信号,并通过高速I/O接口传输至FPGA_(2)并采用均值化技术处理;UREP模块负责光伏阵列、电网及控制模块的大步长(50μs)仿真,并与FPGA通过UDP高速通信实现数据交互。在光照突变和a相短路故障2种场景下的实验表明,该方法的实时仿真与Simulink离线仿真所得的交流电流、直流电压及输出功率高度吻合。该方法在保留PWM动态特性的同时,显著提高了仿真效率并降低了FPGA资源占用,可为新能源并网系统实时仿真提供参考。 展开更多
关键词 PWM均值 平均模型 光伏发电系统 电磁暂态仿真 现场可编程门阵列
在线阅读 下载PDF
基于虚拟可重构电路的演化硬件 被引量:11
6
作者 丁国良 原亮 +1 位作者 赵强 褚杰 《计算机工程》 CAS CSCD 北大核心 2008年第7期243-244,256,共3页
针对演化硬件中高效的染色体编码问题,该文采用虚拟可重构电路(VRC)实现内进化方式的演化硬件。VRC是由可重配置功能块(CFB)组成的阵列,CFB之间通过多路选择开关电路建立信号传输通道。染色体可以对CFB的功能选择和多路选择开关... 针对演化硬件中高效的染色体编码问题,该文采用虚拟可重构电路(VRC)实现内进化方式的演化硬件。VRC是由可重配置功能块(CFB)组成的阵列,CFB之间通过多路选择开关电路建立信号传输通道。染色体可以对CFB的功能选择和多路选择开关状态直接进行编码,以此减少自身的长度。实例证明了该方法的有效性。 展开更多
关键词 硬件 现场可编程门阵列 虚拟可重构电路 IP核
在线阅读 下载PDF
基于模块化思想的FPGA综合实验项目设计 被引量:16
7
作者 蔚瑞华 余有灵 +2 位作者 张伟 沈润杰 徐和根 《实验技术与管理》 CAS 北大核心 2016年第5期44-47,共4页
结合课程教学实践,针对传统可编程器件课程教学中的不足,提出了基于模块化思想的FPGA综合实验项目设计。该文从项目建设的总体思路、项目建设的内容等方面进行探索,着眼于提高学生分析、解决问题的能力和创新思维能力,激发学生的学习兴... 结合课程教学实践,针对传统可编程器件课程教学中的不足,提出了基于模块化思想的FPGA综合实验项目设计。该文从项目建设的总体思路、项目建设的内容等方面进行探索,着眼于提高学生分析、解决问题的能力和创新思维能力,激发学生的学习兴趣。实践证明,该项教学改革适应了当前技术发展的趋势,提高了学生的工程实践和创新能力。 展开更多
关键词 现场可编程门阵列 模块设计 教学改革
在线阅读 下载PDF
基于FPGA的模块化多电平换流器实时仿真建模与硬件在环实验 被引量:21
8
作者 王宇 刘崇茹 李庚银 《中国电机工程学报》 EI CSCD 北大核心 2018年第13期3912-3920,共9页
模块化多电平换流器(modular multilevel converter,MMC)实时仿真平台可用于工程投运前控保装置的开发和测试,具有重要的指导意义。实际工程中MMC每个桥臂由大量子模块级联组成,给实时仿真带来巨大挑战。该文设计一种基于现场可编程... 模块化多电平换流器(modular multilevel converter,MMC)实时仿真平台可用于工程投运前控保装置的开发和测试,具有重要的指导意义。实际工程中MMC每个桥臂由大量子模块级联组成,给实时仿真带来巨大挑战。该文设计一种基于现场可编程门阵列(field programmable gate array,FPGA)的MMC实时仿真建模方法,利用FPGA的并行特性实现MMC阀组的实时仿真计算,并将计算结果等值为RTDS小步长下的受控戴维南支路。将每个桥臂的子模块进行分组,每组通过FPGA流水线架构提高计算效率。通过与PSCAD/EMTDC下搭建的双端21电平模型在稳态、交直流暂态过程的仿真结果进行对比,验证所建FPGA模型的仿真精度,并与外接物理控制器进行硬件在环实验。实验结果表明,该模型可外接控制器,适用于系统级、阀级控制保护装置调试、大电网实时仿真等领域。 展开更多
关键词 模块多电平换流器 现场可编程门阵列 实时仿真 硬件在环
在线阅读 下载PDF
数字信道化接收机高效结构的设计与实现 被引量:14
9
作者 刘光祖 王建新 徐达龙 《系统工程与电子技术》 EI CSCD 北大核心 2012年第2期391-395,共5页
为了减少数字信道化接收机的硬件资源消耗,提高吞吐量,对实信号数字信道化接收机的结构进行了研究。对于实信号,提出新的信道划分方法,推导数字信道化接收机的数学模型,得到数字信道化接收机的高效结构。与一般的数字信道化接收机结构相... 为了减少数字信道化接收机的硬件资源消耗,提高吞吐量,对实信号数字信道化接收机的结构进行了研究。对于实信号,提出新的信道划分方法,推导数字信道化接收机的数学模型,得到数字信道化接收机的高效结构。与一般的数字信道化接收机结构相比,该高效结构节省了硬件资源,减小了计算复杂度,提高了数字信道化接收机的吞吐量。测试结果表明,该数字信道化接收机高效结构的功能正确,性能稳定。 展开更多
关键词 电子战 接收机 数字信道 多相滤波 现场可编程门阵列
在线阅读 下载PDF
1.2 GSPS数字信道化接收机的设计与实现 被引量:11
10
作者 王永明 王世练 张尔扬 《系统工程与电子技术》 EI CSCD 北大核心 2009年第6期1324-1327,共4页
在推导实信号数字信道化接收机高效结构的基础上,在硬件平台上完成了1.2 GSPS的16通道数字信道化接收机的实现。在FPGA实现中充分考虑了高速数据的可靠接收以及片内的数字处理速度和资源的优化,保证了系统良好的性能。实际中频测试结果... 在推导实信号数字信道化接收机高效结构的基础上,在硬件平台上完成了1.2 GSPS的16通道数字信道化接收机的实现。在FPGA实现中充分考虑了高速数据的可靠接收以及片内的数字处理速度和资源的优化,保证了系统良好的性能。实际中频测试结果表明,该数字信道化接收机的功能正确,性能稳定。 展开更多
关键词 无线电侦察 接收机 数字信道 多相滤波 现场可编程门阵列
在线阅读 下载PDF
油/气两相流高速电容层析成像可视化系统 被引量:11
11
作者 王化祥 唐磊 崔自强 《中国电机工程学报》 EI CSCD 北大核心 2009年第5期61-65,共5页
利用电容层析成像(electrical capacitance tomography,ECT)技术,设计了一套应用于油/气两相流检测的高速实时可视化系统。系统硬件采用基于现场可编程门阵列(fieldprogrammable gate array,FPGA)的全数字化数据采集及处理模块和USB通... 利用电容层析成像(electrical capacitance tomography,ECT)技术,设计了一套应用于油/气两相流检测的高速实时可视化系统。系统硬件采用基于现场可编程门阵列(fieldprogrammable gate array,FPGA)的全数字化数据采集及处理模块和USB通讯接口,可实现高速数据采集及传输;同时采用基于总变差正则化的图像重建算法重构被测介电分布,该算法具有较好的成像分辨能力和边缘保持性。实验表明,该系统重构图像具有较高分辨率和实时性,同时系统软件功能丰富、界面友好,可以满足实际应用对两相流可视化的要求。 展开更多
关键词 电容层析成像 两相流 可视测量 现场可编程门阵列 图像重建
在线阅读 下载PDF
基于可重构计算系统的矩阵三角化分解硬件并行结构研究 被引量:6
12
作者 刘书勇 吴艳霞 +2 位作者 张博为 张国印 戴葵 《电子学报》 EI CAS CSCD 北大核心 2015年第8期1642-1650,共9页
可重构计算系统成为加速计算密集型应用的重要选择之一.在众多受到关注的计算密集型问题中,矩阵三角化分解作为典型的基础类应用始终处于研究的核心地位,在求解线性方程组、求矩阵特征值等科学与工程问题中有重要的研究价值.本文面向矩... 可重构计算系统成为加速计算密集型应用的重要选择之一.在众多受到关注的计算密集型问题中,矩阵三角化分解作为典型的基础类应用始终处于研究的核心地位,在求解线性方程组、求矩阵特征值等科学与工程问题中有重要的研究价值.本文面向矩阵三角化分解中共有的三角化计算过程,通过分析该过程的线性计算规律,提出一种适于硬件并行实现的子矩阵更新同一化算法及矩阵三角化计算FPGA(Field Programmable Gate Array)并行结构.针对LU矩阵三角化分解在并行结构模板上的高性能实现及优化方法开展了研究.理论分析表明,该算法针对矩阵三角化计算过程具有更高的数据并行性与流水并行性;实验结果表明,与通用处理器的软件实现相比,根据该算法实现的矩阵三角化分解FPGA并行结果在关键计算性能上可以取得10倍以上的加速比. 展开更多
关键词 矩阵三角分解 三角过程 并行算法 LU分解 现场可编程门阵列
在线阅读 下载PDF
基于FPGA的模块化多电平换流器并行化控制器设计及实验验证 被引量:8
13
作者 王宇 刘崇茹 +2 位作者 侯延琦 刘昊宇 李庚银 《电力自动化设备》 EI CSCD 北大核心 2022年第3期90-96,共7页
模块化多电平换流器(MMC)中数以千计的子模块(SM)给控制器计算带来很大负担。海量数据采集、复杂控制计算以及不同控制器间通信等因素导致整个控制链路延时较长,恶化系统动态特性,甚至导致并网后系统不稳定。设计了一种基于现场可编程... 模块化多电平换流器(MMC)中数以千计的子模块(SM)给控制器计算带来很大负担。海量数据采集、复杂控制计算以及不同控制器间通信等因素导致整个控制链路延时较长,恶化系统动态特性,甚至导致并网后系统不稳定。设计了一种基于现场可编程门阵列(FPGA)的集成控制器,在单块FPGA板卡中实现MMC的全部控制策略。控制器充分发挥FPGA的并行特性,每种控制模块尽可能采用并行设计,并将相互独立的控制模块并行执行,以提高控制器的计算速度。基于RTDS平台进行了硬件在环实验,对所开发控制器进行功能验证。结果表明:所开发控制器链路延时短,响应速度快,可用于控制策略开发测试、控制参数调试等领域。 展开更多
关键词 模块多电平换流器 控制器 现场可编程门阵列 并行计算 硬件在环
在线阅读 下载PDF
基于VHDL语言的参数化设计方法 被引量:9
14
作者 孙延腾 吴艳霞 顾国昌 《计算机工程与应用》 CSCD 北大核心 2010年第31期68-71,共4页
随着FPGA制造工艺的不断进步,越来越多的应用可以在FPGA中实现。虽然用于FPGA设计的VHDL语言具有很好的可移植性,但是FPGA芯片的可用资源不尽相同,因此对设计的规模进行参数化才能实现设计的可移植及充分利用FPGA的资源。此外,同一算法... 随着FPGA制造工艺的不断进步,越来越多的应用可以在FPGA中实现。虽然用于FPGA设计的VHDL语言具有很好的可移植性,但是FPGA芯片的可用资源不尽相同,因此对设计的规模进行参数化才能实现设计的可移植及充分利用FPGA的资源。此外,同一算法在不同的应用领域中,也会需要对其规模进行改变。设计的参数化是指只需要对参数进行设定就可以自动生成相应规模设计的技术。首先提出了一种基于综合工具的VHDL参数化设计方法,其次以多路奇偶校验生成器为例,详细说明了参数化的基本过程,最后在HMMer的FPGA实现中应用所提出的方法,从而实现对运算单元数量的控制。所提出的参数化方法具有操作简单、代码变动小、无需要第三方代码支持等优点。实验表明,该方法是VHDL设计中成本小、效果好的参数化设计方案。 展开更多
关键词 现场可编程门阵列 VHDL 可移植性 参数设计 HMMer
在线阅读 下载PDF
模块化多电平换流器电容电压平衡并行排序方法 被引量:12
15
作者 常非 杨中平 +2 位作者 陈俊 贾海林 许树楷 《高电压技术》 EI CAS CSCD 北大核心 2016年第10期3166-3171,共6页
针对模块化多电平换流器(MMC)存在的电容电压均衡问题,从实际工程出发,采用了一种基于现场可编程逻辑门阵列(FPGA)的并行全比较电容电压实时排序算法。基于RT-LAB在环半实物仿真平台进行了实验。结果表明,该算法实现了电容电压的排序并... 针对模块化多电平换流器(MMC)存在的电容电压均衡问题,从实际工程出发,采用了一种基于现场可编程逻辑门阵列(FPGA)的并行全比较电容电压实时排序算法。基于RT-LAB在环半实物仿真平台进行了实验。结果表明,该算法实现了电容电压的排序并行处理,排序运算只需要4个时钟的运算时间,且运算时间不随桥臂子模块数量而变化,达到了实时性排序的效果。此外,该算法遵循了避免不必要的开关动作的原则,降低了器件的开关频率和开关损耗。 展开更多
关键词 高压直流输电 模块多电平换流器 电容电压 现场可编程逻辑门阵列 实时数字仿真器 RT-LAB
在线阅读 下载PDF
一种伯努利粒子滤波器的FPGA实现
16
作者 连红飞 李东升 +3 位作者 蒋彦雯 范红旗 肖怀铁 王国嫣 《系统工程与电子技术》 北大核心 2025年第2期398-405,共8页
针对伯努利粒子滤波器在嵌入式应用环境中的高速、高效计算问题,以雷达微弱目标联合检测估计伯努利粒子滤波器为例,提出一种功能模块化、粒子规模可扩展的现场可编程门阵列(field programmable gate array, FPGA)实现架构,并通过粒子状... 针对伯努利粒子滤波器在嵌入式应用环境中的高速、高效计算问题,以雷达微弱目标联合检测估计伯努利粒子滤波器为例,提出一种功能模块化、粒子规模可扩展的现场可编程门阵列(field programmable gate array, FPGA)实现架构,并通过粒子状态流水计算、分层累加求和、并行化重采样等手段进一步提高滤波计算速度。Xilinx ZC706评估板板载测试实验证明了所提架构良好的可扩展性和优异的加速比,当粒子数量为1 024时,相较于Intel Corei3-4130 CPU计算环境下的加速比约为10~4量级,该结果对伯努利粒子滤波技术在雷达、机器人、导航制导等领域的应用具有重要参考价值。 展开更多
关键词 伯努利粒子滤波器 现场可编程门阵列 实时信号处理 流水并行 重采样 联合检测估计
在线阅读 下载PDF
基于FPGA的AFDX虚拟链路层实现方法 被引量:5
17
作者 刘晓胜 刘建平 刘博 《计算机工程》 CAS CSCD 2012年第19期233-237,共5页
航空电子全双工交换式以太网(AFDX)为航空电子设备之间的数据交换提供电气和协议标准。在研究AFDX虚拟链路层协议的基础上,提出一种基于现场可编程门阵列(FPGA)的AFDX虚拟链路层软件设计框架,给出基于FPGA的AFDX虚拟链路层发送模块和接... 航空电子全双工交换式以太网(AFDX)为航空电子设备之间的数据交换提供电气和协议标准。在研究AFDX虚拟链路层协议的基础上,提出一种基于现场可编程门阵列(FPGA)的AFDX虚拟链路层软件设计框架,给出基于FPGA的AFDX虚拟链路层发送模块和接收模块的设计与软件实现,应用结果表明,该设计框架可促进AFDX端系统的研发。 展开更多
关键词 航空电子全双工交换式以太网 端系统 协议栈 虚拟链路层 现场可编程门阵列
在线阅读 下载PDF
灰度梯度自适应阈值二值化算法的FPGA实现 被引量:4
18
作者 祁蒙 刘鑫 姜学东 《激光与红外》 CAS CSCD 北大核心 2008年第9期958-960,共3页
根据红外图像中目标与背景之间灰度比梯度特性,提出了一种自适应阈值二值化算法,并利用FPGA并行流水处理特点,采用模块化设计,完成了该算法的FPGA实现。算法实现由灰度比二值化模块和自适应阈值T模块两部分组成。灰度比二值化模块根据... 根据红外图像中目标与背景之间灰度比梯度特性,提出了一种自适应阈值二值化算法,并利用FPGA并行流水处理特点,采用模块化设计,完成了该算法的FPGA实现。算法实现由灰度比二值化模块和自适应阈值T模块两部分组成。灰度比二值化模块根据同步信号流水计算模板内灰度比梯度,并根据差值大小进行二值化。自适应阈值T模块根据背景的变化规律实时调整输出阈值大小,以实现对灰度比二值化模块作用范围的控制。实验结果表明,该算法虚警率较低,运算耗时少,满足实时处理的要求。 展开更多
关键词 图像二值 现场可编程逻辑门阵列 灰度比梯度
在线阅读 下载PDF
高性能双通道稀疏采样虚拟示波器研制 被引量:2
19
作者 姜斌 唐禹 +2 位作者 包建荣 唐向宏 朱芳 《实验室研究与探索》 CAS 北大核心 2022年第3期144-149,共6页
虚拟仪器技术可有效降低电子类实验室建设的测试仪器投入。针对高校实验教学需求,研制了一款双通道虚拟示波器。该示波器硬件电路采用STM32+FPGA架构,结合压缩感知的随机采样完成低功耗信号采样及恢复,获得采样率200MS/s,带宽100MB功能... 虚拟仪器技术可有效降低电子类实验室建设的测试仪器投入。针对高校实验教学需求,研制了一款双通道虚拟示波器。该示波器硬件电路采用STM32+FPGA架构,结合压缩感知的随机采样完成低功耗信号采样及恢复,获得采样率200MS/s,带宽100MB功能的信号展示功能。在有限的硬件资源基础上,开发了信号发生器、频谱仪等功能,增强了实用性。相比现有同类产品,该示波器具有功耗低、配置灵活、信号测试带宽大及扩展性强等优势,具有较大应用价值。 展开更多
关键词 虚拟仪器 双通道 压缩采样 现场可编程门阵列 实验教学
在线阅读 下载PDF
基于DSP-FPGA的模块化多电平换流器PWM脉冲方案对比 被引量:3
20
作者 杨晓峰 李要乾 +1 位作者 郑琼林 贺明智 《北京交通大学学报》 CAS CSCD 北大核心 2015年第5期61-68,共8页
由于MMC主控系统通信任务繁重、算法复杂,并且考虑到扩展性,通常采用一种基于数字信号处理器(DSP)和现场可编程门阵列(FPGA)的主控系统架构.为了研究DSP与FPGA产生的PWM脉冲对控制效果的影响,分析了MMC的基本结构和数学模型,在分析CPS-S... 由于MMC主控系统通信任务繁重、算法复杂,并且考虑到扩展性,通常采用一种基于数字信号处理器(DSP)和现场可编程门阵列(FPGA)的主控系统架构.为了研究DSP与FPGA产生的PWM脉冲对控制效果的影响,分析了MMC的基本结构和数学模型,在分析CPS-SPWM在MMC中应用特点的基础上,设计了两种PWM控制脉冲产生方案,并进行了仿真验证和实验对比.仿真结果表明:两种方案产生PWM控制脉冲的一致性;实验结果表明:两种方案在硬件中产生的实际PWM脉冲分配规律相同,但脉宽存在差异,从而导致控制效果不同.实验结论为工程设计提供了参考依据. 展开更多
关键词 模块多电平换流器 数字信号处理器 现场可编程门阵列 载波移相正弦脉宽调制
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部