期刊文献+
共找到347篇文章
< 1 2 18 >
每页显示 20 50 100
基于现场可编程门阵列的新型可编程逻辑控制器在线调试技术
1
作者 罗奎 严义 《计算机应用》 CSCD 北大核心 2014年第9期2738-2741,共4页
针对基于现场可编程门阵列(FPGA)的新型可编程逻辑控制器(FPGA based PLC)的在线监控问题,提出了泛化的基于FPGA技术对嵌入式片上系统(SoC)进行在线监控的方法。该方法设计了一个FPGA片上通信系统,系统内部固化基于UART的ModBus通信协议... 针对基于现场可编程门阵列(FPGA)的新型可编程逻辑控制器(FPGA based PLC)的在线监控问题,提出了泛化的基于FPGA技术对嵌入式片上系统(SoC)进行在线监控的方法。该方法设计了一个FPGA片上通信系统,系统内部固化基于UART的ModBus通信协议栈,通过串口与计算机上位机进行通信;采用双口RAM(DRAM)作为与监控对象间共享的数据缓存区,通过中断机制实现缓存数据的同步交换。性能分析结果表明,该方法将SoC处理监控通信的时间百分比降低至0.002%,确保了监控数据传送的实时性,且使SoC能够获得更佳控制性能。在Altera的cycloneⅡ系列芯片开发板上验证了方案的可行性。 展开更多
关键词 现场可编程阵列 可编程逻辑控制器 嵌入式片上系统 双口RAM MODBUS协议
在线阅读 下载PDF
基于现场可编程门阵列的RISC处理器设计 被引量:1
2
作者 东野长磊 《计算机工程》 CAS CSCD 北大核心 2011年第11期242-244,共3页
基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方... 基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方法解决流水线相关性问题,并实现CPU的算术逻辑单元、控制单元、指令cache等关键模块设计。验证结果表明,该嵌入式RISC CPU的速度和稳定性均达到设计要求。 展开更多
关键词 现场可编程阵列 精简指令集计算机处理器 流水线相关性 算术逻辑单元
在线阅读 下载PDF
基于现场可编程门阵列与Labview的脉冲电源控制系统设计 被引量:7
3
作者 李家强 黄懿赟 +2 位作者 冯虎林 潘圣民 王邓辉 《核聚变与等离子体物理》 CAS CSCD 北大核心 2019年第2期139-143,共5页
介绍了基于现场可编程门阵列(FPGA)的等离子体磁约束脉冲电源控制系统的设计与实现。该控制系统采用了虚拟仪器技术、嵌入式控制技术、串行通信技术、光电隔离技术等,提高了系统抗干扰性能以及可编程性,实现了多个脉冲电源模块开关器件... 介绍了基于现场可编程门阵列(FPGA)的等离子体磁约束脉冲电源控制系统的设计与实现。该控制系统采用了虚拟仪器技术、嵌入式控制技术、串行通信技术、光电隔离技术等,提高了系统抗干扰性能以及可编程性,实现了多个脉冲电源模块开关器件间的逻辑互锁、参数设置以及远程监控等功能。控制系统具体由实验室虚拟仪器集成环境(Labview)编写的上位机界面、由硬件语言Verilog HDL 编写的下位机以及专用的光电隔离转换电路组成,用于实现多个脉冲电源充放电的时序控制。实验证明了系统在复杂电磁环境下,运行稳定,性能良好。 展开更多
关键词 现场可编程阵列 实验室虚拟仪器集成环境 脉冲电源 逻辑互锁 光电隔离
在线阅读 下载PDF
FPGA/CPLD可编程逻辑器件的在系统配置方法 被引量:9
4
作者 何伟 唐仁圣 张玲 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2003年第5期125-128,共4页
讨论了基于SRAM技术的CPLD/FPGA可编程逻辑器件的编程方法 ,并以ALTERA公司FLEX10系列器件为例 ,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行 ,能在系统复位或上电时自动对器件编... 讨论了基于SRAM技术的CPLD/FPGA可编程逻辑器件的编程方法 ,并以ALTERA公司FLEX10系列器件为例 ,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行 ,能在系统复位或上电时自动对器件编程 ,不仅有效的解决了基于SRAM的CPLD/FPGA器件掉电易失性的问题 ,而且使单一芯片可以具有多种逻辑功能 ,实现了该类器件逻辑功能的在系统多方案的灵活配置。 展开更多
关键词 复杂可编程逻辑器件 现场可编程阵列 被动串行配置PS 静态存贮器 电子设计自动化 在系统配置
在线阅读 下载PDF
基于硬件可编程逻辑的SAT求解算法研究与进展 被引量:4
5
作者 马柯帆 肖立权 +1 位作者 张建民 黎铁军 《计算机工程与科学》 CSCD 北大核心 2016年第4期634-639,共6页
布尔可满足性SAT问题作为第一个被证明的NP完全问题,是计算机理论与应用的核心问题,有着重要的应用价值,因此近年来涌现了各种各样SAT求解器。但是,SAT求解器的运算效率始终是影响其应用的关键因素,所以利用硬件的高性能与并行性来加速... 布尔可满足性SAT问题作为第一个被证明的NP完全问题,是计算机理论与应用的核心问题,有着重要的应用价值,因此近年来涌现了各种各样SAT求解器。但是,SAT求解器的运算效率始终是影响其应用的关键因素,所以利用硬件的高性能与并行性来加速SAT求解过程已成为验证领域的一个研究热点。归纳总结了在SAT求解过程中,利用硬件现场可编程门逻辑FPGA的并行性和灵活性加速求解过程的各种算法研究,着重总结分析了应用型SAT求解器的加速策略。通过对各种方法的深入分析,指出它们的优缺点,为未来的研究提供了思路。 展开更多
关键词 现场可编程逻辑 可满足性 求解器
在线阅读 下载PDF
系统级可编程芯片(SOPC)设计思想与开发策略 被引量:7
6
作者 刘达 龚建荣 《现代电子技术》 2002年第11期1-4,共4页
针对 SOPC全新的设计流程 ,提出了基于 IP的 SOPC设计集成平台概念及设计思想与开发策略 ,并介绍了基于 FPGA/CPL D的
关键词 系统级可编程芯片 知识产权 电子设计自动化 系统级集成 现场可编程阵列 复杂可编程逻辑器件
在线阅读 下载PDF
可编程器件应用中应注意的问题 被引量:2
7
作者 朱智强 张友森 《航空兵器》 2004年第2期45-48,共4页
随着可编程器件生产和应用技术的发展 ,可编程器件在专用嵌入式计算机系统中得到越来越广泛的应用 ,可编程器件因其自身的特点 ,在提高系统的可靠性和系统的保密性 ,简化系统设计并缩短研制周期等方面正在发挥更大的作用 ,但是因可编程... 随着可编程器件生产和应用技术的发展 ,可编程器件在专用嵌入式计算机系统中得到越来越广泛的应用 ,可编程器件因其自身的特点 ,在提高系统的可靠性和系统的保密性 ,简化系统设计并缩短研制周期等方面正在发挥更大的作用 ,但是因可编程器件与以往的标准逻辑芯片相比有其特殊之处 ,如果没有注意到这些不同点 ,则会给系统的调试和验证工作带来不必要的麻烦。本文结合自己的工作经验 。 展开更多
关键词 通用逻辑阵列 可编程逻辑器件 现场可编程通用阵列 专用集成电路
在线阅读 下载PDF
改进Camshift算法实时目标跟踪实现
8
作者 严飞 徐龙 +2 位作者 陈佳宇 姜栋 刘佳 《计算机工程与设计》 北大核心 2025年第1期314-320,F0003,共8页
为解决Camshift目标跟踪算法在跟踪目标遮挡时陷入局部最大值、跟踪目标快速移动导致跟踪丢失以及光照变化影响跟踪精度一系列问题,提出一种改进Camshift目标跟踪算法。利用自适应权重与H通道特征提取模板,融合Kalman滤波算法并引入巴... 为解决Camshift目标跟踪算法在跟踪目标遮挡时陷入局部最大值、跟踪目标快速移动导致跟踪丢失以及光照变化影响跟踪精度一系列问题,提出一种改进Camshift目标跟踪算法。利用自适应权重与H通道特征提取模板,融合Kalman滤波算法并引入巴氏距离遮挡判别法。非遮挡时,使用Kalman预测调整跟踪搜索区域;遮挡时,使用Kalman预测跟踪。实验结果表明,将改进后算法部署于FPGA硬件平台能够准确地跟踪快速运动、遮挡干扰目标,在1920×1080分辨率下理论跟踪帧率为98.17帧/s,对1080p@60 Hz以及多种分辨率视频输入下平均跟踪重叠率达到84.68%。 展开更多
关键词 目标跟踪 实时 图像处理 硬件加速 卡尔曼滤波 直方图 现场可编程逻辑阵列
在线阅读 下载PDF
逻辑控制器设计与离散事件系统监控理论 被引量:8
9
作者 罗继亮 邵辉 +1 位作者 吴维敏 苏宏业 《控制理论与应用》 EI CAS CSCD 北大核心 2018年第1期86-91,共6页
物联网等通信技术将越来越多的控制元件集成起来,导致系统规模快速增长,逻辑控制规范也日益复杂,任何逻辑错误都可能造成重大事故和人身灾难,再加上"维数灾"问题,安全可靠的逻辑控制程序的设计和调试面临巨大的计算复杂性难题... 物联网等通信技术将越来越多的控制元件集成起来,导致系统规模快速增长,逻辑控制规范也日益复杂,任何逻辑错误都可能造成重大事故和人身灾难,再加上"维数灾"问题,安全可靠的逻辑控制程序的设计和调试面临巨大的计算复杂性难题.而离散事件系统监控理论旨在研究复杂控制规范的设计和实现问题,将连锁、互斥、字符串语言等复杂控制逻辑描述为自动机或Petri网,然后转换为可编程逻辑控制器或现场可编程门阵列上执行的程序代码.本文综述了现有的逻辑控制器的形式化设计方法,主要涉及如何利用监控理论(自动机或Petri网)来缩短程序开发周期、提高程序可重用性和确保程序可靠性和安全性等问题. 展开更多
关键词 可编程逻辑控制器 离散事件系统 现场可编程阵列 监控理论
在线阅读 下载PDF
嵌入式逻辑分析技术及其在FPGA系统开发中的应用 被引量:8
10
作者 吕国亮 赵曙光 赵俊 《液晶与显示》 CAS CSCD 北大核心 2007年第2期227-229,共3页
介绍了嵌入式逻辑分析仪,特别是SignalTapⅡ的功能和特点。利用Chip EditorViews、Technology Map Viewer等工具,简要分析了SignalTapⅡ的内部结构和工作原理。结合实例,说明了如何使用SignalTapⅡ调试基于FPGA的数字系统。
关键词 显示控制器 现场可编程阵列 嵌入式逻辑分析仪 SignalTap
在线阅读 下载PDF
用于激光调Q技术的高速电光门控系统设计 被引量:4
11
作者 党君礼 刘百玉 +5 位作者 欧阳娴 白永林 舒雅 熊发田 李晓坤 雷娟 《红外与激光工程》 EI CSCD 北大核心 2008年第S1期212-215,共4页
调制电信号的获取是激光调Q中的关键技术。此系统采用一种新方法获取高速调制电信号——基于FPGA的高速电光门控系统,分为门控脉冲和高压调控两个模块。门控脉冲模块由高速信号放大、FPGA延时、可控传输线延迟3个部分组成。利用FPGA高... 调制电信号的获取是激光调Q中的关键技术。此系统采用一种新方法获取高速调制电信号——基于FPGA的高速电光门控系统,分为门控脉冲和高压调控两个模块。门控脉冲模块由高速信号放大、FPGA延时、可控传输线延迟3个部分组成。利用FPGA高密度、高可靠性、可反复擦写和可以现场编程、灵活调制的特点,将整个系统的主要控制部分集成在FPGA中,并将延时分为数字延时和模拟延时两部分。然后利用FPGA实现数字延时,可控延时线实现模拟延时。经试验检测,高压部分可以产生重复频率1~9999Hz,步进1Hz,延时范围为0~9999ns,步进为1ns,幅度为8000V,前沿和后沿小于10ns,抖动小于1ns的高压矩形电脉冲,满足各种电光调制系统的需要。 展开更多
关键词 电光控系统 激光调Q 现场可编程逻辑阵列
在线阅读 下载PDF
基于PC的个人逻辑分析仪设计 被引量:6
12
作者 任爱锋 孙肖子 郭万有 《数据采集与处理》 CSCD 2003年第4期479-482,共4页
随着数字系统和计算技术的发展 ,逻辑分析仪在高速硬件逻辑测试和软件状态分析中显得尤其重要。由于目前台式逻辑分析仪的价格比较昂贵 ,使得它不能普遍应用于教学和科研实践中。本文介绍一种基于 PC机增强型并行口的个人逻辑分析仪设... 随着数字系统和计算技术的发展 ,逻辑分析仪在高速硬件逻辑测试和软件状态分析中显得尤其重要。由于目前台式逻辑分析仪的价格比较昂贵 ,使得它不能普遍应用于教学和科研实践中。本文介绍一种基于 PC机增强型并行口的个人逻辑分析仪设计技术。该技术充分利用 PC机的丰富资源 ,通过增强型并行口 ,采用现场可编程门阵列的在系统可重构技术和面向对象的软件设计方法 ,实现数字域的逻辑分析功能 ,其特点灵活、便携。此仪器可广泛应用于电子对抗、雷达。 展开更多
关键词 个人逻辑分析仪 设计 PC机 现场可编程阵列
在线阅读 下载PDF
电力谐波检测FFT数字逻辑的设计与实现 被引量:4
13
作者 龚仁喜 刘丰 张海南 《电力系统及其自动化学报》 CSCD 北大核心 2009年第2期57-60,66,共5页
为实现运算高速、强数据吞吐能力的快速傅里叶变换FFT(fast Fourier transform)运算处理器,探讨了基于现场可编程阵列的电力谐波检测FFT数字逻辑的设计方法。该逻辑设计采取了层次化自顶向下的设计模式,对蝶形运算、地址发生、工作存储... 为实现运算高速、强数据吞吐能力的快速傅里叶变换FFT(fast Fourier transform)运算处理器,探讨了基于现场可编程阵列的电力谐波检测FFT数字逻辑的设计方法。该逻辑设计采取了层次化自顶向下的设计模式,对蝶形运算、地址发生、工作存储单元等各模块进行了硬件语言描述,并通过采用复用逻辑及流水线技术,平衡了面积与速度的要求。在电力谐波检测仪原型应用的测试表明,该FFT运算逻辑可稳定运行在60MHz,单帧数据的处理时间为38μs,流水线操作延迟为116 ns,取得了良好的应用效果。 展开更多
关键词 电力谐波检测 快速傅里叶变换 现场可编程阵列 复用逻辑 流水线
在线阅读 下载PDF
FPGA动态可重构逻辑设计初探 被引量:8
14
作者 朱明程 黄强 《半导体技术》 CAS CSCD 北大核心 2000年第4期18-21,共4页
介绍了FPGA动态可重构技术的原理,提出一种采用常规SRAM编程FPGA来实现的动态可重构数字逻辑系统设计的新构想,并以小型时序信号发生器为例讨论了这种系统区别于传统数字逻辑系统的设计特点和应用前景。
关键词 现场可编程阵列 动态可重构 逻辑设计
在线阅读 下载PDF
基于FPGA阵列的超大规模SoC验证平台 被引量:3
15
作者 凌翔 胡剑浩 王剑 《系统仿真学报》 EI CAS CSCD 北大核心 2007年第9期1967-1970,共4页
介绍了超大规模片上系统(SoC)验证平台的设计与实现。该验证平台采用多片现场可编程逻辑门阵列(FPGA)构成超大规模FPGA阵列,针对SoC的典型特点设计了平台拓扑结构和组成单元。该验证平台仿真规模大、互连资源丰富、工作频率高、扩展灵... 介绍了超大规模片上系统(SoC)验证平台的设计与实现。该验证平台采用多片现场可编程逻辑门阵列(FPGA)构成超大规模FPGA阵列,针对SoC的典型特点设计了平台拓扑结构和组成单元。该验证平台仿真规模大、互连资源丰富、工作频率高、扩展灵活。应用实例表明该平台具有良好的实用价值。 展开更多
关键词 片上系统 验证平台 仿真 现场可编程逻辑阵列 原型验证 软硬件协同仿真
在线阅读 下载PDF
基于BIST的FPGA逻辑单元测试方法 被引量:5
16
作者 吴继娟 孙媛媛 刘桂艳 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2004年第8期1074-1076,共3页
给出了一种基于内建自测(BIST)的测试现场可编程门阵列(FPGA)逻辑单元的方法,讨论了测试的配置结构、故障覆盖率和测试中出现的问题及解决办法.实验表明,该测试方法具有所需测试向量少、故障覆盖率高、简便适用等优点.
关键词 BIST FPGA 逻辑单元 现场可编程阵列 内建自测 响应检验电路 故障覆盖率
在线阅读 下载PDF
加速器磁铁电源数字化逻辑控制电路的设计 被引量:3
17
作者 龙锋利 胡伟 程健 《核电子学与探测技术》 CAS CSCD 北大核心 2008年第3期567-570,共4页
加速器磁铁电源的逻辑保护和控制一般通过可编程逻辑控制器PLC实现。随着现代加速器技术的发展,电源的控制趋于全数字化,电源的逻辑控制可以综合至其数字控制芯片中得以实现,例如现场可编程门阵列FPGA。文章介绍了两种加速器磁铁电源数... 加速器磁铁电源的逻辑保护和控制一般通过可编程逻辑控制器PLC实现。随着现代加速器技术的发展,电源的控制趋于全数字化,电源的逻辑控制可以综合至其数字控制芯片中得以实现,例如现场可编程门阵列FPGA。文章介绍了两种加速器磁铁电源数字化逻辑控制电路的设计方法,以FP-GA作为控制器件,实现电源的逻辑保护和控制功能。 展开更多
关键词 加速器磁铁电源 逻辑保护和控制 现场可编程阵列
在线阅读 下载PDF
扩展Toffoli门及其在多输出电路设计中的应用 被引量:1
18
作者 张小颖 王伶俐 +1 位作者 吴文晋 汪鹏君 《计算机工程与应用》 CSCD 北大核心 2009年第2期88-91,共4页
用量子计算电路实现布尔逻辑运算是发展量子计算的一个重要目标。提出了量子扩展Toffoli门,及其在实现多输出逻辑电路中的转换算法。该算法将传统PLA文件的SOP积项转换到实现等价逻辑功能的量子Toffoli积项,能够用量子扩展Toffoli门实... 用量子计算电路实现布尔逻辑运算是发展量子计算的一个重要目标。提出了量子扩展Toffoli门,及其在实现多输出逻辑电路中的转换算法。该算法将传统PLA文件的SOP积项转换到实现等价逻辑功能的量子Toffoli积项,能够用量子扩展Toffoli门实现。通过MCNC基准电路的测试结果表明,与经典PLA描述相比,用扩展Toffoli门能够更有效地描述多输出逻辑函数。 展开更多
关键词 量子计算 扩展Toffoli 与/异或逻辑 可编程逻辑阵列
在线阅读 下载PDF
基于FPGA的数字磁通门传感器系统设计和实现 被引量:7
19
作者 刘仕伟 刘诗斌 《现代电子技术》 2011年第12期198-200,204,共4页
针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理模块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定... 针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理模块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到。FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试。实验结果证实了系统功能的正确性。闭环结构的采用提高了系统信号梯度线性度,与模拟系统相比,基于数字逻辑的设计温度性能更稳定,更易于小型化,可移植性更强。 展开更多
关键词 磁通 现场可编程阵列 硬件描述语言 信号梯度线性度
在线阅读 下载PDF
面向输电线路边缘智能的硬件加速设计 被引量:1
20
作者 张树华 王继业 +2 位作者 赵传奇 陈宏铭 郭咏雯 《计算机工程》 北大核心 2025年第2期213-222,共10页
近年来,随着输电物联网的发展,输电线路在线监测成为重点建设项目,但嵌入式平台的计算能力和功耗问题影响了输电线路可视化的实现。为解决这些问题,研究计算资源和存储资源高度融合的存内计算优化技术。首先,设计了一种轻量级神经网络,... 近年来,随着输电物联网的发展,输电线路在线监测成为重点建设项目,但嵌入式平台的计算能力和功耗问题影响了输电线路可视化的实现。为解决这些问题,研究计算资源和存储资源高度融合的存内计算优化技术。首先,设计了一种轻量级神经网络,专用于输电线路目标识别,有效降低了资源利用率;其次,提出一种适用于卷积神经网络(CNN)的现场可编程逻辑门阵列(FPGA)计算架构,基于超轻量化异常目标识别神经网络算法,结合特征图输出复用和乒乓机制等优化策略,大幅提升了嵌入式平台的运行帧率并降低了资源占用率;最后,利用层融合技术、多通道传输和网络参数重排等策略,优化了嵌入式平台的功耗,提升了能效比。实验结果表明,FPGA加速器在175 MHz主频下工作时,功耗低于3.5 W,在输电线路数据集上的识别帧率达到33帧/s,与其他方案相比,在资源利用率、帧率和能效比方面均有显著提升。 展开更多
关键词 人工智能加速 现场可编程逻辑阵列(FPGA) YOLOv3网络 RISC-V硬核 卷积神经网络
在线阅读 下载PDF
上一页 1 2 18 下一页 到第
使用帮助 返回顶部