期刊文献+
共找到355篇文章
< 1 2 18 >
每页显示 20 50 100
基于现场可编程门阵列的新型可编程逻辑控制器在线调试技术
1
作者 罗奎 严义 《计算机应用》 CSCD 北大核心 2014年第9期2738-2741,共4页
针对基于现场可编程门阵列(FPGA)的新型可编程逻辑控制器(FPGA based PLC)的在线监控问题,提出了泛化的基于FPGA技术对嵌入式片上系统(SoC)进行在线监控的方法。该方法设计了一个FPGA片上通信系统,系统内部固化基于UART的ModBus通信协议... 针对基于现场可编程门阵列(FPGA)的新型可编程逻辑控制器(FPGA based PLC)的在线监控问题,提出了泛化的基于FPGA技术对嵌入式片上系统(SoC)进行在线监控的方法。该方法设计了一个FPGA片上通信系统,系统内部固化基于UART的ModBus通信协议栈,通过串口与计算机上位机进行通信;采用双口RAM(DRAM)作为与监控对象间共享的数据缓存区,通过中断机制实现缓存数据的同步交换。性能分析结果表明,该方法将SoC处理监控通信的时间百分比降低至0.002%,确保了监控数据传送的实时性,且使SoC能够获得更佳控制性能。在Altera的cycloneⅡ系列芯片开发板上验证了方案的可行性。 展开更多
关键词 现场可编程门阵列 可编程逻辑控制器 嵌入式片上系统 双口RAM MODBUS协议
在线阅读 下载PDF
现场可编程逻辑器件在相位差测量系统中的应用 被引量:1
2
作者 叶德云 刘开培 +1 位作者 叶德云 曾惠芬 《电测与仪表》 北大核心 2002年第5期18-20,共3页
文章简要地介绍了可编程逻辑器件的分类和特点,然后综述了几种相位差测量系统的实现方法,提供了这种新型电子器件在相位差测量系统中的应用方案。
关键词 相位差测量系统 现场可编程逻辑器件 VHDL
在线阅读 下载PDF
基于现场可编程门阵列的RISC处理器设计 被引量:1
3
作者 东野长磊 《计算机工程》 CAS CSCD 北大核心 2011年第11期242-244,共3页
基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方... 基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方法解决流水线相关性问题,并实现CPU的算术逻辑单元、控制单元、指令cache等关键模块设计。验证结果表明,该嵌入式RISC CPU的速度和稳定性均达到设计要求。 展开更多
关键词 现场可编程门阵列 精简指令集计算机处理器 流水线相关性 算术逻辑单元
在线阅读 下载PDF
基于现场可编程门阵列与Labview的脉冲电源控制系统设计 被引量:7
4
作者 李家强 黄懿赟 +2 位作者 冯虎林 潘圣民 王邓辉 《核聚变与等离子体物理》 CAS CSCD 北大核心 2019年第2期139-143,共5页
介绍了基于现场可编程门阵列(FPGA)的等离子体磁约束脉冲电源控制系统的设计与实现。该控制系统采用了虚拟仪器技术、嵌入式控制技术、串行通信技术、光电隔离技术等,提高了系统抗干扰性能以及可编程性,实现了多个脉冲电源模块开关器件... 介绍了基于现场可编程门阵列(FPGA)的等离子体磁约束脉冲电源控制系统的设计与实现。该控制系统采用了虚拟仪器技术、嵌入式控制技术、串行通信技术、光电隔离技术等,提高了系统抗干扰性能以及可编程性,实现了多个脉冲电源模块开关器件间的逻辑互锁、参数设置以及远程监控等功能。控制系统具体由实验室虚拟仪器集成环境(Labview)编写的上位机界面、由硬件语言Verilog HDL 编写的下位机以及专用的光电隔离转换电路组成,用于实现多个脉冲电源充放电的时序控制。实验证明了系统在复杂电磁环境下,运行稳定,性能良好。 展开更多
关键词 现场可编程门阵列 实验室虚拟仪器集成环境 脉冲电源 逻辑互锁 光电隔离
在线阅读 下载PDF
FPGA/CPLD可编程逻辑器件的在系统配置方法 被引量:9
5
作者 何伟 唐仁圣 张玲 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2003年第5期125-128,共4页
讨论了基于SRAM技术的CPLD/FPGA可编程逻辑器件的编程方法 ,并以ALTERA公司FLEX10系列器件为例 ,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行 ,能在系统复位或上电时自动对器件编... 讨论了基于SRAM技术的CPLD/FPGA可编程逻辑器件的编程方法 ,并以ALTERA公司FLEX10系列器件为例 ,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行 ,能在系统复位或上电时自动对器件编程 ,不仅有效的解决了基于SRAM的CPLD/FPGA器件掉电易失性的问题 ,而且使单一芯片可以具有多种逻辑功能 ,实现了该类器件逻辑功能的在系统多方案的灵活配置。 展开更多
关键词 复杂可编程逻辑器件 现场可编程门阵列 被动串行配置PS 静态存贮器 电子设计自动化 在系统配置
在线阅读 下载PDF
适用于数据通路的可编程逻辑器件FDP100K 被引量:5
6
作者 侯慧 马晓骏 +3 位作者 来金梅 童家榕 孙劼 陈利光 《电子学报》 EI CAS CSCD 北大核心 2006年第8期1372-1375,共4页
设计研制了一款适用于数据通路的10万门容量的FPGA器件FDP100K(FDP:FPGA for Data-Path),其主要特点为:可编程逻辑单元结构不同于国际上已有的可编程逻辑单元结构,是一种新颖的基于查询表LUT和多路选择器MUX的混合结构;连线资源结构采... 设计研制了一款适用于数据通路的10万门容量的FPGA器件FDP100K(FDP:FPGA for Data-Path),其主要特点为:可编程逻辑单元结构不同于国际上已有的可编程逻辑单元结构,是一种新颖的基于查询表LUT和多路选择器MUX的混合结构;连线资源结构采用新颖的层次式布线结构,提供高度灵活的布线能力.芯片采用SM IC 0.35μm CMOS工艺,包含1024个可编程逻辑单元和128个可编程IO单元.芯片配合自主开发的软件系统FDE(FPGA Development Environment)进行测试,结果表明:FDP100K芯片的可编程逻辑单元功能正常;芯片的各种连线资源功能正常;可以准确地实现数据通路型电路和其他类型的电路的功能. 展开更多
关键词 现场可编程逻辑器件 数据通路 可编程互连资源 可编程逻辑资源
在线阅读 下载PDF
可编程器件应用中应注意的问题 被引量:2
7
作者 朱智强 张友森 《航空兵器》 2004年第2期45-48,共4页
随着可编程器件生产和应用技术的发展 ,可编程器件在专用嵌入式计算机系统中得到越来越广泛的应用 ,可编程器件因其自身的特点 ,在提高系统的可靠性和系统的保密性 ,简化系统设计并缩短研制周期等方面正在发挥更大的作用 ,但是因可编程... 随着可编程器件生产和应用技术的发展 ,可编程器件在专用嵌入式计算机系统中得到越来越广泛的应用 ,可编程器件因其自身的特点 ,在提高系统的可靠性和系统的保密性 ,简化系统设计并缩短研制周期等方面正在发挥更大的作用 ,但是因可编程器件与以往的标准逻辑芯片相比有其特殊之处 ,如果没有注意到这些不同点 ,则会给系统的调试和验证工作带来不必要的麻烦。本文结合自己的工作经验 。 展开更多
关键词 通用逻辑阵列 可编程逻辑器件 现场可编程通用门阵列 专用集成电路
在线阅读 下载PDF
系统级可编程芯片(SOPC)设计思想与开发策略 被引量:7
8
作者 刘达 龚建荣 《现代电子技术》 2002年第11期1-4,共4页
针对 SOPC全新的设计流程 ,提出了基于 IP的 SOPC设计集成平台概念及设计思想与开发策略 ,并介绍了基于 FPGA/CPL D的
关键词 系统级可编程芯片 知识产权 电子设计自动化 系统级集成 现场可编程门阵列 复杂可编程逻辑器件
在线阅读 下载PDF
基于FPGA的功率器件封装缺陷实时检测
9
作者 谭会生 吴文志 张杰 《半导体技术》 北大核心 2025年第10期1048-1056,共9页
针对基于机器视觉的功率器件封装缺陷检测技术实时性差、计算资源消耗较高的问题,基于现场可编程门阵列(FPGA)设计了一种功率器件封装缺陷实时检测器。首先,提出一种基于深度可分离卷积(DSConv)的轻量化Mini-DSCNet卷积网络,使用深度卷... 针对基于机器视觉的功率器件封装缺陷检测技术实时性差、计算资源消耗较高的问题,基于现场可编程门阵列(FPGA)设计了一种功率器件封装缺陷实时检测器。首先,提出一种基于深度可分离卷积(DSConv)的轻量化Mini-DSCNet卷积网络,使用深度卷积和逐点卷积代替标准卷积。仿真结果表明,该模型的浮点运算量(FLOPs)和参数量(Params)分别约为MobileNetV1的4.375%和0.021%,准确率约为91.80%。其次,采用定点量化算法将浮点数权重量化为有符号定点数,测试结果表明,其平均误差约为0.483%。最后,采用多通道并行流水线架构优化设计,降低了系统的资源消耗,提高了系统的处理速度。实验结果显示,在100 MHz时钟频率下,该检测器的推理速度分别约为CPU的17.10倍、GPU的2.47倍,显著提升了功率器件封装缺陷检测的实时性。 展开更多
关键词 功率器件 封装缺陷检测 Mini-DSCNet卷积网络 现场可编程门阵列(FPGA) 硬件加速
在线阅读 下载PDF
彩色PDP可编辑的逻辑波形产生电路设计与实现 被引量:3
10
作者 梁宁 沈思宽 孙鉴 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2003年第5期708-712,共5页
针对在等离子体显示器研发过程中存在实时改变高压驱动波形难的问题,设计出了可编辑的高压驱动波形产生电路,实现了驱动波形电压、脉宽和形状等参数的实时调整,使不同结构或同一结构不同参数的显示屏可以共享同一套电路系统,降低了等离... 针对在等离子体显示器研发过程中存在实时改变高压驱动波形难的问题,设计出了可编辑的高压驱动波形产生电路,实现了驱动波形电压、脉宽和形状等参数的实时调整,使不同结构或同一结构不同参数的显示屏可以共享同一套电路系统,降低了等离子体显示器研发成本,缩短了研发周期.实验表明,采用同步电路设计的波形产生电路,工作稳定,输出波形光滑无"毛刺". 展开更多
关键词 彩色等离子体显示器 同步电路 现场可编程逻辑器件 高压驱动波形 逻辑波形产生电路
在线阅读 下载PDF
一种新型纳米器件逻辑纠错专用集成电路架构 被引量:1
11
作者 窦怀阳 薛晓勇 冯洁 《半导体技术》 CAS 北大核心 2020年第2期116-121,共6页
新型纳米器件被视为摩尔定律极限临近情况下CMOS技术的有力补充。为克服新型纳米器件缺陷率高的问题,提出了一种基于现场可编程纳米线互连(FPNI)架构的具有自修正能力的纠错(FT)专用集成电路(ASIC)架构FT-FPNI,这种架构适用于易出错的... 新型纳米器件被视为摩尔定律极限临近情况下CMOS技术的有力补充。为克服新型纳米器件缺陷率高的问题,提出了一种基于现场可编程纳米线互连(FPNI)架构的具有自修正能力的纠错(FT)专用集成电路(ASIC)架构FT-FPNI,这种架构适用于易出错的纳米器件逻辑门电路。使用基于硬件描述语言的缺陷注入技术来仿真架构,仿真结果表明,这种架构可以100%检测缺陷和错误。为取得最小的纠错代价,需要保持尽可能小的单元阵列尺寸。Hspice软件仿真结果表明,碳纳米管或非(NOR)门输出延迟为2.89 ps,平均功耗为6.748 pW,与现有CMOS技术相比功耗降低2个数量级。 展开更多
关键词 内嵌自修复(BISR) 现场可编程纳米线互连(FPNI) 纳米器件逻辑 碳纳米管场效应管(CNTFET) 电路纠错
在线阅读 下载PDF
改进Camshift算法实时目标跟踪实现
12
作者 严飞 徐龙 +2 位作者 陈佳宇 姜栋 刘佳 《计算机工程与设计》 北大核心 2025年第1期314-320,F0003,共8页
为解决Camshift目标跟踪算法在跟踪目标遮挡时陷入局部最大值、跟踪目标快速移动导致跟踪丢失以及光照变化影响跟踪精度一系列问题,提出一种改进Camshift目标跟踪算法。利用自适应权重与H通道特征提取模板,融合Kalman滤波算法并引入巴... 为解决Camshift目标跟踪算法在跟踪目标遮挡时陷入局部最大值、跟踪目标快速移动导致跟踪丢失以及光照变化影响跟踪精度一系列问题,提出一种改进Camshift目标跟踪算法。利用自适应权重与H通道特征提取模板,融合Kalman滤波算法并引入巴氏距离遮挡判别法。非遮挡时,使用Kalman预测调整跟踪搜索区域;遮挡时,使用Kalman预测跟踪。实验结果表明,将改进后算法部署于FPGA硬件平台能够准确地跟踪快速运动、遮挡干扰目标,在1920×1080分辨率下理论跟踪帧率为98.17帧/s,对1080p@60 Hz以及多种分辨率视频输入下平均跟踪重叠率达到84.68%。 展开更多
关键词 目标跟踪 实时 图像处理 硬件加速 卡尔曼滤波 直方图 现场可编程逻辑门阵列
在线阅读 下载PDF
FPGA器件设计技术发展综述 被引量:226
13
作者 杨海钢 孙嘉斌 王慰 《电子与信息学报》 EI CSCD 北大核心 2010年第3期714-727,共14页
现场可编程门阵列(Field Programmable Gate Array,FPGA)作为一种可编程逻辑器件,在短短二十多年里从电子设计的外围器件逐渐演变为数字系统的核心,在计算机硬件、通信、航空航天和汽车电子等诸多领域有着广泛的应用。伴随着半导体工艺... 现场可编程门阵列(Field Programmable Gate Array,FPGA)作为一种可编程逻辑器件,在短短二十多年里从电子设计的外围器件逐渐演变为数字系统的核心,在计算机硬件、通信、航空航天和汽车电子等诸多领域有着广泛的应用。伴随着半导体工艺技术的进步,FPGA器件的设计技术取得了飞跃性突破。该文在回顾FPGA发展历史的同时,对目前主流FPGA器件的前沿技术进行总结,并对新一代FPGA的发展前景进行展望。 展开更多
关键词 现场可编程门阵列(FPGA) VLSI 可编程器件 CMOS
在线阅读 下载PDF
基于FPGA的快速反射镜自适应模糊增量式PID控制 被引量:1
14
作者 杨星宇 吕勇 《激光技术》 北大核心 2025年第2期233-238,共6页
为了解决快速反射镜在传统比例-积分-微分(PID)控制下超调量大及稳定所需时间长的问题,引入自适应模糊算法优化控制器参数,提高控制性能。根据音圈电机快速反射镜的构成与工作原理,构建音圈电机快速反射镜的闭环控制模型,并针对模糊控... 为了解决快速反射镜在传统比例-积分-微分(PID)控制下超调量大及稳定所需时间长的问题,引入自适应模糊算法优化控制器参数,提高控制性能。根据音圈电机快速反射镜的构成与工作原理,构建音圈电机快速反射镜的闭环控制模型,并针对模糊控制器中的隶属度函数及论域进行优化;通过现场可编程门阵列实现自适应模糊增量PID控制器,并进行了仿真及实物测试。结果表明,自适应模糊增量式PID控制器能使整体闭环过程“零超调”、“零振荡”,同时相比于传统PID控制器,系统稳定所需的时间缩短了17.5%,系统带宽提高了16.7%。该方法可有效提高快反镜的控制效果,可应用于其它需要高精度控制的系统当中。 展开更多
关键词 光学器件 快速反射镜 模糊比例-积分-微分控制 现场可编程门阵列 音圈电机
在线阅读 下载PDF
逻辑控制器设计与离散事件系统监控理论 被引量:8
15
作者 罗继亮 邵辉 +1 位作者 吴维敏 苏宏业 《控制理论与应用》 EI CAS CSCD 北大核心 2018年第1期86-91,共6页
物联网等通信技术将越来越多的控制元件集成起来,导致系统规模快速增长,逻辑控制规范也日益复杂,任何逻辑错误都可能造成重大事故和人身灾难,再加上"维数灾"问题,安全可靠的逻辑控制程序的设计和调试面临巨大的计算复杂性难题... 物联网等通信技术将越来越多的控制元件集成起来,导致系统规模快速增长,逻辑控制规范也日益复杂,任何逻辑错误都可能造成重大事故和人身灾难,再加上"维数灾"问题,安全可靠的逻辑控制程序的设计和调试面临巨大的计算复杂性难题.而离散事件系统监控理论旨在研究复杂控制规范的设计和实现问题,将连锁、互斥、字符串语言等复杂控制逻辑描述为自动机或Petri网,然后转换为可编程逻辑控制器或现场可编程门阵列上执行的程序代码.本文综述了现有的逻辑控制器的形式化设计方法,主要涉及如何利用监控理论(自动机或Petri网)来缩短程序开发周期、提高程序可重用性和确保程序可靠性和安全性等问题. 展开更多
关键词 可编程逻辑控制器 离散事件系统 现场可编程门阵列 监控理论
在线阅读 下载PDF
嵌入式逻辑分析技术及其在FPGA系统开发中的应用 被引量:8
16
作者 吕国亮 赵曙光 赵俊 《液晶与显示》 CAS CSCD 北大核心 2007年第2期227-229,共3页
介绍了嵌入式逻辑分析仪,特别是SignalTapⅡ的功能和特点。利用Chip EditorViews、Technology Map Viewer等工具,简要分析了SignalTapⅡ的内部结构和工作原理。结合实例,说明了如何使用SignalTapⅡ调试基于FPGA的数字系统。
关键词 显示控制器 现场可编程门阵列 嵌入式逻辑分析仪 SignalTap
在线阅读 下载PDF
基于PC的个人逻辑分析仪设计 被引量:6
17
作者 任爱锋 孙肖子 郭万有 《数据采集与处理》 CSCD 2003年第4期479-482,共4页
随着数字系统和计算技术的发展 ,逻辑分析仪在高速硬件逻辑测试和软件状态分析中显得尤其重要。由于目前台式逻辑分析仪的价格比较昂贵 ,使得它不能普遍应用于教学和科研实践中。本文介绍一种基于 PC机增强型并行口的个人逻辑分析仪设... 随着数字系统和计算技术的发展 ,逻辑分析仪在高速硬件逻辑测试和软件状态分析中显得尤其重要。由于目前台式逻辑分析仪的价格比较昂贵 ,使得它不能普遍应用于教学和科研实践中。本文介绍一种基于 PC机增强型并行口的个人逻辑分析仪设计技术。该技术充分利用 PC机的丰富资源 ,通过增强型并行口 ,采用现场可编程门阵列的在系统可重构技术和面向对象的软件设计方法 ,实现数字域的逻辑分析功能 ,其特点灵活、便携。此仪器可广泛应用于电子对抗、雷达。 展开更多
关键词 个人逻辑分析仪 设计 PC机 现场可编程门阵列
在线阅读 下载PDF
电力谐波检测FFT数字逻辑的设计与实现 被引量:4
18
作者 龚仁喜 刘丰 张海南 《电力系统及其自动化学报》 CSCD 北大核心 2009年第2期57-60,66,共5页
为实现运算高速、强数据吞吐能力的快速傅里叶变换FFT(fast Fourier transform)运算处理器,探讨了基于现场可编程阵列的电力谐波检测FFT数字逻辑的设计方法。该逻辑设计采取了层次化自顶向下的设计模式,对蝶形运算、地址发生、工作存储... 为实现运算高速、强数据吞吐能力的快速傅里叶变换FFT(fast Fourier transform)运算处理器,探讨了基于现场可编程阵列的电力谐波检测FFT数字逻辑的设计方法。该逻辑设计采取了层次化自顶向下的设计模式,对蝶形运算、地址发生、工作存储单元等各模块进行了硬件语言描述,并通过采用复用逻辑及流水线技术,平衡了面积与速度的要求。在电力谐波检测仪原型应用的测试表明,该FFT运算逻辑可稳定运行在60MHz,单帧数据的处理时间为38μs,流水线操作延迟为116 ns,取得了良好的应用效果。 展开更多
关键词 电力谐波检测 快速傅里叶变换 现场可编程门阵列 复用逻辑 流水线
在线阅读 下载PDF
FPGA动态可重构逻辑设计初探 被引量:8
19
作者 朱明程 黄强 《半导体技术》 CAS CSCD 北大核心 2000年第4期18-21,共4页
介绍了FPGA动态可重构技术的原理,提出一种采用常规SRAM编程FPGA来实现的动态可重构数字逻辑系统设计的新构想,并以小型时序信号发生器为例讨论了这种系统区别于传统数字逻辑系统的设计特点和应用前景。
关键词 现场可编程门阵列 动态可重构 逻辑设计
在线阅读 下载PDF
消除CPLD/FPGA器件设计中的毛刺 被引量:10
20
作者 何伟 张玲 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第12期69-73,共5页
复杂可编程逻辑器件CPLD和现场可编程门列阵FPGA在现代数字系统设计中起着越来越重要的作用 ,但系统设计中出现的毛刺往往成为系统设计成功与否的障碍。本文介绍了CPLD FPGA设计中毛刺产生的原因 ,详细分析了在EDA环境下对毛刺进行判断... 复杂可编程逻辑器件CPLD和现场可编程门列阵FPGA在现代数字系统设计中起着越来越重要的作用 ,但系统设计中出现的毛刺往往成为系统设计成功与否的障碍。本文介绍了CPLD FPGA设计中毛刺产生的原因 ,详细分析了在EDA环境下对毛刺进行判断与定位的原理 ,论述了利用EDA工具消除毛刺的 3种方法与具体实现。通过实例分析表明 ,借助于功能强大的EDA工具 ,不仅可以在设计中十分方便地发现毛刺 ,而且可以精确定位 ,进而寻找消除毛刺的最佳方法和进行结果的验证。 展开更多
关键词 CPLD/FPGA器件 毛刺 复杂可编程逻辑器件 现场可编程门列阵 电子设计自动化 EDA 竞争-冒险现象 大规模集成电路 数字系统设计
在线阅读 下载PDF
上一页 1 2 18 下一页 到第
使用帮助 返回顶部