期刊文献+
共找到747篇文章
< 1 2 38 >
每页显示 20 50 100
基于现场可编程门阵列的水果识别系统设计 被引量:2
1
作者 金梅 曾欣 +2 位作者 张立国 冯景瑞 吴文哲 《高技术通讯》 CAS 北大核心 2024年第6期616-623,共8页
针对目前大多数水果识别系统实时性差和成本较高的问题,本文提出一种基于现场可编程门阵列(FPGA)的水果识别系统。整体硬件设计包含图像采集、检测识别和显示模块。软件部分通过图像采集平台将水果图像存储至双倍数据率同步动态随机存储... 针对目前大多数水果识别系统实时性差和成本较高的问题,本文提出一种基于现场可编程门阵列(FPGA)的水果识别系统。整体硬件设计包含图像采集、检测识别和显示模块。软件部分通过图像采集平台将水果图像存储至双倍数据率同步动态随机存储器(DDR3)控制模块,进行图像灰度化处理,并创造性地提出背景帧差法对水果图像进行分割。通过融合水果颜色和几何特征,实现对水果数量、颜色和种类的识别。整个水果识别系统在不同光照下对常见水果进行了测试。实验结果表明,水果平均识别准确率达到93.25%,识别速度约为16.67 ms,FPGA硬件资源消耗率仅占28.02%,可以满足实时性需求。 展开更多
关键词 水果识别 背景帧差法 图像处理 现场可编程门阵列(fpga)
在线阅读 下载PDF
基于现场可编程门阵列的加速器同步控制器设计 被引量:9
2
作者 徐卫彬 郭玉辉 +2 位作者 郑亚伟 罗冰峰 贾欢 《强激光与粒子束》 EI CAS CSCD 北大核心 2015年第1期197-200,共4页
针对加速器驱动次临界系统(ADS)注入器Ⅱ的控制中对于同步触发信号的要求,设计了基于现场可编程门阵列(FPGA)的高精度同步控制器,它能为加速器设备提供同步工作所需的脉冲信号。控制器采用粗延时结合精延时的方式,FPGA实现粗延时,专用... 针对加速器驱动次临界系统(ADS)注入器Ⅱ的控制中对于同步触发信号的要求,设计了基于现场可编程门阵列(FPGA)的高精度同步控制器,它能为加速器设备提供同步工作所需的脉冲信号。控制器采用粗延时结合精延时的方式,FPGA实现粗延时,专用延时芯片实现精延时,提高了延时精度,同时增大了延时、脉宽及周期的调节范围。测试结果表明,该控制器输出脉冲的最小延时步距为0.25ns,延时、脉宽及周期调节范围为1μs^2s,周期抖动的标准偏差为70ps。该控制器输出信号满足要求,程序界面操作简便,通过串口RS-422远程控制稳定可靠。 展开更多
关键词 加速器驱动次临界系统 现场可编程门阵列 同步 脉冲 延时
在线阅读 下载PDF
利用现场可编程门阵列FPGA开发专用实时图像处理系统芯片
3
作者 丁宏庆 燕春鹏 《电讯技术》 北大核心 1998年第6期84-87,共4页
本文介绍了一个实时图像处理系统中,利用FPGA开发专用算法模块的范例,使人们对FPGA的应用方法有一个较完整的认识。
关键词 现场 可编程门阵列 实时图像处理 芯片 fpga
在线阅读 下载PDF
基于现场可编程门阵列的分布式发电系统实时仿真相关问题研究 被引量:8
4
作者 丁承第 李鹏 +1 位作者 王成山 王智颖 《电网技术》 EI CSCD 北大核心 2016年第7期2022-2029,共8页
分布式发电系统在用户侧的大规模广泛接入对配电网的运行、控制与保护带来了革命性的影响与挑战,其暂态仿真和实时仿真的重要性日益凸显,其中实时仿真可借助现场可编程门阵列(field-programmable gate array,FPGA)强大的硬件计算能力。... 分布式发电系统在用户侧的大规模广泛接入对配电网的运行、控制与保护带来了革命性的影响与挑战,其暂态仿真和实时仿真的重要性日益凸显,其中实时仿真可借助现场可编程门阵列(field-programmable gate array,FPGA)强大的硬件计算能力。提出并实现了基于FPGA的电气和控制系统异步通讯数据交互方法,缩短了实时仿真的计算步长;在交流源模块中,实现了基于FPGA的数值计算插值方法,在不增加较多计算资源的同时放宽了实时仿真的步长选择。通过搭建光蓄混合发电系统算例对实时仿真器进行验证,电气和控制系统的仿真步长分别为1.096?s以及1.696?s,通过与PSCAD/EMTDC的仿真结果比较,验证了设计方法的计算精度。 展开更多
关键词 实时仿真 现场可编程门阵列(fpga) 异步通讯 分布式发电系统
在线阅读 下载PDF
基于现场可编程门阵列的新型可编程逻辑控制器在线调试技术
5
作者 罗奎 严义 《计算机应用》 CSCD 北大核心 2014年第9期2738-2741,共4页
针对基于现场可编程门阵列(FPGA)的新型可编程逻辑控制器(FPGA based PLC)的在线监控问题,提出了泛化的基于FPGA技术对嵌入式片上系统(SoC)进行在线监控的方法。该方法设计了一个FPGA片上通信系统,系统内部固化基于UART的ModBus通信协议... 针对基于现场可编程门阵列(FPGA)的新型可编程逻辑控制器(FPGA based PLC)的在线监控问题,提出了泛化的基于FPGA技术对嵌入式片上系统(SoC)进行在线监控的方法。该方法设计了一个FPGA片上通信系统,系统内部固化基于UART的ModBus通信协议栈,通过串口与计算机上位机进行通信;采用双口RAM(DRAM)作为与监控对象间共享的数据缓存区,通过中断机制实现缓存数据的同步交换。性能分析结果表明,该方法将SoC处理监控通信的时间百分比降低至0.002%,确保了监控数据传送的实时性,且使SoC能够获得更佳控制性能。在Altera的cycloneⅡ系列芯片开发板上验证了方案的可行性。 展开更多
关键词 现场可编程门阵列 可编程逻辑控制器 嵌入式片上系统 双口RAM MODBUS协议
在线阅读 下载PDF
基于现场可编程门阵列的数字调节器设计 被引量:11
6
作者 龙锋利 程健 《原子能科学技术》 EI CAS CSCD 北大核心 2009年第9期780-784,共5页
根据磁铁稳流电源闭环控制的基本原理,将模拟调节器及相关的外围控制电路采用全数字化控制技术,并通过嵌入数字信号处理模块的现场可编程门阵列(FPGA)来实现,设计了数字调节器(DRL)。通过样机试验证明,该数字调节器可实现对电源的全数... 根据磁铁稳流电源闭环控制的基本原理,将模拟调节器及相关的外围控制电路采用全数字化控制技术,并通过嵌入数字信号处理模块的现场可编程门阵列(FPGA)来实现,设计了数字调节器(DRL)。通过样机试验证明,该数字调节器可实现对电源的全数字化调节和控制,满足多数加速器对静态磁铁稳流电源的控制需求。 展开更多
关键词 加速器磁铁电源 闭环控制 数字调节器 现场可编程门阵列
在线阅读 下载PDF
基于现场可编程门阵列的RISC处理器设计 被引量:1
7
作者 东野长磊 《计算机工程》 CAS CSCD 北大核心 2011年第11期242-244,共3页
基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方... 基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方法解决流水线相关性问题,并实现CPU的算术逻辑单元、控制单元、指令cache等关键模块设计。验证结果表明,该嵌入式RISC CPU的速度和稳定性均达到设计要求。 展开更多
关键词 现场可编程门阵列 精简指令集计算机处理器 流水线相关性 算术逻辑单元
在线阅读 下载PDF
一种基于现场可编程门阵列的数字存储组合式脉宽调制方案
8
作者 张加胜 刘海波 陈文娅 《中国石油大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第1期143-146,共4页
对脉宽调制(PWM)的一种非对称规则采样原理进行研究,给出了宜于在线运算的简便算法,并在此基础上提出了一种基于FPGA(现场可编程门阵列)的锁相同步型PWM调制器的数字化实现方法。该方法以FPGA及ROM作为可编程定时器,高开关频率基本固定... 对脉宽调制(PWM)的一种非对称规则采样原理进行研究,给出了宜于在线运算的简便算法,并在此基础上提出了一种基于FPGA(现场可编程门阵列)的锁相同步型PWM调制器的数字化实现方法。该方法以FPGA及ROM作为可编程定时器,高开关频率基本固定,调制比与相位、频率可以分别独立控制,特别适用于PWM可逆整流器。由于整个系统是由一片FPGA来控制,节省了大量的模拟器件,简化了电路板的设计,提高了系统的灵活性、精确性和可靠性,而且利用FPGA的在线系统编程功能,使系统的升级换代十分方便。实验结果表明,该方法具有响应速度快、实时性强、可靠性高等特点。 展开更多
关键词 非对称规则采样 脉宽调制 现场可编程门阵列(fpga) 占空比
在线阅读 下载PDF
基于现场可编程门阵列的稳定控制装置交流采样算法
9
作者 余文杰 徐军 《电网技术》 EI CSCD 北大核心 2008年第S1期64-67,共4页
根据基于离散傅立叶变换的修正算法,结合最新的现场可编程门阵列技术将该算法应用于稳定控制装置的交流采样计算,可以同时提高交流采样算法的速度和精度。FPGA并行计算的特性使得计算电气量的速度提高了数十倍,从而为稳定控制装置快速... 根据基于离散傅立叶变换的修正算法,结合最新的现场可编程门阵列技术将该算法应用于稳定控制装置的交流采样计算,可以同时提高交流采样算法的速度和精度。FPGA并行计算的特性使得计算电气量的速度提高了数十倍,从而为稳定控制装置快速判断元件故障提供了充足时间。DFT修正算法的应用提高了电气量计算的精度和稳定控制装置的整体性能。实际系统的应用效果验证了该算法的有效性和可靠性。 展开更多
关键词 稳定控制装置 交流采样 现场可编程门阵列(fpga) 离散傅立叶变换(DFT)
在线阅读 下载PDF
基于现场可编程门阵列与Labview的脉冲电源控制系统设计 被引量:7
10
作者 李家强 黄懿赟 +2 位作者 冯虎林 潘圣民 王邓辉 《核聚变与等离子体物理》 CAS CSCD 北大核心 2019年第2期139-143,共5页
介绍了基于现场可编程门阵列(FPGA)的等离子体磁约束脉冲电源控制系统的设计与实现。该控制系统采用了虚拟仪器技术、嵌入式控制技术、串行通信技术、光电隔离技术等,提高了系统抗干扰性能以及可编程性,实现了多个脉冲电源模块开关器件... 介绍了基于现场可编程门阵列(FPGA)的等离子体磁约束脉冲电源控制系统的设计与实现。该控制系统采用了虚拟仪器技术、嵌入式控制技术、串行通信技术、光电隔离技术等,提高了系统抗干扰性能以及可编程性,实现了多个脉冲电源模块开关器件间的逻辑互锁、参数设置以及远程监控等功能。控制系统具体由实验室虚拟仪器集成环境(Labview)编写的上位机界面、由硬件语言Verilog HDL 编写的下位机以及专用的光电隔离转换电路组成,用于实现多个脉冲电源充放电的时序控制。实验证明了系统在复杂电磁环境下,运行稳定,性能良好。 展开更多
关键词 现场可编程门阵列 实验室虚拟仪器集成环境 脉冲电源 逻辑互锁 光电隔离
在线阅读 下载PDF
一种可编程异构芯片设计方法应用于视频桥接
11
作者 王潘丰 蔡懿慈 《电子学报》 北大核心 2025年第1期72-83,共12页
随着智能时代的到来,越来越多的设备拥有摄像头和显示屏,而它们具有各种各样不同接口和视频格式,视频桥接面临新的挑战.以往的解决方案是根据接口和视频格式的需求采用不同的电路,如现场可编程门阵列(Field Programmable Gate Array,FP... 随着智能时代的到来,越来越多的设备拥有摄像头和显示屏,而它们具有各种各样不同接口和视频格式,视频桥接面临新的挑战.以往的解决方案是根据接口和视频格式的需求采用不同的电路,如现场可编程门阵列(Field Programmable Gate Array,FPGA)、图形处理器(Graphics Processing Unit,GPU)和专用集成电路(Application Specific Integrated Circuit,ASIC)等.但这种单一的电路模式难以同时满足低成本、超低功耗和小型化的要求,尤其是在移动显示领域.本文提出了一种新的异构体系架构,它将FPGA、微控制单元(MicroController Unit,MCU)、ASIC和存储器无缝集成到一个芯片中.该芯片不仅实现了小型化,而且具有低成本和低功耗的优势;更重要的是该款芯片可以支持不同接口和视频格式的桥接需求.针对不同算法的应用,本文给出了使用该芯片的评估方法和解决方案,为架构设计提供了依据.该芯片已成功在22 nm工艺流片,整体尺寸约为4 mm×4 mm,总功耗约为200 mW.它可以支持3840×2160分辨率和144 Hz刷新率的视频输入格式,1080×2340分辨率和90 Hz刷新率的视频输出格式.在实现同样视频桥接功能的应用时,本文所提芯片的面积和功耗均小于AMD芯片XC7K325T和Zynq Z7035的1/10.换而言之,针对此类场景的应用,本文方案在成本和功耗方面相比于传统商业FPGA有显著优化. 展开更多
关键词 异构架构 可编程 现场可编程门阵列(fpga) 专用集成电路(ASIC) 视频桥接 低功耗
在线阅读 下载PDF
现场可编程门阵列取代专用接口芯片的总线
12
作者 左洪亮 梁亦聪 +1 位作者 马泽 夏彬 《探测与控制学报》 CSCD 北大核心 2013年第6期71-73,78,共4页
针对目前常用ARINC429总线需要采用429专用接口芯片加控制器,并且存在体积大,协议速率固定的缺陷,设计了现场可编程门阵列(FPGA)取代429专用接口芯片的ARINC429总线。该设计将ARINC429总线协议写入到FPGA中,省去了专用接口芯片,通过对... 针对目前常用ARINC429总线需要采用429专用接口芯片加控制器,并且存在体积大,协议速率固定的缺陷,设计了现场可编程门阵列(FPGA)取代429专用接口芯片的ARINC429总线。该设计将ARINC429总线协议写入到FPGA中,省去了专用接口芯片,通过对软件的修改可实现自定义协议及速率的改变。仿真与实测结果表明,该设计方案原理正确,满足设计要求,可以灵活地应用于ARINC429总线设计中。 展开更多
关键词 异步传输 总线 现场可编程门阵列(fpga) 专用接口芯片
在线阅读 下载PDF
FPGA/CPLD可编程逻辑器件的在系统配置方法 被引量:9
13
作者 何伟 唐仁圣 张玲 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2003年第5期125-128,共4页
讨论了基于SRAM技术的CPLD/FPGA可编程逻辑器件的编程方法 ,并以ALTERA公司FLEX10系列器件为例 ,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行 ,能在系统复位或上电时自动对器件编... 讨论了基于SRAM技术的CPLD/FPGA可编程逻辑器件的编程方法 ,并以ALTERA公司FLEX10系列器件为例 ,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行 ,能在系统复位或上电时自动对器件编程 ,不仅有效的解决了基于SRAM的CPLD/FPGA器件掉电易失性的问题 ,而且使单一芯片可以具有多种逻辑功能 ,实现了该类器件逻辑功能的在系统多方案的灵活配置。 展开更多
关键词 复杂可编程逻辑器件 现场可编程门阵列 被动串行配置PS 静态存贮器 电子设计自动化 在系统配置
在线阅读 下载PDF
基于FPGA的SAR图像目标检测加速器设计
14
作者 汤亮 王小华 陈立福 《现代雷达》 北大核心 2025年第6期30-38,共9页
主流的基于中央处理器(CPU)和图形处理器(GPU)的合成孔径雷达(SAR)图像目标检测算法,存在模型大、计算复杂度高、并行度低和功耗高等缺点,不适合部署在卫星和无人机等资源有限的平台上。文中在综合考虑板卡资源、功耗、推理速度和精度... 主流的基于中央处理器(CPU)和图形处理器(GPU)的合成孔径雷达(SAR)图像目标检测算法,存在模型大、计算复杂度高、并行度低和功耗高等缺点,不适合部署在卫星和无人机等资源有限的平台上。文中在综合考虑板卡资源、功耗、推理速度和精度的条件下,设计了一种基于现场可编程门阵列(FPGA)的SAR图像目标检测加速器。该加速器采用的网络模型为优化后的YOLOv4-tiny,模型通过16位定点数优化数据位宽并加入空洞卷积来替换标准卷积,从而缩减了网络模型及参数,以便于部署在资源受限的FPGA上;在FPGA卷积层的实现中,采用了多重循环展开并行和循环分块并行的方法来加速卷积运算。实验结果表明,优化的算法在FPGA上获得了15.24 GOPS的吞吐量,每张图像识别速度为256 ms,介于CPU与GPU之间,但是由于FPGA硬件功耗仅为3.06 W,所以所提算法的能效比分别达到了CPU和GPU的18.4倍和7.3倍。 展开更多
关键词 现场可编程门阵列 合成孔径雷达 硬件加速 YOLOv4-tiny网络 目标检测
在线阅读 下载PDF
基于FPGA的高性能可编程数据平面研究综述 被引量:5
15
作者 赵鹏 程光 赵德宇 《软件学报》 EI CSCD 北大核心 2023年第11期5330-5354,共25页
可编程数据平面(PDP)一方面支持网络应用的卸载与加速,给网络应用带来了革命性的发展机遇;另一方面支持新协议、新服务的快速实现和部署,促进了网络创新和演进,是近年来网络领域的研究热点.FPGA因其通用的计算架构、丰富的片内资源和扩... 可编程数据平面(PDP)一方面支持网络应用的卸载与加速,给网络应用带来了革命性的发展机遇;另一方面支持新协议、新服务的快速实现和部署,促进了网络创新和演进,是近年来网络领域的研究热点.FPGA因其通用的计算架构、丰富的片内资源和扩展接口提供了多种可编程数据平面的具体实现,支持更广范围的应用场景.同时,FPGA还为探索更通用的可编程数据平面抽象提供了可能.因此,基于FPGA的可编程数据平面受到了学术界与产业界的广泛关注.首先分类别阐述基于FPGA的可编程数据平面(F-PDP)抽象.接着,介绍基于F-PDP快速构建网络应用的关键技术的研究进展.之后,介绍基于F-PDP的新型可编程网络设备.此外,从提升网络性能、构建网络测量框架以及部署网络安全应用这3个方面,详细梳理近年来基于F-PDP的应用研究成果.最后,探讨F-PDP未来可能的研究趋势. 展开更多
关键词 可编程数据平面 现场可编程门阵列(fpga) 编程抽象 高层次综合(HLS)
在线阅读 下载PDF
系统级可编程芯片(SOPC)设计思想与开发策略 被引量:7
16
作者 刘达 龚建荣 《现代电子技术》 2002年第11期1-4,共4页
针对 SOPC全新的设计流程 ,提出了基于 IP的 SOPC设计集成平台概念及设计思想与开发策略 ,并介绍了基于 FPGA/CPL D的
关键词 系统级可编程芯片 知识产权 电子设计自动化 系统级集成 现场可编程门阵列 复杂可编程逻辑器件
在线阅读 下载PDF
一种用于高性能FPGA的多功能I/O电路
17
作者 罗旸 刘波 +3 位作者 曹正州 谢达 张艳飞 单悦尔 《半导体技术》 北大核心 2025年第3期265-272,共8页
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一... 为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一边沿流水技术的双倍数据速率(DDR)电路,可以使数据不仅能在相同的时钟沿输出,而且能在同一个时钟周期输出。通过分级采样结合时钟分频和偏移技术,仅需4个时钟周期即可完成8∶1数据的转换。另外,该I/O电路还可以对数据输入输出的延时进行调节,采用粗调和细调相结合的方式,共提供512个延时抽头,并且延时的分辨率达到4 ps。仿真和实测结果表明,该多功能I/O电路能为高性能FPGA提供灵活、多协议的高速数据传输功能。 展开更多
关键词 现场可编程门阵列(fpga) 输入输出(I/O)电路 多电平标准 双倍数据速率(DDR) 串并转换器(SerDes)
在线阅读 下载PDF
基于FPGA的图像处理硬件加速系统的设计 被引量:3
18
作者 张灿宇 封岸松 +2 位作者 张华良 易星 王俊彭 《计算机工程与设计》 北大核心 2024年第3期723-731,共9页
为解决图像处理算法越来越复杂,普通的计算平台已满足不了当前需求的问题,根据现场可编程门阵列(field programmable gate array, FPGA)的并行计算特点对FAST角点检测算法和Sobel边缘检测算法进行硬件加速,采用HLS(high-level synthesis... 为解决图像处理算法越来越复杂,普通的计算平台已满足不了当前需求的问题,根据现场可编程门阵列(field programmable gate array, FPGA)的并行计算特点对FAST角点检测算法和Sobel边缘检测算法进行硬件加速,采用HLS(high-level synthesis, HLS)高层次综合技术对两种算法进行设计并进行相应的优化。为提升系统整体性能,在FPGA上实现全部视频输入输出接口和图像算法的完整通路,通过FPGA算法电路与OpenCV算法程序进行对比,前者的图像处理速度快于后者9~11倍,系统功耗也仅为1.9 W,图像检测可达56 fps,满足实时图像处理要求,为以后设计复杂的图像处理系统提供了参考。 展开更多
关键词 现场可编程门阵列 硬件加速 高层次综合技术 图像处理 PYNQ-Z2 角点检测 边缘检测
在线阅读 下载PDF
基于FPGA的排序加速方法综述 被引量:1
19
作者 孔浩 卢文岩 +2 位作者 陈岩 鄢贵海 李晓维 《计算机研究与发展》 EI CSCD 北大核心 2024年第3期780-798,共19页
对于FPGA排序加速来说,各类性能指标的选取与优化至关重要,如延时、吞吐率、功耗、硬件利用率和带宽利用率等.梳理了性能驱动下的排序加速发展脉络,在数据规模、数据类型、算法支持、软硬件协同和新型硬件等方面均取得了进展;分析了在... 对于FPGA排序加速来说,各类性能指标的选取与优化至关重要,如延时、吞吐率、功耗、硬件利用率和带宽利用率等.梳理了性能驱动下的排序加速发展脉络,在数据规模、数据类型、算法支持、软硬件协同和新型硬件等方面均取得了进展;分析了在设计、实现、测试等各不同阶段所面临的问题及优化策略,其中归并排序因其自身优良的硬件并行性、可扩展性和控制逻辑简单等特性成为主流.排序加速是与特定应用场景深度绑定的架构设计,进一步从数据库系统加速角度出发,针对数据库排序所面临的资源竞争、数据组织方式、特有操作以及用户请求多样性等问题,分析了其所进行的架构调整.最后针对现有研究的问题及缺陷,从分布式排序加速、数据处理器、高层次综合辅助工具链等方面对未来的发展方向进行了展望. 展开更多
关键词 加速 数据库 现场可编程门阵列 综述 排序
在线阅读 下载PDF
面向移动设备的可编程像素渲染器的设计 被引量:2
20
作者 季健 郭立 +1 位作者 郑迈 高路 《计算机工程与应用》 CSCD 北大核心 2009年第9期168-170,共3页
传统的图形处理器中的像素混合单元是用功能固定的电路来实现的,实现了一个高性能的面向移动设备的可编程像素渲染器的设计。该处理器采用定点数操作,实现了4路共128位的单指令多数据的运算单元和具备数据旁路功能的8级流水线。这些结... 传统的图形处理器中的像素混合单元是用功能固定的电路来实现的,实现了一个高性能的面向移动设备的可编程像素渲染器的设计。该处理器采用定点数操作,实现了4路共128位的单指令多数据的运算单元和具备数据旁路功能的8级流水线。这些结构特性有效地减少了电路面积,提高了像素渲染器的运算速度。该像素渲染器在FPGA平台上的实验结果表明,用户可以通过编程实现自定义的像素混合算法,以渲染出各种不同的特殊效果。 展开更多
关键词 3D图形处理 像素渲染器 旁路 现场可编程门阵列(fpga)
在线阅读 下载PDF
上一页 1 2 38 下一页 到第
使用帮助 返回顶部