期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
飞思卡尔芯片驱动下一代汽车车身电子应用带片上通信外设的S12GMCU可扩展系列提升价值且更为灵活
1
《半导体技术》 CAS CSCD 北大核心 2012年第3期245-246,共2页
随着驾驶员对车内舒适度和便利性的要求在提高,汽车车身电子产品在保持具有竞争力的价格的同时,还需要继续提供性能更高的半导体。飞思卡尔半导体目前开始扩大现已普及的16位S12微控制器(MCU)系列,以优化大量对成本敏感的汽车车身... 随着驾驶员对车内舒适度和便利性的要求在提高,汽车车身电子产品在保持具有竞争力的价格的同时,还需要继续提供性能更高的半导体。飞思卡尔半导体目前开始扩大现已普及的16位S12微控制器(MCU)系列,以优化大量对成本敏感的汽车车身电子应用。先进的S12G器件设计针对应用需求,提供灵活的内存、封装和成本选项。 展开更多
关键词 电子应用 汽车车身 飞思卡尔 片上通信 可扩展 价值 外设 驱动
在线阅读 下载PDF
片上互连网络研究分类与综述 被引量:2
2
作者 尹亚明 陈书明 《通信学报》 EI CSCD 北大核心 2011年第1期127-137,共11页
对片上互连网络系统结构和应用特征进行形式化描述,列举了相关研究子问题,并阐明这些问题间的关系。这些问题按照4种类别进行组织:应用建模与优化、通信模式、通信体系结构、方案评估与验证。针对主要问题分别就问题描述、现有研究和... 对片上互连网络系统结构和应用特征进行形式化描述,列举了相关研究子问题,并阐明这些问题间的关系。这些问题按照4种类别进行组织:应用建模与优化、通信模式、通信体系结构、方案评估与验证。针对主要问题分别就问题描述、现有研究和待解决问题进行综述讨论。最后总结并对未来工作进行展望。 展开更多
关键词 片上互连网络 多处理器片上系统 片上通信
在线阅读 下载PDF
多核处理器结构与核间通信的CMC总线设计 被引量:3
3
作者 黄志钢 盛肖炜 《沈阳理工大学学报》 CAS 2012年第6期70-75,91,共7页
CMC(Core Memory Core)总线是为多核处理器或众核处理器的内部通信设计的一种高效解决方案。目前多核处理器以其性能优势取代了单核处理器,多核处理器的体系结构仍有很多的关键技术亟待解决,包括核间通信问题。讨论了目前多核处理器中... CMC(Core Memory Core)总线是为多核处理器或众核处理器的内部通信设计的一种高效解决方案。目前多核处理器以其性能优势取代了单核处理器,多核处理器的体系结构仍有很多的关键技术亟待解决,包括核间通信问题。讨论了目前多核处理器中使用的核间通讯技术,分析了优缺点,在此基础上提出了CMC总线。CMC总线的设计目标为只需一根握手信号线,简单的硬件逻辑,并为软件提供必要的控制接口。最后利用Modelsim SE仿真软件对CMC总线的读写进行仿真,验证了该总线作为一种高效的多核处理器核间通信方案的可行性。 展开更多
关键词 多核处理器 众核处理器 核间通信 片上通信 CMC总线
在线阅读 下载PDF
基于FPGA的数字通信实训平台的设计与实现 被引量:1
4
作者 王俊 徐宏庆 《电子设计工程》 2013年第23期103-107,共5页
本实训平台着眼于提升高职层次学生的职业能力,围绕典型的数字通信系统模型,设计了扩展性强、可测性好的FPGA核心板,并开发了多个配套的功能模块。凭借着FPGA强大的硬件可编程能力,创设了分层递进的实验模式。学生通过逐步深入的实验项... 本实训平台着眼于提升高职层次学生的职业能力,围绕典型的数字通信系统模型,设计了扩展性强、可测性好的FPGA核心板,并开发了多个配套的功能模块。凭借着FPGA强大的硬件可编程能力,创设了分层递进的实验模式。学生通过逐步深入的实验项目,牢牢掌握数字通信系统构成的基本要素,同时初步掌握实现现代通信产品的典型技术手段。 展开更多
关键词 FPGA 数字通信系统 EP1C3T144 QuartusⅡ9 0 片上通信系统
在线阅读 下载PDF
飞思卡尔芯片驱动下一代汽车车身电子应用
5
《电子产品世界》 2012年第2期81-82,共2页
带片上通信外设的S12G MCU可扩展系列提升价值且更为灵活随着驾驶员对车内舒适度和便利性的要求在提高,汽车车身电子产品在保持具有竞争力价格的同时,还需要继续提供性能更高的半导体。
关键词 汽车车身 电子应用 飞思卡尔 驱动 片上通信 电子产品 便利性
在线阅读 下载PDF
面向异构SoC的串并混合总线结构设计与研究 被引量:2
6
作者 季永康 景乃锋 王琴 《信息技术》 2020年第6期41-45,共5页
串行总线具有高带宽、占用布线资源少的特点,适用于高速通信,因此文中设计了一个基于异构SoC的具有低延迟并行总线和高带宽串行总线的串并混合总线系统模型。文中还基于异构SoC中各功能单元对数据传输带宽和延迟需求不同的特点,制定了... 串行总线具有高带宽、占用布线资源少的特点,适用于高速通信,因此文中设计了一个基于异构SoC的具有低延迟并行总线和高带宽串行总线的串并混合总线系统模型。文中还基于异构SoC中各功能单元对数据传输带宽和延迟需求不同的特点,制定了针对串并混合总线的仲裁策略,实现了仲裁器对不同类型数据包进行分配传输的过程。文中还对静态分配和动态分配两种策略的传输时间进行评估,在动态分配策略下最高可减少81.8%的传输时间,在静态分配策略下平均可减少67%的传输时间。 展开更多
关键词 异构SoC 片上通信 串并仲裁 IP仲裁
在线阅读 下载PDF
GUC 16nm platform取得Arteris FlexNoC授权
7
《中国集成电路》 2014年第5期12-12,共1页
Arteris,Inc.日前宣布,GUC已取得ArterisFlexNoC授权用于其SoC IP验证平台。 全球领先的SoC开发商使用FlexNoC互连IP作为其产品的芯片上通信中枢,可连接现代SoC上数十或数百个IP。中国大陆营收排名前三名的半导体企业深圳海思半导体有... Arteris,Inc.日前宣布,GUC已取得ArterisFlexNoC授权用于其SoC IP验证平台。 全球领先的SoC开发商使用FlexNoC互连IP作为其产品的芯片上通信中枢,可连接现代SoC上数十或数百个IP。中国大陆营收排名前三名的半导体企业深圳海思半导体有限公司、展讯通信有限公司和锐迪科微电子有限公司,在其最重要的SoC中均采用Arteris FlexNoC IP。Arteris公司大中华地区负责人公开宣布的其它客户包括全志科技、福州瑞芯微电子、炬力集成和虹晶科技。 展开更多
关键词 授权 半导体企业 片上通信 SOC 验证平台 中国大陆 微电子 开发商
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部