期刊文献+
共找到30篇文章
< 1 2 >
每页显示 20 50 100
基于C8051 F020 SOC芯片的系统温度测控的实现 被引量:6
1
作者 盛赛斌 李必成 肖城 《仪表技术与传感器》 CSCD 北大核心 2005年第2期39-40,共2页
基于C8051F020数模混合SOC芯片的固有硬件特点,提出了一种新的系统温度测控软硬件实现方法。经过适当的数字信号处理和数值转换,能够达到较满意的系统温度测控目的。在功能实现中,采用了基于硬件的ADC可编程窗口检测器进行过限值报警,... 基于C8051F020数模混合SOC芯片的固有硬件特点,提出了一种新的系统温度测控软硬件实现方法。经过适当的数字信号处理和数值转换,能够达到较满意的系统温度测控目的。在功能实现中,采用了基于硬件的ADC可编程窗口检测器进行过限值报警,提高系统的实时性。同时,提供了多种冷却风扇的控制方式,进一步提升了芯片温度测控功能的应用价值。 展开更多
关键词 温度传感器 上系统(soc) 测控
在线阅读 下载PDF
基于SoC的非对称数字系统算法设计与实现
2
作者 姜智 肖昊 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2024年第5期655-659,677,共6页
文章提出一种在片上系统(System on Chip,SoC)实现高吞吐率的有限状态熵编码(finite state entropy,FSE)算法。通过压缩率、速度、资源消耗、功耗4个方面对所提出的编码器和解码器与典型的硬件哈夫曼编码(Huffman coding,HC)进行性能比... 文章提出一种在片上系统(System on Chip,SoC)实现高吞吐率的有限状态熵编码(finite state entropy,FSE)算法。通过压缩率、速度、资源消耗、功耗4个方面对所提出的编码器和解码器与典型的硬件哈夫曼编码(Huffman coding,HC)进行性能比较,结果表明,所提出的硬件FSE编码器和解码器具有显著优势。硬件FSE(hFSE)架构实现在SoC的处理系统和可编程逻辑块(programmable logic,PL)上,通过高级可扩展接口(Advanced eXtensible Interface 4,AXI4)总线连接SoC的处理系统和可编程逻辑块。算法测试显示,FSE算法在非均匀数据分布和大数据量情况下,具有更好的压缩率。该文设计的编码器和解码器已在可编程逻辑块上实现,其中包括1个可配置的缓冲模块,将比特流作为单字节或双字节配置输出到8 bit位宽4096深度或16 bit位宽2048深度的块随机访问存储器(block random access memory,BRAM)中。所提出的FSE硬件架构为实时压缩应用提供了高吞吐率、低功耗和低资源消耗的硬件实现。 展开更多
关键词 有限状态熵编码(FSE) 哈夫曼编码(HC) 上系统(soc) 高吞吐率 块随机访问存储器(BRAM)
在线阅读 下载PDF
高精度高灵敏人机交互手势控制算法与SOC芯片 被引量:3
3
作者 赵宇航 李琛 《半导体技术》 CAS CSCD 北大核心 2018年第3期161-166,共6页
阐述了一种应用于人机交互领域的手势控制算法和片上系统(SOC)芯片设计。手势控制系统基于单摄像头与主动式红外补光方法,通过目标区域提取和特定姿势识别等核心算法,实现了对各类人机交互手势的高效识别。采用目标区域提取算法与主... 阐述了一种应用于人机交互领域的手势控制算法和片上系统(SOC)芯片设计。手势控制系统基于单摄像头与主动式红外补光方法,通过目标区域提取和特定姿势识别等核心算法,实现了对各类人机交互手势的高效识别。采用目标区域提取算法与主动式红外投影,通过伽马变换、干扰去除等操作实现输入图像的预处理,从而确定手掌所在位置。为了高效判别手势,该手势识别算法采用自适应的采样线方案,根据手掌与传感器之间的距离,自动确定采样线的位置、距离、数目等信息。该SOC芯片全集成所有功能模块,通过55 nm低功率(LP)工艺流片,芯片面积为4 148μm×5148μm,总体功耗88 mW,可以实现视场范围大于600 mm×600 mm×600 mm、判别精度不大于1 mm、分辨率不大于1 mm/像素,适用于人机交互手势控制应用。 展开更多
关键词 手势控制 人机交互 主动式红外补光 全集成 上系统(soc)
在线阅读 下载PDF
SoC FPGA在声波测井数据采集系统中的应用 被引量:5
4
作者 张成晖 叶朝辉 +1 位作者 张立伟 吴楠 《传感器与微系统》 CSCD 2017年第3期150-152,共3页
传统的数据采集系统采用现场可编程门阵列+数字信号处理器(FPGA+DSP)架构,复杂化了硬件设计,增加了系统功耗。以SoC FPGA为核心搭建的声波测井数据采集系统,充分发挥了微处理器控制能力强和现场可编程门阵列灵活的特点,利用总线互联通信... 传统的数据采集系统采用现场可编程门阵列+数字信号处理器(FPGA+DSP)架构,复杂化了硬件设计,增加了系统功耗。以SoC FPGA为核心搭建的声波测井数据采集系统,充分发挥了微处理器控制能力强和现场可编程门阵列灵活的特点,利用总线互联通信等SoC技术,简化了硬件设计,降低了电路功耗,提高了系统的可靠性。 展开更多
关键词 声波测井 数据采集 上系统现场可编程门阵列(soc FPGA)
在线阅读 下载PDF
基于独占式访存调度的片上系统电源门控方法 被引量:1
5
作者 刘苏 苏孟豪 苏文 《高技术通讯》 CAS CSCD 北大核心 2014年第3期256-262,共7页
为减少片上系统(SoC)中访存模块的漏电功耗,在分析访存行为的基础上,提出了一种基于独占式访存调度的电源门控方法。该方法根据访存模块对延迟容忍度较高和功耗优化空间很大的特点,利用访存调度器将访存模块的请求集中于窗口中,并在窗... 为减少片上系统(SoC)中访存模块的漏电功耗,在分析访存行为的基础上,提出了一种基于独占式访存调度的电源门控方法。该方法根据访存模块对延迟容忍度较高和功耗优化空间很大的特点,利用访存调度器将访存模块的请求集中于窗口中,并在窗口关闭时对访存模块及其访存通路使用电源门控。相对于已有方法,该方法不但增加了电源门控的可用范围,同时可更多地降低漏电功耗。实验结果表明,该方法可以在不影响访存性能的情况下减少访存模块约70%的漏电功耗。 展开更多
关键词 独占式 访存调度 电源门控 上系统(soc) 漏电功耗
在线阅读 下载PDF
基于布线轨道的SoC芯片供电带设计优化
6
作者 李虹杨 冯士维 +1 位作者 林平分 万培元 《半导体技术》 CAS CSCD 北大核心 2014年第8期570-574,共5页
针对传统用Synopsys公司IC Compiler工具自动生成供电带的设计方法会对布线资源产生一定程度的浪费,而影响物理设计布线质量的情况,提出了一种基于布线轨道的供电带设计优化方法。该方法在保证电压降的基础上,充分利用布线轨道,将供电... 针对传统用Synopsys公司IC Compiler工具自动生成供电带的设计方法会对布线资源产生一定程度的浪费,而影响物理设计布线质量的情况,提出了一种基于布线轨道的供电带设计优化方法。该方法在保证电压降的基础上,充分利用布线轨道,将供电带设计简化为两个参数的选取,同时推导出这两个参数与供电带占用布线轨道比例的关系公式,为后续设计流程留出足够的布线资源,提高芯片整体布线质量。将该方法用在一款采用TSMC 0.152μm Logic 1P5M CMOS工艺的电力载波通信芯片物理设计中,芯片数字规模约80万门。结果表明,在电压降保持稳定的情况下,释放了总共约300条布线轨道,为成功完成物理设计奠定了基础。 展开更多
关键词 物理设计 布线轨道 供电带 供电网络 上系统(soc)
在线阅读 下载PDF
电力无线传感片上系统的核心模拟前端电路设计 被引量:1
7
作者 池颖英 张海峰 +3 位作者 郑哲 刘瑞 乔磊 崔文朋 《半导体技术》 CAS 北大核心 2020年第1期17-24,共8页
对用于电力传感片上系统(SOC)的关键模拟IP进行了结构设计和电路实现。关键模拟IP主要包括低噪声放大器、带隙基准源、电源管理模块、功率放大器和带通滤波器等,其中低噪声放大器采用斩波技术将信噪比提高至20 dB以上。带隙基准源具有... 对用于电力传感片上系统(SOC)的关键模拟IP进行了结构设计和电路实现。关键模拟IP主要包括低噪声放大器、带隙基准源、电源管理模块、功率放大器和带通滤波器等,其中低噪声放大器采用斩波技术将信噪比提高至20 dB以上。带隙基准源具有低温漂、高电源抑制比(中低频电源抑制比为-100 dB)的特性。电源管理模块将输入电压稳定到数字电路和模拟电路所需要的电平值,同时检测电源电压,在电压降低到一定阈值后输出欠压信号。所设计的电力无线传感电路具有高精度、低功耗和高可靠性的信号处理能力,适用于工况较为复杂的电网作业环境,工作温度为-40~85℃。 展开更多
关键词 模拟电路 低噪声放大器 带隙基准源 电源管理 上系统(soc)
在线阅读 下载PDF
高稳定性无片外电容低压差线性稳压器的设计 被引量:4
8
作者 刘生有 马骁 +2 位作者 杜占坤 郭桂良 阎跃鹏 《半导体技术》 CAS CSCD 北大核心 2011年第7期538-541,共4页
设计了一款无片外电容低压差线性稳压器(LDO),与传统的LDO相比,此LDO消除了传统结构中所需的片外电容,可更好地应用于全集成低功耗的片上系统(SoC)中。针对无片外电容LDO没有外部等效零点补偿这一特点,采用一种折叠输入推挽输出误差放... 设计了一款无片外电容低压差线性稳压器(LDO),与传统的LDO相比,此LDO消除了传统结构中所需的片外电容,可更好地应用于全集成低功耗的片上系统(SoC)中。针对无片外电容LDO没有外部等效零点补偿这一特点,采用一种折叠输入推挽输出误差放大器结构,结合密勒补偿以及一阶RC串联零点补偿两种方案,有效地改善了无片外电容LDO的稳定性。电路采用SMIC0.18μm CMOS工艺实现,面积为0.11 mm2,最大负载电容100 pF,输入电压为1.8 V时,输出电压为1.5 V,静态电流31.8μA,压差为160 mV。 展开更多
关键词 外电容 低压差稳压器 密勒补偿 高稳定性 上系统(soc)
在线阅读 下载PDF
基于Nios Ⅱ的LED显示屏控制系统 被引量:7
9
作者 孙伟 龚兆岗 杨忠根 《上海海事大学学报》 北大核心 2005年第2期74-77,共4页
主要阐述以ALTERA公司的FPGA为核心的基于Nios Ⅱ软核的嵌入式LED显示屏控制系统的设计方法。简要介绍片上系统(SOC)和可编程片上系统(SOPC)的概念,以及使用SOPC技术的灵活性和优越性;从系统的角度提出LED显示屏控制系统的完整设计方案... 主要阐述以ALTERA公司的FPGA为核心的基于Nios Ⅱ软核的嵌入式LED显示屏控制系统的设计方法。简要介绍片上系统(SOC)和可编程片上系统(SOPC)的概念,以及使用SOPC技术的灵活性和优越性;从系统的角度提出LED显示屏控制系统的完整设计方案,给出基于Cyclone Ⅱ芯片的Nios Ⅱ的LED控制器框图,并得到在Quatus Ⅱ中进行仿真的结果;结果表明利用ALTERA 的Cyclone Ⅱ芯片设计实现LED显示屏控制器优势明显。 展开更多
关键词 LED显示屏控制器 NIOS 上系统(soc) 可编程上系统(SOPC) 现场可编程门陈列(FPGA)
在线阅读 下载PDF
一种图像缩放算法的SoC协同加速设计方法 被引量:3
10
作者 王鹏 曹云峰 +3 位作者 许蕾 丁萌 张洲宇 曲金秋 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2019年第2期333-339,共7页
针对无人机自主着陆的跑道检测、识别、跟踪等视觉算法中需要对大量图像进行缩放处理以便后续计算,但又对实时性要求比较高的情况,根据输入输出像素点的映射关系提出了一种适用于硬件加速的图像缩放算法,简化算法结构的同时利用现场可... 针对无人机自主着陆的跑道检测、识别、跟踪等视觉算法中需要对大量图像进行缩放处理以便后续计算,但又对实时性要求比较高的情况,根据输入输出像素点的映射关系提出了一种适用于硬件加速的图像缩放算法,简化算法结构的同时利用现场可编程门阵列进行模块硬件功能的设计对算法加速,并采用软硬件协同的体系结构搭建实时图像处理系统。实验结果表明,该缩放算法处理精度高、耗时少,且用硬件逻辑实现后,可以进一步提速171倍,硬化后的系统可以通过摄像头获取图像数据,实时处理后在显示器中显示,达到30帧/s的处理速度,可以应用于实时性要求较高的图像处理算法中。 展开更多
关键词 图像缩放 实时图像处理 上系统(soc) 软硬件协同 无人机视觉
在线阅读 下载PDF
面向SOC的可配置AHB接口组件 被引量:2
11
作者 张頔 权进国 +2 位作者 乔飞 罗嵘 杨华中 《电子与信息学报》 EI CSCD 北大核心 2008年第8期2008-2011,共4页
该文设计了面向SOC的可配置AHB接口组件。该接口组件针对SOC中的AHB总线从设备,提供寄存器、中断信号、SRAM、FIFO数据接口,实现了高度可配置性,兼顾了效率和重用性。该接口模块成功地应用在DAB和DRM接收机芯片的设计实践中。在DRM接收... 该文设计了面向SOC的可配置AHB接口组件。该接口组件针对SOC中的AHB总线从设备,提供寄存器、中断信号、SRAM、FIFO数据接口,实现了高度可配置性,兼顾了效率和重用性。该接口模块成功地应用在DAB和DRM接收机芯片的设计实践中。在DRM接收机芯片中的一个典型应用为0.18μmCMOS工艺下占用0.078mm2的面积。 展开更多
关键词 上系统(soc) 接口组件 AMBA AHB
在线阅读 下载PDF
利用拥塞信息片上网络自适应容错路由算法 被引量:2
12
作者 杨祥 毕朝国 《控制工程》 CSCD 北大核心 2017年第6期1218-1223,共6页
3D片上网络(NoC)可以为高性能的片上系统(SoC)提供有效可扩展的通信架构。针对3D NOC架构的可靠性易受运行错误影响的问题,提出一种近邻拥塞信息感知的自适应容错路由算法(FT-DyXYZ),根据邻近拥堵信息来平衡网络中的负载,利用自适应路... 3D片上网络(NoC)可以为高性能的片上系统(SoC)提供有效可扩展的通信架构。针对3D NOC架构的可靠性易受运行错误影响的问题,提出一种近邻拥塞信息感知的自适应容错路由算法(FT-DyXYZ),根据邻近拥堵信息来平衡网络中的负载,利用自适应路由算法选择轻拥堵无故障的最短路径进行数据传输。该算法无需路由表、冗余信息、路径和错误的全局信息,大大降低了计算开销。在不同负载模式和错误链接率的情况下进行实验,结果表明,相比平面自适应路由算法,FT-DyXYZ在延迟、饱和注入率和投递率等性能方面具有显著优势。 展开更多
关键词 3D片上网络(NoC) 链路容错路由 最短路径 拥塞感知 自适应 上系统(soc)
在线阅读 下载PDF
权限管理型开放式微弱信号采集系统研究
13
作者 邓辉 张丽 +1 位作者 王太勇 冷永刚 《计算机工程与应用》 CSCD 北大核心 2009年第17期181-184,共4页
在基于因特网、面向设备管理的开放式设备状态监测与故障诊断系统的系统构架下,引入权限管理的路径管理方式,有利于实现现场采集数据的专人专管。该系统在建立远程状态监测与故障诊断体系的同时,有机地将开放式微弱信号采集系统融合为... 在基于因特网、面向设备管理的开放式设备状态监测与故障诊断系统的系统构架下,引入权限管理的路径管理方式,有利于实现现场采集数据的专人专管。该系统在建立远程状态监测与故障诊断体系的同时,有机地将开放式微弱信号采集系统融合为体系的一个前台子系统,可以为设备管理部门及时提供现场设备运行状况,也可以成为一套独立的系统。论文详细介绍了系统的构成方式并采用变尺度随机共振算法作为微弱信号提取的手段,最后通过天津某大型电厂的应用证明了该系统的实用性和准确性。 展开更多
关键词 权限管理 开放式 变尺度随机共振 微弱信号 上系统(soc)
在线阅读 下载PDF
基于FPGA的关键词识别系统实现
14
作者 阙大顺 田犇 赵永安 《计算机工程与应用》 CSCD 2013年第8期217-221,共5页
随着微电子技术的高速发展,基于片上系统SOC的关键词识别系统的研究已成为当前语音处理领域的研究热点和难点。运用Xilinx公司ViterxⅡ Pro开发板作为硬件平台,结合ISE10.1集成开发环境,完成了语音帧输出、MFCC、VQ和HMM等子模块的设计... 随着微电子技术的高速发展,基于片上系统SOC的关键词识别系统的研究已成为当前语音处理领域的研究热点和难点。运用Xilinx公司ViterxⅡ Pro开发板作为硬件平台,结合ISE10.1集成开发环境,完成了语音帧输出、MFCC、VQ和HMM等子模块的设计;提出了一种语音帧压缩模块架构,有效实现了语音帧信息到VQ标号序列的压缩,实现了由语音帧压缩模块和HMM模块构建的FPGA关键词识别系统。仿真实验结果表明,该系统具有较高的识别率和实时性,为关键词识别系统的FPGA硬件电路的实现研究提供了实例。 展开更多
关键词 关键词识别 上系统(soc) 现场可编程门阵列(FPGA) 隐马尔可夫模型(HMM) 矢量量化(VQ)
在线阅读 下载PDF
支持CNN与LSTM的二值权重神经网络芯片 被引量:5
15
作者 张士长 王郁杰 +6 位作者 肖航 许浩博 李佳骏 王颖 张浩天 李晓维 韩银和 《高技术通讯》 CAS 2021年第2期122-128,共7页
深度神经网络在图像分类、语音识别、视频检测等领域都取得了巨大的成功,这些领域主要采用了卷积神经网络(CNN)、长短期记忆(LSTM)中的一种或者两种网络类型。由于CNN和LSTM网络结构的差异使得现有深度神经网络加速器无法同时高效支持... 深度神经网络在图像分类、语音识别、视频检测等领域都取得了巨大的成功,这些领域主要采用了卷积神经网络(CNN)、长短期记忆(LSTM)中的一种或者两种网络类型。由于CNN和LSTM网络结构的差异使得现有深度神经网络加速器无法同时高效支持这两种网络类型。权重二值化使得加速器对于CNN和LSTM的同时支持更加高效,同时使得计算复杂度和访存量大幅降低,使得神经网络加速器能够获得更高的能效,并且二值权重对中小规模神经网络模型的精度损失的影响非常有限。本文提出了一种高效支持CNN与LSTM的二值权重神经网络加速器设计结构,该结构在运行CNN和LSTM网络模型时,其核心运算单元利用率超过已有加速器,并且该加速器通过了片上系统(SoC)芯片验证,经过芯片实测,该加速器芯片能效在SoC系统级别达到了6.43 TOPS/W。 展开更多
关键词 卷积神经网络(CNN) 长短期记忆(LSTM) 神经网络加速器 二值权重 上系统(soc)
在线阅读 下载PDF
一种基于JTAG接口的SIP测试调试系统设计技术 被引量:8
16
作者 杨亮 于宗光 魏敬和 《半导体技术》 CAS CSCD 北大核心 2018年第4期316-320,共5页
随着系统级封装(SIP)的内部器件数量和规模的不断增长,SIP内部器件的可测性、可调试性以及SIP后的可靠性问题变得越来越突出。当SIP器件在使用过程中出现问题,进行无损测试定位的难度也越来越大。为此,针对一款集成了片上系统(SOC)... 随着系统级封装(SIP)的内部器件数量和规模的不断增长,SIP内部器件的可测性、可调试性以及SIP后的可靠性问题变得越来越突出。当SIP器件在使用过程中出现问题,进行无损测试定位的难度也越来越大。为此,针对一款集成了片上系统(SOC)、一片四通道模拟数字转换器(ADC)、两片两通道数字模拟转换器(DAC)和多个无源器件的SIP系统,开发了基于联合测试行动组(JTAG)接口的能复用中央处理器(CPU)调试软件的SIP测试调试技术。该技术通过复用SOC自有的JTAG引脚,实现对SIP内各个器件的测试。编写了基于Lab View软件的图形化测试程序,提高了测试效率。测试结果表明,设计的SIP测试调试系统能够完好地复用CPU的调试软件并完成测试工作,满足设计要求和测试调试需求,为后续集成更多器件的SIP测试奠定了良好的技术基础。 展开更多
关键词 联合测试行动组(JTAG) 系统级封装(SIP) 无损测试 上系统(soc) LABVIEW软件
在线阅读 下载PDF
基于SoC的嵌入式网关的设计与实现 被引量:2
17
作者 杜超 陈济民 《计算机工程与设计》 CSCD 北大核心 2011年第9期2989-2992,3058,共5页
为了实现广域测控网的互联互通,设计和实现一种基于SoC的嵌入式网关,实现以太网协议和HDLC协议之间的报文转发。网关以IP核为底层转发部件,以嵌入式Linux操作系统作为各种应用的部署平台,通过改造Linux TCP/IP协议栈将底层IP核和Linux... 为了实现广域测控网的互联互通,设计和实现一种基于SoC的嵌入式网关,实现以太网协议和HDLC协议之间的报文转发。网关以IP核为底层转发部件,以嵌入式Linux操作系统作为各种应用的部署平台,通过改造Linux TCP/IP协议栈将底层IP核和Linux内核融合起来,充分发挥软件的灵活性和硬件的快速转发能力。测试结果表明,通过这种方式设计的网关基本能满足应用需要。 展开更多
关键词 上系统(soc) 嵌入式网关 IP核 软硬件协同设计 LinuxTCP/IP协议栈
在线阅读 下载PDF
基于SoC FPGA硬件并行化计算的配电网电压控制技术 被引量:5
18
作者 党皓天 刘东 +3 位作者 陈飞 赵现平 刘斯扬 王宏宇 《电力工程技术》 北大核心 2022年第3期39-47,91,共10页
随着主动配电网以及物联网技术的发展,无功设备的接入呈现复杂化和边缘化趋势,电压控制的相关计算也向边缘计算发展。由于算力受限,边缘终端纯软件式的计算所需时间较长,无法满足控制的实时性要求。针对此问题,文中提出一种基于片上系... 随着主动配电网以及物联网技术的发展,无功设备的接入呈现复杂化和边缘化趋势,电压控制的相关计算也向边缘计算发展。由于算力受限,边缘终端纯软件式的计算所需时间较长,无法满足控制的实时性要求。针对此问题,文中提出一种基于片上系统现场可编程门阵列(SoC FPGA)硬件并行化计算的配电网电压控制策略。首先,设计基于SoC FPGA的软硬件计算框架;然后,对配电网电压控制模型及遗传算法求解方法做出适用于FPGA计算的针对性改进;最后,分模块设计FPGA硬件求解结构。算例场景验证表明,相比于边缘终端纯软件式的求解方式,文中所提策略在电压越下限、电压越上限场景的平均求解效率分别提高了2.41倍和2.15倍,可有效提升电压控制的实时性。 展开更多
关键词 主动配电网 电压控制 边缘计算 上系统现场可编程门阵列(soc FPGA) 并行计算 遗传算法
在线阅读 下载PDF
嵌入式系统在发射装置中的应用与发展 被引量:1
19
作者 宋洋 《航空兵器》 2008年第2期59-61,共3页
介绍了嵌入式系统的发展过程和特点,分析了其在发射装置上运用的现状,并对其在应用中的优缺点进行了详细阐述,指出发射装置嵌入式系统的发展方向。
关键词 嵌入式系统 上系统(soc) 发射装置 空空导弹
在线阅读 下载PDF
基于自路由互连网络的粗粒度可重构阵列结构 被引量:5
20
作者 陈锐 杨海钢 +2 位作者 王飞 贾瑞 王新刚 《电子与信息学报》 EI CSCD 北大核心 2014年第9期2251-2257,共7页
互连网络在粗粒度可重构结构(Coarse-Grained Reconfigurable Array,CGRA)中非常重要,对CGRA的性能、面积和功耗均有较大影响。为了减小互连网络导致的面积开销和功耗并提升CGRA的性能,该文提出一种具有自路由和无阻塞特性的互连网络,... 互连网络在粗粒度可重构结构(Coarse-Grained Reconfigurable Array,CGRA)中非常重要,对CGRA的性能、面积和功耗均有较大影响。为了减小互连网络导致的面积开销和功耗并提升CGRA的性能,该文提出一种具有自路由和无阻塞特性的互连网络,构建了一种层次型的网络拓扑结构。通过这种互连网络,任意一对处理单元之间均可以建立连接和交换数据,而且这种连接是自路由和无阻塞的。实验结果显示,与已有结构相比,该结构以至多增加14.1%的面积开销为代价,获得最高可达46.2%的整体性能提升。 展开更多
关键词 上系统(soc) 粗粒度可重构结构 互连网络 网络拓扑结构 自路由
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部