期刊文献+
共找到34篇文章
< 1 2 >
每页显示 20 50 100
基于SoC的非对称数字系统算法设计与实现
1
作者 姜智 肖昊 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2024年第5期655-659,677,共6页
文章提出一种在片上系统(System on Chip,SoC)实现高吞吐率的有限状态熵编码(finite state entropy,FSE)算法。通过压缩率、速度、资源消耗、功耗4个方面对所提出的编码器和解码器与典型的硬件哈夫曼编码(Huffman coding,HC)进行性能比... 文章提出一种在片上系统(System on Chip,SoC)实现高吞吐率的有限状态熵编码(finite state entropy,FSE)算法。通过压缩率、速度、资源消耗、功耗4个方面对所提出的编码器和解码器与典型的硬件哈夫曼编码(Huffman coding,HC)进行性能比较,结果表明,所提出的硬件FSE编码器和解码器具有显著优势。硬件FSE(hFSE)架构实现在SoC的处理系统和可编程逻辑块(programmable logic,PL)上,通过高级可扩展接口(Advanced eXtensible Interface 4,AXI4)总线连接SoC的处理系统和可编程逻辑块。算法测试显示,FSE算法在非均匀数据分布和大数据量情况下,具有更好的压缩率。该文设计的编码器和解码器已在可编程逻辑块上实现,其中包括1个可配置的缓冲模块,将比特流作为单字节或双字节配置输出到8 bit位宽4096深度或16 bit位宽2048深度的块随机访问存储器(block random access memory,BRAM)中。所提出的FSE硬件架构为实时压缩应用提供了高吞吐率、低功耗和低资源消耗的硬件实现。 展开更多
关键词 有限状态熵编码(FSE) 哈夫曼编码(HC) 上系统(soc) 高吞吐率 块随机访问存储器(BRAM)
在线阅读 下载PDF
高精度高灵敏人机交互手势控制算法与SOC芯片 被引量:3
2
作者 赵宇航 李琛 《半导体技术》 CAS CSCD 北大核心 2018年第3期161-166,共6页
阐述了一种应用于人机交互领域的手势控制算法和片上系统(SOC)芯片设计。手势控制系统基于单摄像头与主动式红外补光方法,通过目标区域提取和特定姿势识别等核心算法,实现了对各类人机交互手势的高效识别。采用目标区域提取算法与主... 阐述了一种应用于人机交互领域的手势控制算法和片上系统(SOC)芯片设计。手势控制系统基于单摄像头与主动式红外补光方法,通过目标区域提取和特定姿势识别等核心算法,实现了对各类人机交互手势的高效识别。采用目标区域提取算法与主动式红外投影,通过伽马变换、干扰去除等操作实现输入图像的预处理,从而确定手掌所在位置。为了高效判别手势,该手势识别算法采用自适应的采样线方案,根据手掌与传感器之间的距离,自动确定采样线的位置、距离、数目等信息。该SOC芯片全集成所有功能模块,通过55 nm低功率(LP)工艺流片,芯片面积为4 148μm×5148μm,总体功耗88 mW,可以实现视场范围大于600 mm×600 mm×600 mm、判别精度不大于1 mm、分辨率不大于1 mm/像素,适用于人机交互手势控制应用。 展开更多
关键词 手势控制 人机交互 主动式红外补光 全集成 上系统(soc)
在线阅读 下载PDF
SoC安全芯片物理级攻击方法及安全防护探析 被引量:6
3
作者 易青松 戴紫彬 《国外电子元器件》 2007年第5期23-26,30,共5页
安全芯片使得信息安全性大为增强,其应用正日益广泛地融入到国家安全和百姓生活中。但与此同时针对安全进行的攻击也层出不穷,这使得研究安全芯片的安全防护成为迫切需要。如今专门针对芯片的攻击技术已经不仅仅是解剖与反向提取,已发... 安全芯片使得信息安全性大为增强,其应用正日益广泛地融入到国家安全和百姓生活中。但与此同时针对安全进行的攻击也层出不穷,这使得研究安全芯片的安全防护成为迫切需要。如今专门针对芯片的攻击技术已经不仅仅是解剖与反向提取,已发展到深层次的简单功耗分析SPA、差分功耗分析DPA、故障分析攻击等,其攻击手段还在继续进步。探析了这几种攻击方法的原理,并针对相应的攻击探讨一些可行的防护措施。 展开更多
关键词 上系统(soc) 信息安全 简单功耗分析 差分功耗分析
在线阅读 下载PDF
应用直接编程接口技术提高片上系统的UVM验证重用性 被引量:5
4
作者 任传宝 崔建国 +2 位作者 鲁迎春 黄正峰 易茂祥 《微电子学与计算机》 2021年第6期20-26,32,共8页
提出一种提高片上系统的UVM验证重用性方案,应用直接编程接口技术,实现通用验证方法学和C语言程序的交互通信.该方法不仅降低了通用验证方法学使用的复杂度,而且使得C语言测试用例可以在不同的测试层次中移植重用,例如C测试代码可以从... 提出一种提高片上系统的UVM验证重用性方案,应用直接编程接口技术,实现通用验证方法学和C语言程序的交互通信.该方法不仅降低了通用验证方法学使用的复杂度,而且使得C语言测试用例可以在不同的测试层次中移植重用,例如C测试代码可以从模块级到片上系统级的重用.以SPI控制器验证本方案,搭建其UVM验证平台,编写大量的UVM和C测试用例,使其功能覆盖率达到100%,并通过虚拟处理器方案保证C测试用例从模块级复用到系统级的可行性.实验过程中激励开发简单且调试方便,可以实现UVM环境和测试用例的重用,从而提高片上系统的UVM验证重用性,达到缩短芯片开发时间的目的. 展开更多
关键词 通用验证方法学(UVM) 重用性 直接编程接口(DPI) 上系统(soc) 虚拟处理器
在线阅读 下载PDF
UML到Verilog同态映射在SOC系统级建模上的应用 被引量:1
5
作者 沈筱彦 陈杰 王明明 《微电子学与计算机》 CSCD 北大核心 2006年第2期1-5,共5页
SOC设计变得日益复杂要求我们在更高层次抽象上分析和验证系统行为。更精细的系统级建模方法变得日趋重要。文章主要目标是阐述怎样使用统一建模语言UML来构建一个复杂SOC设计框架及抽象其各个模块间行为的交互,建立了一个UML到Verilog... SOC设计变得日益复杂要求我们在更高层次抽象上分析和验证系统行为。更精细的系统级建模方法变得日趋重要。文章主要目标是阐述怎样使用统一建模语言UML来构建一个复杂SOC设计框架及抽象其各个模块间行为的交互,建立了一个UML到Verilog的同态映射,提出了一个基于同态映射的从UML模型子集自动导出相应可综合Verilog描述的算法,为UML模型对于建模硬件系统提供了形式化的语义,从而能够验证并综合UML模型,加快了SOC设计流程。 展开更多
关键词 统一建模语言 VERILOG硬件描述语言 上系统(soc) 建模 同态映射
在线阅读 下载PDF
基于独占式访存调度的片上系统电源门控方法 被引量:1
6
作者 刘苏 苏孟豪 苏文 《高技术通讯》 CAS CSCD 北大核心 2014年第3期256-262,共7页
为减少片上系统(SoC)中访存模块的漏电功耗,在分析访存行为的基础上,提出了一种基于独占式访存调度的电源门控方法。该方法根据访存模块对延迟容忍度较高和功耗优化空间很大的特点,利用访存调度器将访存模块的请求集中于窗口中,并在窗... 为减少片上系统(SoC)中访存模块的漏电功耗,在分析访存行为的基础上,提出了一种基于独占式访存调度的电源门控方法。该方法根据访存模块对延迟容忍度较高和功耗优化空间很大的特点,利用访存调度器将访存模块的请求集中于窗口中,并在窗口关闭时对访存模块及其访存通路使用电源门控。相对于已有方法,该方法不但增加了电源门控的可用范围,同时可更多地降低漏电功耗。实验结果表明,该方法可以在不影响访存性能的情况下减少访存模块约70%的漏电功耗。 展开更多
关键词 独占式 访存调度 电源门控 上系统(soc) 漏电功耗
在线阅读 下载PDF
基于布线轨道的SoC芯片供电带设计优化
7
作者 李虹杨 冯士维 +1 位作者 林平分 万培元 《半导体技术》 CAS CSCD 北大核心 2014年第8期570-574,共5页
针对传统用Synopsys公司IC Compiler工具自动生成供电带的设计方法会对布线资源产生一定程度的浪费,而影响物理设计布线质量的情况,提出了一种基于布线轨道的供电带设计优化方法。该方法在保证电压降的基础上,充分利用布线轨道,将供电... 针对传统用Synopsys公司IC Compiler工具自动生成供电带的设计方法会对布线资源产生一定程度的浪费,而影响物理设计布线质量的情况,提出了一种基于布线轨道的供电带设计优化方法。该方法在保证电压降的基础上,充分利用布线轨道,将供电带设计简化为两个参数的选取,同时推导出这两个参数与供电带占用布线轨道比例的关系公式,为后续设计流程留出足够的布线资源,提高芯片整体布线质量。将该方法用在一款采用TSMC 0.152μm Logic 1P5M CMOS工艺的电力载波通信芯片物理设计中,芯片数字规模约80万门。结果表明,在电压降保持稳定的情况下,释放了总共约300条布线轨道,为成功完成物理设计奠定了基础。 展开更多
关键词 物理设计 布线轨道 供电带 供电网络 上系统(soc)
在线阅读 下载PDF
电力无线传感片上系统的核心模拟前端电路设计 被引量:1
8
作者 池颖英 张海峰 +3 位作者 郑哲 刘瑞 乔磊 崔文朋 《半导体技术》 CAS 北大核心 2020年第1期17-24,共8页
对用于电力传感片上系统(SOC)的关键模拟IP进行了结构设计和电路实现。关键模拟IP主要包括低噪声放大器、带隙基准源、电源管理模块、功率放大器和带通滤波器等,其中低噪声放大器采用斩波技术将信噪比提高至20 dB以上。带隙基准源具有... 对用于电力传感片上系统(SOC)的关键模拟IP进行了结构设计和电路实现。关键模拟IP主要包括低噪声放大器、带隙基准源、电源管理模块、功率放大器和带通滤波器等,其中低噪声放大器采用斩波技术将信噪比提高至20 dB以上。带隙基准源具有低温漂、高电源抑制比(中低频电源抑制比为-100 dB)的特性。电源管理模块将输入电压稳定到数字电路和模拟电路所需要的电平值,同时检测电源电压,在电压降低到一定阈值后输出欠压信号。所设计的电力无线传感电路具有高精度、低功耗和高可靠性的信号处理能力,适用于工况较为复杂的电网作业环境,工作温度为-40~85℃。 展开更多
关键词 模拟电路 低噪声放大器 带隙基准源 电源管理 上系统(soc)
在线阅读 下载PDF
高稳定性无片外电容低压差线性稳压器的设计 被引量:4
9
作者 刘生有 马骁 +2 位作者 杜占坤 郭桂良 阎跃鹏 《半导体技术》 CAS CSCD 北大核心 2011年第7期538-541,共4页
设计了一款无片外电容低压差线性稳压器(LDO),与传统的LDO相比,此LDO消除了传统结构中所需的片外电容,可更好地应用于全集成低功耗的片上系统(SoC)中。针对无片外电容LDO没有外部等效零点补偿这一特点,采用一种折叠输入推挽输出误差放... 设计了一款无片外电容低压差线性稳压器(LDO),与传统的LDO相比,此LDO消除了传统结构中所需的片外电容,可更好地应用于全集成低功耗的片上系统(SoC)中。针对无片外电容LDO没有外部等效零点补偿这一特点,采用一种折叠输入推挽输出误差放大器结构,结合密勒补偿以及一阶RC串联零点补偿两种方案,有效地改善了无片外电容LDO的稳定性。电路采用SMIC0.18μm CMOS工艺实现,面积为0.11 mm2,最大负载电容100 pF,输入电压为1.8 V时,输出电压为1.5 V,静态电流31.8μA,压差为160 mV。 展开更多
关键词 外电容 低压差稳压器 密勒补偿 高稳定性 上系统(soc)
在线阅读 下载PDF
基于Nios Ⅱ的LED显示屏控制系统 被引量:7
10
作者 孙伟 龚兆岗 杨忠根 《上海海事大学学报》 北大核心 2005年第2期74-77,共4页
主要阐述以ALTERA公司的FPGA为核心的基于Nios Ⅱ软核的嵌入式LED显示屏控制系统的设计方法。简要介绍片上系统(SOC)和可编程片上系统(SOPC)的概念,以及使用SOPC技术的灵活性和优越性;从系统的角度提出LED显示屏控制系统的完整设计方案... 主要阐述以ALTERA公司的FPGA为核心的基于Nios Ⅱ软核的嵌入式LED显示屏控制系统的设计方法。简要介绍片上系统(SOC)和可编程片上系统(SOPC)的概念,以及使用SOPC技术的灵活性和优越性;从系统的角度提出LED显示屏控制系统的完整设计方案,给出基于Cyclone Ⅱ芯片的Nios Ⅱ的LED控制器框图,并得到在Quatus Ⅱ中进行仿真的结果;结果表明利用ALTERA 的Cyclone Ⅱ芯片设计实现LED显示屏控制器优势明显。 展开更多
关键词 LED显示屏控制器 NIOS 上系统(soc) 可编程上系统(SOPC) 现场可编程门陈列(FPGA)
在线阅读 下载PDF
一种图像缩放算法的SoC协同加速设计方法 被引量:3
11
作者 王鹏 曹云峰 +3 位作者 许蕾 丁萌 张洲宇 曲金秋 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2019年第2期333-339,共7页
针对无人机自主着陆的跑道检测、识别、跟踪等视觉算法中需要对大量图像进行缩放处理以便后续计算,但又对实时性要求比较高的情况,根据输入输出像素点的映射关系提出了一种适用于硬件加速的图像缩放算法,简化算法结构的同时利用现场可... 针对无人机自主着陆的跑道检测、识别、跟踪等视觉算法中需要对大量图像进行缩放处理以便后续计算,但又对实时性要求比较高的情况,根据输入输出像素点的映射关系提出了一种适用于硬件加速的图像缩放算法,简化算法结构的同时利用现场可编程门阵列进行模块硬件功能的设计对算法加速,并采用软硬件协同的体系结构搭建实时图像处理系统。实验结果表明,该缩放算法处理精度高、耗时少,且用硬件逻辑实现后,可以进一步提速171倍,硬化后的系统可以通过摄像头获取图像数据,实时处理后在显示器中显示,达到30帧/s的处理速度,可以应用于实时性要求较高的图像处理算法中。 展开更多
关键词 图像缩放 实时图像处理 上系统(soc) 软硬件协同 无人机视觉
在线阅读 下载PDF
面向SOC的可配置AHB接口组件 被引量:2
12
作者 张頔 权进国 +2 位作者 乔飞 罗嵘 杨华中 《电子与信息学报》 EI CSCD 北大核心 2008年第8期2008-2011,共4页
该文设计了面向SOC的可配置AHB接口组件。该接口组件针对SOC中的AHB总线从设备,提供寄存器、中断信号、SRAM、FIFO数据接口,实现了高度可配置性,兼顾了效率和重用性。该接口模块成功地应用在DAB和DRM接收机芯片的设计实践中。在DRM接收... 该文设计了面向SOC的可配置AHB接口组件。该接口组件针对SOC中的AHB总线从设备,提供寄存器、中断信号、SRAM、FIFO数据接口,实现了高度可配置性,兼顾了效率和重用性。该接口模块成功地应用在DAB和DRM接收机芯片的设计实践中。在DRM接收机芯片中的一个典型应用为0.18μmCMOS工艺下占用0.078mm2的面积。 展开更多
关键词 上系统(soc) 接口组件 AMBA AHB
在线阅读 下载PDF
分层式验证平台及覆盖率技术在SOC上的应用 被引量:4
13
作者 丁婷婷 申敏 《北京电子科技学院学报》 2007年第2期55-57,共3页
本文介绍了应用RVM方法学搭建分层式验证平台,并阐述了基于RVM方法学的覆盖率驱动技术。这两种技术的应用帮助验证工程师提高验证效率并能确保验证的完备性。
关键词 上系统(soc) 验证方法学(RVM) 分层式 覆盖率驱动
在线阅读 下载PDF
利用SOC技术实现超声波测距模块 被引量:2
14
作者 刘高平 《电子技术应用》 北大核心 2006年第1期86-88,共3页
简单分析了典型的超声波测距原理,并具体介绍了一种利用SOC技术实现超声波测距模块的设计方法,重点讨论了CYPRESS公司芯片CY8C26443内部各模块的连接与参数设置及其软件设计,最后给出了所设计的测距模块的测试情况。
关键词 超声波 测距 上系统(soc)
在线阅读 下载PDF
低翻转率的SoC总线组合编码算法
15
作者 胡国兴 沈海斌 《电子器件》 EI CAS 2006年第4期1239-1241,1245,共4页
为降低SoC总线功耗,避开现有总线编码技术在应用上的局限,提出了一种SoC总线编码算法。算法基于总线上IP可复用的观点,采用分组BI码和T0码各自的优点,在维持SoC总线功能基本不变的同时,减少数据线和地址线的电平翻转。最后的实验结果表... 为降低SoC总线功耗,避开现有总线编码技术在应用上的局限,提出了一种SoC总线编码算法。算法基于总线上IP可复用的观点,采用分组BI码和T0码各自的优点,在维持SoC总线功能基本不变的同时,减少数据线和地址线的电平翻转。最后的实验结果表明:组合编码算法可以将SoC总线的平均功耗下降7.41%,是一种有效且适用于SoC总线的低功耗算法。 展开更多
关键词 翻转率 功耗 总线 上系统(soc)
在线阅读 下载PDF
基于SoC的IP产业 被引量:1
16
作者 朱运航 《电子工程师》 2004年第10期27-28,共2页
片上系统 (SoC)是当今微电子技术的发展方向 ,而具有自主知识产权 (IP)的集成电路(简称IP)设计重用技术成为提高SoC设计效率、缩短设计周期的关键因素。文中从IP的标准化、质量保证及应用服务 3个方面介绍IP设计商如何抓住这一商机 ,使... 片上系统 (SoC)是当今微电子技术的发展方向 ,而具有自主知识产权 (IP)的集成电路(简称IP)设计重用技术成为提高SoC设计效率、缩短设计周期的关键因素。文中从IP的标准化、质量保证及应用服务 3个方面介绍IP设计商如何抓住这一商机 ,使我国IP产业得以迅速发展 ,从而拉动了我国IC设计业 ,最后提出了可供IP供应商借鉴的一些成功经验。 展开更多
关键词 上系统(soc) IP产业 IP核 集成电路 设计复用
在线阅读 下载PDF
封装内系统技术在航电设备小型化中的应用初探
17
作者 汪溢 王经典 刘建中 《航空电子技术》 2013年第4期51-55,共5页
由单芯片封装器件构成的系统越来越不能满足航电设备用户要求,而片上系统(SOC)设计目前尚不能真正实现系统集成。封装内系统技术能以较低成本投入换来尺寸的大幅减小、重量大幅减轻、封装效率提高、电气特性提升、功耗降低及可靠性提高... 由单芯片封装器件构成的系统越来越不能满足航电设备用户要求,而片上系统(SOC)设计目前尚不能真正实现系统集成。封装内系统技术能以较低成本投入换来尺寸的大幅减小、重量大幅减轻、封装效率提高、电气特性提升、功耗降低及可靠性提高等等优势,综合性能得到大大提升,是性价比很高的技术。 展开更多
关键词 航电设备小型化 封装内系统(SIP) 多芯模块(MCM) 上系统(soc)
在线阅读 下载PDF
一种基于JTAG接口的SIP测试调试系统设计技术 被引量:8
18
作者 杨亮 于宗光 魏敬和 《半导体技术》 CAS CSCD 北大核心 2018年第4期316-320,共5页
随着系统级封装(SIP)的内部器件数量和规模的不断增长,SIP内部器件的可测性、可调试性以及SIP后的可靠性问题变得越来越突出。当SIP器件在使用过程中出现问题,进行无损测试定位的难度也越来越大。为此,针对一款集成了片上系统(SOC)... 随着系统级封装(SIP)的内部器件数量和规模的不断增长,SIP内部器件的可测性、可调试性以及SIP后的可靠性问题变得越来越突出。当SIP器件在使用过程中出现问题,进行无损测试定位的难度也越来越大。为此,针对一款集成了片上系统(SOC)、一片四通道模拟数字转换器(ADC)、两片两通道数字模拟转换器(DAC)和多个无源器件的SIP系统,开发了基于联合测试行动组(JTAG)接口的能复用中央处理器(CPU)调试软件的SIP测试调试技术。该技术通过复用SOC自有的JTAG引脚,实现对SIP内各个器件的测试。编写了基于Lab View软件的图形化测试程序,提高了测试效率。测试结果表明,设计的SIP测试调试系统能够完好地复用CPU的调试软件并完成测试工作,满足设计要求和测试调试需求,为后续集成更多器件的SIP测试奠定了良好的技术基础。 展开更多
关键词 联合测试行动组(JTAG) 系统级封装(SIP) 无损测试 上系统(soc) LABVIEW软件
在线阅读 下载PDF
支持CNN与LSTM的二值权重神经网络芯片 被引量:3
19
作者 张士长 王郁杰 +6 位作者 肖航 许浩博 李佳骏 王颖 张浩天 李晓维 韩银和 《高技术通讯》 CAS 2021年第2期122-128,共7页
深度神经网络在图像分类、语音识别、视频检测等领域都取得了巨大的成功,这些领域主要采用了卷积神经网络(CNN)、长短期记忆(LSTM)中的一种或者两种网络类型。由于CNN和LSTM网络结构的差异使得现有深度神经网络加速器无法同时高效支持... 深度神经网络在图像分类、语音识别、视频检测等领域都取得了巨大的成功,这些领域主要采用了卷积神经网络(CNN)、长短期记忆(LSTM)中的一种或者两种网络类型。由于CNN和LSTM网络结构的差异使得现有深度神经网络加速器无法同时高效支持这两种网络类型。权重二值化使得加速器对于CNN和LSTM的同时支持更加高效,同时使得计算复杂度和访存量大幅降低,使得神经网络加速器能够获得更高的能效,并且二值权重对中小规模神经网络模型的精度损失的影响非常有限。本文提出了一种高效支持CNN与LSTM的二值权重神经网络加速器设计结构,该结构在运行CNN和LSTM网络模型时,其核心运算单元利用率超过已有加速器,并且该加速器通过了片上系统(SoC)芯片验证,经过芯片实测,该加速器芯片能效在SoC系统级别达到了6.43 TOPS/W。 展开更多
关键词 卷积神经网络(CNN) 长短期记忆(LSTM) 神经网络加速器 二值权重 上系统(soc)
在线阅读 下载PDF
嵌入式系统在发射装置中的应用与发展 被引量:1
20
作者 宋洋 《航空兵器》 2008年第2期59-61,共3页
介绍了嵌入式系统的发展过程和特点,分析了其在发射装置上运用的现状,并对其在应用中的优缺点进行了详细阐述,指出发射装置嵌入式系统的发展方向。
关键词 嵌入式系统 上系统(soc) 发射装置 空空导弹
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部