针对图像识别领域卷积神经网络(convolutional neural network,CNN)的计算需求,根据CNN的结构特点,设计出一种基于软件定义片上可编程系统(software defined system on chip,SDSoC)的加速器。首先通过修改CNN网络结构文件,选用修正线性...针对图像识别领域卷积神经网络(convolutional neural network,CNN)的计算需求,根据CNN的结构特点,设计出一种基于软件定义片上可编程系统(software defined system on chip,SDSoC)的加速器。首先通过修改CNN网络结构文件,选用修正线性单元(rectified linear unit,ReLU)作为激励函数,在虚拟机上训练出卷积神经网络的参数。最终完成一种占用硬件资源少,图像识别时间短和精度高的CNN硬件加速器。实验结果表明,与传统的CPU对比其识别精度提高至80%以上,消耗仅占其4.16%,识别时间从通用CPU的十几秒缩短至毫秒。资源消耗与识别时间都得到了很大程度的降低,为进一步加速提供了参考价值。展开更多
针对磁共振成像仪控制台的数字化、小型化发展趋势,设计了一种0.5T磁共振关节成像仪控制台的总体框架。以FPGA的SOPC(System On the Programmable Chip)系统为仪器控制核心,开发了数字化磁共振成像仪控制台部分,将网络传输、数据处理、...针对磁共振成像仪控制台的数字化、小型化发展趋势,设计了一种0.5T磁共振关节成像仪控制台的总体框架。以FPGA的SOPC(System On the Programmable Chip)系统为仪器控制核心,开发了数字化磁共振成像仪控制台部分,将网络传输、数据处理、射频脉冲及梯度波形产生、外设驱动等各个功能集成在单一FPGA芯片中。实现上位机对输出波形,数字调制解调,梯度涡流补偿,抽取滤波等功能的控制。通过各个模块测试,系统功能稳定、脉冲波形可定制,为小型化磁共振成像仪的控制台研制提供了一种可靠性高而灵活的设计方案。展开更多
针对某型导弹指令检测系统的需求,设计了基于SOPC(system on a programmable chip)的视频采集处理系统。本系统通过装备预留的视频采集口进行视频采集,然后对采集到的视频进行弹标的提取,并进行视频压缩存储以便实现视频的回放。重点介...针对某型导弹指令检测系统的需求,设计了基于SOPC(system on a programmable chip)的视频采集处理系统。本系统通过装备预留的视频采集口进行视频采集,然后对采集到的视频进行弹标的提取,并进行视频压缩存储以便实现视频的回放。重点介绍了基于SOPC的视频采集系统设计方案和图像预处理算法的FPGA实现。经过仿真分析,设计的系统可以实现视频采集功能,并能够实时地提取弹标。展开更多
为了提高嵌入式系统设计的灵活性,适应未来嵌入式系统发展的方向,提出了一个基于Xilinx FPGA利用片上可编程系统(system on a programmable chip,SOPC)技术实现以太网数据传输的方法。对整个系统的硬件结构,XilinxSOPC设计所使用的工具...为了提高嵌入式系统设计的灵活性,适应未来嵌入式系统发展的方向,提出了一个基于Xilinx FPGA利用片上可编程系统(system on a programmable chip,SOPC)技术实现以太网数据传输的方法。对整个系统的硬件结构,XilinxSOPC设计所使用的工具、流程和采用的关键技术进行了介绍。在此基础上应用Xilinx的嵌入式开发套件,以Xilinx公司提供的知识产权(intellectual property,IP)核为基础,搭建了一个SOPC平台。将uIP协议栈应用于软件设计中,实现了驱动程序和应用程序的开发。与上位机进行通信测试的结果表明了该设计的可行性和有效性。展开更多
随着CPU性能的大幅提升,嵌入式系统的设计已经进入了更广范的领域,在单一芯片上采用更合理的设计工艺、集成更多的逻辑功能,已经成为技术发展趋势。介绍了一套基于Altera公司的NIOS嵌入式CPU开发的多路电话计费系统。该系统充分体现了SO...随着CPU性能的大幅提升,嵌入式系统的设计已经进入了更广范的领域,在单一芯片上采用更合理的设计工艺、集成更多的逻辑功能,已经成为技术发展趋势。介绍了一套基于Altera公司的NIOS嵌入式CPU开发的多路电话计费系统。该系统充分体现了SOPC(System On Programmable Chip)的设计理念,采用Altera公司的Cyclone芯片实现了多路电话的计费、管理等功能,获得了最优的性价比。从硬件设计与软件设计2个方面介绍了系统的开发流程,尤其是对片内资源的配置部分做了详细地说明。展开更多
针对传统基于MCU(Micro Controller Unit)的信息采集系统性能和功耗上的弊端,提出了一种基于现场可编程门阵列(FPGA)的交通信息采集系统的SOPC(System On a Programmable Chip)设计方案。该系统在硬件设计上内嵌了Nios Ⅱ软核处理器,在...针对传统基于MCU(Micro Controller Unit)的信息采集系统性能和功耗上的弊端,提出了一种基于现场可编程门阵列(FPGA)的交通信息采集系统的SOPC(System On a Programmable Chip)设计方案。该系统在硬件设计上内嵌了Nios Ⅱ软核处理器,在软件设计中引入了MicroC/OS-Ⅱ实时操作系统,它作为新一代交通信号智能控制机的数据采集前端,实时高效且健壮稳定,已在北京市试点运行取得成功。展开更多
文摘针对图像识别领域卷积神经网络(convolutional neural network,CNN)的计算需求,根据CNN的结构特点,设计出一种基于软件定义片上可编程系统(software defined system on chip,SDSoC)的加速器。首先通过修改CNN网络结构文件,选用修正线性单元(rectified linear unit,ReLU)作为激励函数,在虚拟机上训练出卷积神经网络的参数。最终完成一种占用硬件资源少,图像识别时间短和精度高的CNN硬件加速器。实验结果表明,与传统的CPU对比其识别精度提高至80%以上,消耗仅占其4.16%,识别时间从通用CPU的十几秒缩短至毫秒。资源消耗与识别时间都得到了很大程度的降低,为进一步加速提供了参考价值。
文摘针对磁共振成像仪控制台的数字化、小型化发展趋势,设计了一种0.5T磁共振关节成像仪控制台的总体框架。以FPGA的SOPC(System On the Programmable Chip)系统为仪器控制核心,开发了数字化磁共振成像仪控制台部分,将网络传输、数据处理、射频脉冲及梯度波形产生、外设驱动等各个功能集成在单一FPGA芯片中。实现上位机对输出波形,数字调制解调,梯度涡流补偿,抽取滤波等功能的控制。通过各个模块测试,系统功能稳定、脉冲波形可定制,为小型化磁共振成像仪的控制台研制提供了一种可靠性高而灵活的设计方案。
文摘针对某型导弹指令检测系统的需求,设计了基于SOPC(system on a programmable chip)的视频采集处理系统。本系统通过装备预留的视频采集口进行视频采集,然后对采集到的视频进行弹标的提取,并进行视频压缩存储以便实现视频的回放。重点介绍了基于SOPC的视频采集系统设计方案和图像预处理算法的FPGA实现。经过仿真分析,设计的系统可以实现视频采集功能,并能够实时地提取弹标。
文摘为了提高嵌入式系统设计的灵活性,适应未来嵌入式系统发展的方向,提出了一个基于Xilinx FPGA利用片上可编程系统(system on a programmable chip,SOPC)技术实现以太网数据传输的方法。对整个系统的硬件结构,XilinxSOPC设计所使用的工具、流程和采用的关键技术进行了介绍。在此基础上应用Xilinx的嵌入式开发套件,以Xilinx公司提供的知识产权(intellectual property,IP)核为基础,搭建了一个SOPC平台。将uIP协议栈应用于软件设计中,实现了驱动程序和应用程序的开发。与上位机进行通信测试的结果表明了该设计的可行性和有效性。
文摘随着CPU性能的大幅提升,嵌入式系统的设计已经进入了更广范的领域,在单一芯片上采用更合理的设计工艺、集成更多的逻辑功能,已经成为技术发展趋势。介绍了一套基于Altera公司的NIOS嵌入式CPU开发的多路电话计费系统。该系统充分体现了SOPC(System On Programmable Chip)的设计理念,采用Altera公司的Cyclone芯片实现了多路电话的计费、管理等功能,获得了最优的性价比。从硬件设计与软件设计2个方面介绍了系统的开发流程,尤其是对片内资源的配置部分做了详细地说明。
文摘针对传统基于MCU(Micro Controller Unit)的信息采集系统性能和功耗上的弊端,提出了一种基于现场可编程门阵列(FPGA)的交通信息采集系统的SOPC(System On a Programmable Chip)设计方案。该系统在硬件设计上内嵌了Nios Ⅱ软核处理器,在软件设计中引入了MicroC/OS-Ⅱ实时操作系统,它作为新一代交通信号智能控制机的数据采集前端,实时高效且健壮稳定,已在北京市试点运行取得成功。