-
题名基于RISC⁃V的五级流水线浮点SoC设计
- 1
-
-
作者
刘兴通
汤永华
张志鹏
王腾川
荣弘扬
周程堉
-
机构
沈阳工业大学信息科学与工程学院
沈阳工业大学辽宁省机器视觉重点实验室
-
出处
《现代电子技术》
北大核心
2025年第14期57-62,共6页
-
基金
辽宁省机器人联合基金项目(20180520022)
辽宁省应用基础研究计划(2023JH2/101300237)。
-
文摘
RISC-V是一种开源指令集架构,其高度可定制化的特性在嵌入式系统领域展现出较强的应用潜力与优势。针对目前嵌入式处理器在视频解码和音频处理等方面对浮点数运算的需求,设计一种包含浮点处理单元(FPU)的片上系统(SoC)。SoC中的CPU是基于RISC-V指令集设计的五级流水线结构,其中包括RV32I基本指令集、M和F扩展指令集,以AXI4-Lite为片内总线并挂载UART、SPI、TIMER等基本外设。在FPGA上对SoC功能进行软硬件协同仿真测试,测试结果显示,CPU CoreMark跑分结果为3.31 CoreMark/MHz,并能完整运行外设程序,实现了完整的SoC功能设计。
-
关键词
RISC-V
浮点处理单元
片上系统
五级流水线
FPGA
AXI4-Lite
-
Keywords
RISC-V
floating-point processing unit
system-on-chip
five-stage pipeline
FPGA
AXI4-Lite
-
分类号
TN912.3-34
[电子电信—通信与信息系统]
TP332
[自动化与计算机技术—计算机系统结构]
-
-
题名针对PowerPC的用户定义协处理器设计技术研究
- 2
-
-
作者
刘巩
常青
张永亮
-
机构
国防科学技术大学ATR
-
出处
《现代电子技术》
2007年第24期73-75,78,共4页
-
文摘
基于PowerPC开发实时片上系统时,为了提高处理能力,可能需要设计相应的辅助处理单元APU,让硬件APU执行PowerPC处理较慢的指令,最后达到提高整个系统实时性的目的。对浮点处理单元FPU的处理机制和工作方式做了简单介绍,并在此基础上对用户定义APU的设计及应用做了研究。
-
关键词
PowerPC辅助处理器单元
协处理器
浮点处理单元
-
Keywords
PowerPC
auxiliary processor unit
FCM
floating point unit
-
分类号
TP302.7
[自动化与计算机技术—计算机系统结构]
TN41
[电子电信—微电子学与固体电子学]
-