期刊文献+
共找到45篇文章
< 1 2 3 >
每页显示 20 50 100
一种11bit流水线高速模数转换器 被引量:1
1
作者 黄政 蔡孟冶 姜岩峰 《半导体技术》 CAS 北大核心 2024年第6期561-568,共8页
为解决流水线模数转换器(ADC)在连续工作时功耗高、电容器匹配度有限以及运算放大器大摆幅输出信号下线性度下降的问题,基于0.5μm BCD工艺,设计了一款11 bit流水线高速ADC。提出了无采样保持放大器、幅度减半和多位量化相结合的设计方... 为解决流水线模数转换器(ADC)在连续工作时功耗高、电容器匹配度有限以及运算放大器大摆幅输出信号下线性度下降的问题,基于0.5μm BCD工艺,设计了一款11 bit流水线高速ADC。提出了无采样保持放大器、幅度减半和多位量化相结合的设计方法,使ADC在大摆幅信号下有足够的线性度来处理信号,同时使电容数模转换器(DAC)的匹配精度满足ADC分辨率的要求,极大地降低了对电容阵列几何参数的匹配精度要求,具有较低的功耗。采用Cadence Virtuoso设计版图,测试结果表明,芯片的微分非线性(DNL)在-0.5~+0.5 LSB范围内,有效位数(ENOB)为10.61 bit,功耗为97 mW,获得了较好的性能。 展开更多
关键词 流水线模数转换器(ADC) 幅度减半 无采样保持 线性度 多位量化 电容失配 有效位数(ENOB)
在线阅读 下载PDF
流水线模数转换器的一种数字校准技术 被引量:5
2
作者 贾华宇 陈贵灿 +2 位作者 程军 张鸿 沈磊 《西安交通大学学报》 EI CAS CSCD 北大核心 2008年第8期991-995,共5页
为了降低流水线模数转换器中数字校准电路的规模和功耗,提出了一种新的基于信号统计规律的后台数字校准技术.该技术采用自适应搜索算法和二元单调函数的幅值增量比较算法,分别对基于信号统计规律的数字校准技术中的距离估计电路和查找... 为了降低流水线模数转换器中数字校准电路的规模和功耗,提出了一种新的基于信号统计规律的后台数字校准技术.该技术采用自适应搜索算法和二元单调函数的幅值增量比较算法,分别对基于信号统计规律的数字校准技术中的距离估计电路和查找表进行优化设计,减少了距离估计所需的数字电路和查找表所需的ROM空间,极大地降低了数字电路的规模和功耗.应用该校准技术实现了一个12位、采样率为4×107s-1的流水线模数转换器.测试结果表明,同优化前相比,该芯片数字电路的功耗降低了93%,所需ROM空间减小了95%.整个芯片采用SMIC 0.18μm CMOS工艺设计,总功耗为210 mW,芯片面积为3.3 mm×3.7 mm. 展开更多
关键词 流水线模数转换 数字校准 自适应搜索 幅值增量比较
在线阅读 下载PDF
流水线模数转换器的一种数字校准技术 被引量:5
3
作者 贾华宇 陈贵灿 +2 位作者 程军 张鸿 沈磊 《西安交通大学学报》 EI CAS CSCD 北大核心 2008年第6期759-759,共1页
为了降低流水线模数转换器中数字校准电路的规模和功耗,提出了一种新的基于信号统计规律的后台数字校准技术.该技术采用自适应搜索算法和二元单调函数的幅值增量比较算法,分别对基于信号统计规律的数字校准技术中的距离估计电路和查... 为了降低流水线模数转换器中数字校准电路的规模和功耗,提出了一种新的基于信号统计规律的后台数字校准技术.该技术采用自适应搜索算法和二元单调函数的幅值增量比较算法,分别对基于信号统计规律的数字校准技术中的距离估计电路和查找表进行了优化设计,减少了距离估计所需的数字电路和查找表所需的ROM空间,极大地降低了数字电路的规模和功耗.应用该校准技术实现了一个12位、采样率为4×10^7s^-1的流水线模数转换器.测试结果表明,同优化前相比,该芯片数字电路的功耗降低了93%, 展开更多
关键词 流水线模数转换 校准技术 自适应搜索算法 种数 数字电路 校准电路 统计规律 优化设计
在线阅读 下载PDF
一种用于流水线模数转换器的电容失配校准方法 被引量:3
4
作者 李福乐 李冬梅 +1 位作者 张春 王志华 《电子学报》 EI CAS CSCD 北大核心 2002年第11期1704-1706,共3页
对于流水线模数转换器来说 ,电容失配是一种主要的非线性误差源 .为了减小电容失配误差 ,本文提出了一种电容失配校准的方法 .该方法通过一种电荷相加、电容交换和电荷反转移的电路技术 ,可将电容失配误差减小至其 2次项 .动态模型仿真... 对于流水线模数转换器来说 ,电容失配是一种主要的非线性误差源 .为了减小电容失配误差 ,本文提出了一种电容失配校准的方法 .该方法通过一种电荷相加、电容交换和电荷反转移的电路技术 ,可将电容失配误差减小至其 2次项 .动态模型仿真演示了一个由 4 bit电容匹配精度实现 12 bit积分非线性 (INL)的例子 ,验证了电容失配校准的有效性 .与传统电路相比 ,该方法只需在模拟电路中增加几个开关 ,因此电路实现仍然简单 .另一方面 ,由于一个转换周期需要 2个以上的时钟相 ,会影响模数转换的速度 .因此 ,该方法适用于中等高速。 展开更多
关键词 流水线模数转换 电容失配校准方法 电容交换 电路技术 ADC模拟仿真
在线阅读 下载PDF
流水线模拟数字转换器的权重误差校准 被引量:1
5
作者 贾华宇 刘丽 张建国 《光学精密工程》 EI CAS CSCD 北大核心 2014年第11期3114-3121,共8页
为校准流水线模拟数字转换器(ADC)中电容失配和由运算放大器的有限开环增益引起的级间增益误差,提出了一种新的基于权重的后台校准技术。该技术将流水线ADC中存在的上述误差统一归结为各级权重的偏差,建立了一个基于权重的ADC误差模型,... 为校准流水线模拟数字转换器(ADC)中电容失配和由运算放大器的有限开环增益引起的级间增益误差,提出了一种新的基于权重的后台校准技术。该技术将流水线ADC中存在的上述误差统一归结为各级权重的偏差,建立了一个基于权重的ADC误差模型,并利用后级的数字输出来校准前级的误差。该技术在ADC末尾增加了额外的两个子级,这两个子级仅在校准过程中使用,从而使得ADC正常的模数转换过程不被中断,校准进程在后台执行。由于在校准期间和正常工作期间所有可能出现的信号路径的前7级均被校准,故进一步减小了误差,提高了精度。应用该技术实现了一个14bit,80 MS/s的流水线ADC,该芯片采用Chartered 0.18μm,1p6mCMOS工艺设计,总功耗为260mW,芯片面积为7.161mm2。实验结果显示:本文提出的校准技术可以提高ADC的精度,改善ADC的动态和静态性能。 展开更多
关键词 流水线模拟数字转换 级间增益误差 数字校准 后台校准 状态机
在线阅读 下载PDF
流水线模数转换器中的宽带电流型运算放大器 被引量:1
6
作者 贾华宇 刘丽 张建国 《光学精密工程》 EI CAS CSCD 北大核心 2014年第10期2855-2860,共6页
针对高清视频信号处理对动态范围大,运算速度快的模数转换器(ADC)的要求,提出了一种流水线宽带电流型运算放大器。该运算放大器的主放大器采用套筒式增益提高结构,辅助运算放大器用电流型放大器替代。采用电流共模反馈电路调节主运算放... 针对高清视频信号处理对动态范围大,运算速度快的模数转换器(ADC)的要求,提出了一种流水线宽带电流型运算放大器。该运算放大器的主放大器采用套筒式增益提高结构,辅助运算放大器用电流型放大器替代。采用电流共模反馈电路调节主运算放大器的支路电流以稳定输出共模电平;采用TSMC 0.18μm CMOS工艺设计电路。实验结果显示:辅助运算放大器采用源极输入,减小了信号主通路上的寄生电容,提高了整个运算放大器的电路速度。运算放大器的增益为83.19dB,相位裕度为61.6°,单位增益带宽为1.6GHz,功耗为9.3mW;在满幅度阶跃输入的情况下,输出建立时间小于1.83ns。将该运算放大器用于高清视频信号的流水线ADC中,实现了170MS/s,10bit精度的模数转换。同传统的电压型运算放大器相比,该运算放大器响应速度更快,功耗更低,可满足处理视频信号的要求。 展开更多
关键词 模数转换 运算放大器 流水线模数转换 电流模 共模反馈 增益提高
在线阅读 下载PDF
一种10位50MHz流水线模数转换器的设计 被引量:2
7
作者 王林锋 周建伟 +2 位作者 甘小伟 刘利宾 邢少川 《半导体技术》 CAS CSCD 北大核心 2012年第2期122-125,共4页
采用每级1.5 bit和每级2.5 bit相结合的方法设计了一种10位50 MHz流水线模数转换器。通过采用自举开关和增益自举技术的折叠式共源共栅运算放大器,保证了采样保持电路和级电路的性能。该电路采用华润上华(CSMC)0.5μm 5 V CMOS工艺进行... 采用每级1.5 bit和每级2.5 bit相结合的方法设计了一种10位50 MHz流水线模数转换器。通过采用自举开关和增益自举技术的折叠式共源共栅运算放大器,保证了采样保持电路和级电路的性能。该电路采用华润上华(CSMC)0.5μm 5 V CMOS工艺进行版图设计和流片验证,芯片面积为5.5 mm2。测试结果表明:该模数转换器在采样频率为50 MHz,输入信号频率为30 kHz时,信号加谐波失真比(SNDR)为56.5 dB,无杂散动态范围(SFDR)为73.9 dB。输入频率为20 MHz时,信号加谐波失真比为52.1 dB,无杂散动态范围为65.7 dB。 展开更多
关键词 流水线模数转换 采样保持电路 运算放大器 自举开关 增益自举
在线阅读 下载PDF
10bit 40MS/s流水线模数转换器的研制 被引量:1
8
作者 陈利杰 周玉梅 卫宝跃 《半导体技术》 CAS CSCD 北大核心 2010年第7期727-731,共5页
设计了一种10 bit 40 MS/s流水线模数转换器。通过采用自举开关和增益提升的套筒式共源共栅运放,保证了采样保持电路和级电路的性能。该模数转换器采用TSMC0.35μmCMOS3.3 V工艺流片验证,芯片核心面积为5.6 mm2。测试结果表明,该模数转... 设计了一种10 bit 40 MS/s流水线模数转换器。通过采用自举开关和增益提升的套筒式共源共栅运放,保证了采样保持电路和级电路的性能。该模数转换器采用TSMC0.35μmCMOS3.3 V工艺流片验证,芯片核心面积为5.6 mm2。测试结果表明,该模数转换器在采样率为40 MHz输入频率为280 kHz时,获得54.5 dB的信噪比和60.2 dB的动态范围;在采样率为46 MHz输入频率为12.6 MHz时,获得52.1 dB的信噪比和60.6 dB的动态范围。 展开更多
关键词 流水线模数转换 采样保持电路 运算放大器 自举开关
在线阅读 下载PDF
12bit 10MS/s流水线结构模数转换器 被引量:2
9
作者 杨战鹏 叶星宁 《半导体技术》 CAS CSCD 北大核心 2011年第1期59-62,共4页
介绍了12 bit,10 MS/s流水线结构的模数转换器IP核设计。为了实现低功耗,在采样电容和运放逐级缩减的基础上,电路设计中还采用了没有传统前端采样保持放大器的第一级流水线结构,并且采用了运放共享技术。瞬态噪声的仿真结果表明,在10 MH... 介绍了12 bit,10 MS/s流水线结构的模数转换器IP核设计。为了实现低功耗,在采样电容和运放逐级缩减的基础上,电路设计中还采用了没有传统前端采样保持放大器的第一级流水线结构,并且采用了运放共享技术。瞬态噪声的仿真结果表明,在10 MHz采样率和295 kHz输入信号频率下,由该方法设计的ADC可以达到92.56 dB的无杂散动态范围,72.97 dB的信号噪声失调比,相当于11.83个有效位数,并且在5 V供电电压下的功耗仅为44.5 mW。 展开更多
关键词 流水线模数转换 运放共享 去除前端采样保持 采样率 片上系统
在线阅读 下载PDF
一种数字域自校正流水线模数转换器改进结构 被引量:1
10
作者 李淼 陈后鹏 戎蒙恬 《上海交通大学学报》 EI CAS CSCD 北大核心 2004年第5期738-742,746,共6页
研究了对流水线模数转换器级间增益误差进行补偿的数字域自校正算法,提出了一种适用于数字域自校正的改进的流水线结构.该结构通过对参考电压的调整,避免了以往自校正结构中产生丢失码字、降低输入范围的现象.结果表明,校正后系统的线... 研究了对流水线模数转换器级间增益误差进行补偿的数字域自校正算法,提出了一种适用于数字域自校正的改进的流水线结构.该结构通过对参考电压的调整,避免了以往自校正结构中产生丢失码字、降低输入范围的现象.结果表明,校正后系统的线性度有了大幅度的提升. 展开更多
关键词 流水线模数转换 数字域自校正 线性度
在线阅读 下载PDF
0.13μm标准CMOS工艺的高可靠流水线模数转换器
11
作者 周宗坤 黄水根 +1 位作者 董业民 林敏 《国防科技大学学报》 EI CAS CSCD 北大核心 2018年第6期165-170,共6页
针对航空航天电子系统对高性能模数转换器的需求,采用0. 13μm标准互补金属氧化物半导体工艺,设计可以在极端温度和空间辐射环境中稳定可靠工作的12位分辨率、50 MS/s采样率的流水线模数转换器。通过采用无采样保持电路以及抗辐射电路... 针对航空航天电子系统对高性能模数转换器的需求,采用0. 13μm标准互补金属氧化物半导体工艺,设计可以在极端温度和空间辐射环境中稳定可靠工作的12位分辨率、50 MS/s采样率的流水线模数转换器。通过采用无采样保持电路以及抗辐射电路和版图加固等技术,在减小功耗的同时有效地削弱总剂量辐射效应的影响。测试结果表明:在-55~125℃温度范围内以及150 krad(Si)的总剂量辐照条件下,得到大于64 dB的信噪比、大于73. 5 dB的无杂散动态范围和最大0. 22 dB的微分非线性。 展开更多
关键词 流水线模数转换 无采样保持电路 总剂量辐射效应 版图加固技术
在线阅读 下载PDF
用于电荷域流水线ADC的1.5位子级电路 被引量:5
12
作者 黄嵩人 陈珍海 +3 位作者 张鸿 李雪 钱宏文 于宗光 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2016年第6期170-175,共6页
针对高速高精度模数转换器的性能依赖于高增益带宽积运放而导致较大功耗的问题,提出了一种基于斗链式电荷器件的电荷域流水线1.5位子级电路.该子级电路使用增强型电荷传输电路来实现电荷传输和余量电荷计算,去除了传统流水线模数转换器... 针对高速高精度模数转换器的性能依赖于高增益带宽积运放而导致较大功耗的问题,提出了一种基于斗链式电荷器件的电荷域流水线1.5位子级电路.该子级电路使用增强型电荷传输电路来实现电荷传输和余量电荷计算,去除了传统流水线模数转换器中的高性能运放,可大大降低模数转换器的功耗.基于所提出的1.5位子级电路,在0.18μm CMOS工艺条件下,设计了一款10位、250MS/s电荷域流水线模数转换器.测试结果表明,该模数转换器样片在全速采样时对于9.9MHz正弦输入信号转换得到的无杂散动态范围为644dB,信噪失真比为56.9dB,而功耗为45mW. 展开更多
关键词 流水线模数转换 流水线子级电路 电荷域
在线阅读 下载PDF
双通道可重构14 bit 125 MS/s流水线ADC 被引量:2
13
作者 张惠国 陈珍海 +3 位作者 孙伟锋 周德金 于宗光 魏敬和 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2017年第4期649-654,共6页
提出了一种双通道可重构14 bit 125 MS/s流水线模数转换器(ADC).该双通道14 bit ADC可工作在并行双通道14 bit 125 MS/s、时间交织14 bit 250 MS/s以及求和15 bit 125 MS/s三种模式.为抑制通道间失配误差的影响,提出一种数模混合前台校... 提出了一种双通道可重构14 bit 125 MS/s流水线模数转换器(ADC).该双通道14 bit ADC可工作在并行双通道14 bit 125 MS/s、时间交织14 bit 250 MS/s以及求和15 bit 125 MS/s三种模式.为抑制通道间失配误差的影响,提出一种数模混合前台校准技术.为减少ADC输出端口数目,数据输出由高速串行数据发送器驱动,并且其工作模式有1.75,2,3.5 Gbit/s三种.该ADC电路采用0.18μm 1P5M 1.8 V CMOS工艺实现,测试结果表明,对于相同的10.1 MHz的输入信号,该ADC电路在14 bit 125 MS/s模式下的SNR和SFDR分别为72.5 dBFS和83.1dB,在14 bit 250 MS/s模式下的SNR和SFDR分别为71.3 dBFS和77.6 dB,在15 bit 125 MS/s模式下的SNR和SFDR分别为75.3 dBFS和87.4 dB.芯片总体功耗为461 mW,单通道ADC内核功耗为210 mW,面积为1.3×4 mm^2. 展开更多
关键词 流水线模数转换 可重构 时间交织 电流模发送器
在线阅读 下载PDF
一种基于伪随机动态补偿的12位250 MS/s流水线ADC 被引量:2
14
作者 于宗光 陈珍海 +2 位作者 吴俊 邹家轩 季惠才 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第5期902-906,共5页
提出了一种基于伪随机补偿技术的流水线模数转换器(ADC)子级电路.该子级电路能够对比较器失调和电容失配误差进行实时动态补偿.误差补偿采用伪随机序列控制比较器阵列中参考比较电压的方式实现.比较器的高低位被随机分配,以消除各比较... 提出了一种基于伪随机补偿技术的流水线模数转换器(ADC)子级电路.该子级电路能够对比较器失调和电容失配误差进行实时动态补偿.误差补偿采用伪随机序列控制比较器阵列中参考比较电压的方式实现.比较器的高低位被随机分配,以消除各比较器固有失调对量化精度的影响,同时子ADC输出的温度计码具有伪随机特性,可进一步消除MDAC电容失配误差对余量输出的影响.基于该子级电路设计了一种12位250 MS/s流水线ADC,电路采用0.18μm 1P5M1.8 V CMOS工艺实现,面积为2.5 mm2.测试结果表明,该ADC在全速采样条件下对20 MHz输入信号的信噪比(SNR)为69.92 dB,无杂散动态范围(SFDR)为81.17 dB,积分非线性误差(INL)为-0.4^+0.65 LSB,微分非线性误差(DNL)为-0.2^+0.15 LSB,功耗为320 mW. 展开更多
关键词 流水线模数转换 失调误差 电容失配误差 动态补偿 伪随机码
在线阅读 下载PDF
8位CMOS双通道流水线ADC仿真设计 被引量:2
15
作者 吴衍 成立 +3 位作者 王鹏程 杨宁 王改 王振宇 《半导体技术》 CAS CSCD 北大核心 2010年第1期14-17,共4页
设计了一种8位1.2V,1GS/s双通道流水线A/D转换器(ADC)。所设计ADC对1.5位增益D/A转换电路(MDAC)中的流水线双通道结构进行改进,其中设置有双通道流水线时分复用运算放大器和双/单通道快闪式ADC,以简化结构并提高速度;在系统前置采样/保... 设计了一种8位1.2V,1GS/s双通道流水线A/D转换器(ADC)。所设计ADC对1.5位增益D/A转换电路(MDAC)中的流水线双通道结构进行改进,其中设置有双通道流水线时分复用运算放大器和双/单通道快闪式ADC,以简化结构并提高速度;在系统前置采样/保持器中加设由单一时间信号驱动的开关线性化控制(SLC)电路,以解决两条通道之间的采样歪扭和时序失调问题。用90nm标准CMOS工艺对所设计的流水线ADC进行仿真试验,结果表明,室温下所设计ADC的信噪比SNR为32.7dB,无杂散动态范围SFDR为42.3dB,它的分辨率、功耗PD和采样速率SR分别为8位、23mW和1GS/s,从而满足了高速、高精度和低功耗的应用需要。 展开更多
关键词 双通道 CMOS工艺 流水线A/D转换 高采样速率 低功耗
在线阅读 下载PDF
用于流水线ADC的无采样保持运放前端电路 被引量:3
16
作者 陈迪平 张仁梓 +2 位作者 曹伦武 陈卓俊 曾健平 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2020年第10期86-91,共6页
为了降低流水线模数转换器功耗与提升输入信号范围,设计了一种无采样保持运放前端电路.移除采样保持运放降低了功耗,并改进开关时序进一步降低电路功耗;同时改进传统开关电容比较器输入,使得模数转换器可达到0~3.3 V满电源电压的量化范... 为了降低流水线模数转换器功耗与提升输入信号范围,设计了一种无采样保持运放前端电路.移除采样保持运放降低了功耗,并改进开关时序进一步降低电路功耗;同时改进传统开关电容比较器输入,使得模数转换器可达到0~3.3 V满电源电压的量化范围.将设计的无采样保持运放前端电路应用在一款低功耗12位50 MS/s流水线模数转换器进行验证,采用0.18μm 1P6M工艺进行流片,芯片面积为1.95 mm2.测试结果表明:3.3 V电压下,采样率为50 MS/s、输入信号频率为5.03 MHz时,信噪失真比(SNDR)为64.67 dB,无杂散动态范围(SFDR)为72.9 dB,功耗为65 mW. 展开更多
关键词 流水线模数转换 无采样保持运放 孔径误差 开关电容比较器
在线阅读 下载PDF
一种应用于流水线ADC数字校准算法及实现 被引量:1
17
作者 吴俊杰 朱从益 刘海涛 《现代雷达》 CSCD 北大核心 2014年第9期44-48,共5页
数字校准技术是实现高性能流水线模数转换器(ADC)的关键技术之一。文中对流水线ADC结构进行了分析,研究了误差来源,提出了一种数字校准方案。该方案采用有限状态机的方法实现,运用Verilog HDL语言完成了电路硬件描述,并完成了物理实现,... 数字校准技术是实现高性能流水线模数转换器(ADC)的关键技术之一。文中对流水线ADC结构进行了分析,研究了误差来源,提出了一种数字校准方案。该方案采用有限状态机的方法实现,运用Verilog HDL语言完成了电路硬件描述,并完成了物理实现,在功能和时序上实现了内部电路协调高效地工作。该算法适用于每级1.5 bit和多bit的子级转换电路。实现结果表明:用该硬件实现方法设计的数字校准系统能够有效地校准电容失配引起的误差,电路实现简单,可靠性好,对模拟电路的改动较小,满足高性能ADC的要求。 展开更多
关键词 流水线模数转换 数字校准 电容失配
在线阅读 下载PDF
14 bit 250 MS/s电荷域流水线ADC的全定制版图设计
18
作者 张甘英 陈珍海 +1 位作者 魏敬和 于宗光 《半导体技术》 CAS CSCD 北大核心 2016年第8期575-579,共5页
介绍了一种采用0.18μm 1P6M 1.8 V CMOS工艺的14 bit 250 MS/s电荷域流水线模数转换器(ADC)的全定制版图设计。为提高ADC性能,设计了一种基于标准CMOS工艺、适用于高速高精度电荷域流水线ADC的版图布局方式。版图实现过程中还综合使... 介绍了一种采用0.18μm 1P6M 1.8 V CMOS工艺的14 bit 250 MS/s电荷域流水线模数转换器(ADC)的全定制版图设计。为提高ADC性能,设计了一种基于标准CMOS工艺、适用于高速高精度电荷域流水线ADC的版图布局方式。版图实现过程中还综合使用了分布式的电源、地线、时钟网络拓扑结构。测试结果表明,该ADC电路在全速采样条件下对于20.1 MHz的输入信号得到的信噪比(SNR)为69.9 d BFS,功耗为230 m W。芯片面积为2.6 mm×4 mm,版图设计较好地实现了ADC电路性能。 展开更多
关键词 流水线模数转换 电荷域 版图设计 子级电路 高速 高精度
在线阅读 下载PDF
用于12 bit 250 MS/s流水线ADC的运算放大器设计
19
作者 钱宏文 程松 +2 位作者 李现坤 陈珍海 于宗光 《半导体技术》 CAS CSCD 北大核心 2015年第5期353-357,共5页
设计了一种应用于12 bit 250 MS/s采样频率的流水线模数转换器(ADC)的运算放大器电路。该电路采用全差分两级结构以达到足够的增益和信号摆幅;采用一种改进的频率米勒补偿方法实现次极点的"外推",减小了第二级支路所需的电流... 设计了一种应用于12 bit 250 MS/s采样频率的流水线模数转换器(ADC)的运算放大器电路。该电路采用全差分两级结构以达到足够的增益和信号摆幅;采用一种改进的频率米勒补偿方法实现次极点的"外推",减小了第二级支路所需的电流,并达到了更大的单位增益带宽。该电路运用于一种12 bit 250 MS/s流水线ADC的各级余量增益放大器(MDAC),并采用0.18μm 1P5M 1.8 V CMOS工艺实现。测试结果表明,该ADC电路在全速采样条件下对于20 MHz的输入信号得到的信噪比(SNR)为69.92 d B,无杂散动态范围(SFDR)为81.17 d B,整个ADC电路的功耗为320 m W。 展开更多
关键词 流水线模数转换器(ADC) 运算放大器 米勒补偿 余量增益放大器(MDAC) 开关电容
在线阅读 下载PDF
13bit 50MS/s CMOS流水线ADC的设计
20
作者 郭睿 李福乐 张春 《半导体技术》 CAS CSCD 北大核心 2009年第10期1022-1026,共5页
介绍了一种新的流水线ADC校准算法,并利用该校准算法完成了一个13 bit,50MS/s流水线ADC的设计。该校准算法对级电路的比较器和后级电路的输出码字的出现频率进行统计,得到各个级电路输出位的真实权值,可以同时校准多种非理想因素如运放... 介绍了一种新的流水线ADC校准算法,并利用该校准算法完成了一个13 bit,50MS/s流水线ADC的设计。该校准算法对级电路的比较器和后级电路的输出码字的出现频率进行统计,得到各个级电路输出位的真实权值,可以同时校准多种非理想因素如运放有限增益、电容失配等造成的误差。电路采用UMC0.18μm混合工艺,1.8V电源电压。通过SPECTRE仿真获得晶体管级级电路的输入输出关系,将其结果导入顶层行为级模型进行校准。仿真结果表明,在50MHz采样率、5MHz输入信号下,通过校准算法SFDR由44.1dB提升至102.2dB,SNDR由40.9dB提升至79.9dB,ENOB由6.5bit提升至12.98bit。 展开更多
关键词 流水线模数转换 数字后台校准 运放有限直流增益 电容失配
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部