期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
7
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
SRAM泄漏功耗分析和估算
被引量:
1
1
作者
陈志强
潘兰芳
+1 位作者
吴秀山
吴晓波
《微电子学与计算机》
CSCD
北大核心
2010年第11期77-81,共5页
SRAM的泄漏功耗是超大规模集成电路设计中需要满足的一个重要指标,对SRAM泄漏功耗的估算也是设计中需要解决的一个重要问题.通过分析SRAM的结构组成,建立各组成部分在不同工作状态下的泄漏功耗模型,利用建立模型进行功耗估算.仿真结果表...
SRAM的泄漏功耗是超大规模集成电路设计中需要满足的一个重要指标,对SRAM泄漏功耗的估算也是设计中需要解决的一个重要问题.通过分析SRAM的结构组成,建立各组成部分在不同工作状态下的泄漏功耗模型,利用建立模型进行功耗估算.仿真结果表明,建立的模型能够对不同尺寸的SRAM的泄漏功耗进行快速的估算,而且误差可以接受.
展开更多
关键词
功
耗
估算
泄漏功耗
SRAM
功
耗
模型
在线阅读
下载PDF
职称材料
CMOS电路泄漏功耗估算与降低方法研究
被引量:
1
2
作者
陈志强
吴晓波
严晓浪
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2006年第5期772-776,809,共6页
为了减小深亚微米互补金属氧化物半导体(CMOS)电路待机模式下的泄漏功耗,须寻找使电路泄漏功耗最低的最小泄漏向量(MLV).为此,提出了一种基于泄漏功耗库的线性规划功耗模型,并在此基础上提出了基于改进的遗传算法搜索电路MLV的方法.线...
为了减小深亚微米互补金属氧化物半导体(CMOS)电路待机模式下的泄漏功耗,须寻找使电路泄漏功耗最低的最小泄漏向量(MLV).为此,提出了一种基于泄漏功耗库的线性规划功耗模型,并在此基础上提出了基于改进的遗传算法搜索电路MLV的方法.线性规划模型根据电路泄漏功耗库中各个基本单元的状态对应的泄漏功耗值,来估算整个门级电路的泄漏功耗.遗传算法利用线性规划模型作为评价函数,通过对输入向量集进行自然选择、交叉、变异操作,搜索使电路泄漏功耗最低的MLV.仿真结果表明,搜索到的MLV可以显著降低电路的泄漏功耗,而且易于实现,能够应用于超大规模集成电路泄漏功耗的估计和降低.
展开更多
关键词
泄漏功耗
估算
最小
泄漏
向量
遗传算法
待机模式
在线阅读
下载PDF
职称材料
面向访问需求的数据缓存泄漏功耗管理方法
被引量:
1
3
作者
王箫音
佟冬
+1 位作者
孙含欣
程旭
《电子学报》
EI
CAS
CSCD
北大核心
2009年第2期362-366,共5页
本文提出面向访问需求的数据缓存泄漏功耗管理方法,根据访存指令对数据缓存的访问需求控制数据缓存的活动.当流水线中未发现访存指令时,将整个数据缓存保持在非活跃状态;而当发现访存指令进入流水线时,采用两种数据缓存访问控制策略以...
本文提出面向访问需求的数据缓存泄漏功耗管理方法,根据访存指令对数据缓存的访问需求控制数据缓存的活动.当流水线中未发现访存指令时,将整个数据缓存保持在非活跃状态;而当发现访存指令进入流水线时,采用两种数据缓存访问控制策略以及对这两种策略的动态选择机制,在流水线早期捕获访存地址的访问需求,对数据缓存的活动作出精细控制.实验结果表明,在平均情况下,本文方法将数据缓存的泄漏功耗降低85.4%,而处理器性能提升4.41%,比传统方法在功耗与性能方面均达到更优结果.
展开更多
关键词
嵌入式处理器
数据缓存
泄漏功耗
在线阅读
下载PDF
职称材料
基于簇的寄存器堆功耗管理方法
被引量:
2
4
作者
孙含欣
佟冬
+1 位作者
袁鹏
程旭
《电子学报》
EI
CAS
CSCD
北大核心
2008年第2期278-284,共7页
本文采用软硬件协同设计技术,提出以寄存器簇为粒度对嵌入式处理器寄存器堆进行功耗管理的方法.在软件方面,面向寄存器簇的编译优化使循环程序段中寄存器的编号尽可能相邻;在硬件方面,采用寄存器簇缓冲器过滤对寄存器堆的访问并降低其...
本文采用软硬件协同设计技术,提出以寄存器簇为粒度对嵌入式处理器寄存器堆进行功耗管理的方法.在软件方面,面向寄存器簇的编译优化使循环程序段中寄存器的编号尽可能相邻;在硬件方面,采用寄存器簇缓冲器过滤对寄存器堆的访问并降低其动态功耗,采用基于寄存器簇的动态电压调节电路和门控预充电路降低存储单元和位线的泄漏功耗.实验结果表明,本文方法将寄存器堆的总功耗降低约44.7%,比传统方法达到了功耗、面积和延迟的更优折衷.
展开更多
关键词
嵌入式处理器
寄存器堆
寄存器簇
动态
功
耗
泄漏功耗
在线阅读
下载PDF
职称材料
RSA差分功耗分析攻击及防护措施
5
作者
孙海涛
赵强
马雨昕
《吉林大学学报(信息科学版)》
CAS
2009年第3期309-313,共5页
为了成功实现对RSA密码芯片的破解,从密码芯片的功耗泄漏机理入手,研究了差分功耗分析理论,针对RSA密码算法进行了差分功耗分析实验,验证了差分功耗分析对破解RSA密码算法的可行性,并提出了基于随机扫描的掩模模幂算法作为抵御差分功耗...
为了成功实现对RSA密码芯片的破解,从密码芯片的功耗泄漏机理入手,研究了差分功耗分析理论,针对RSA密码算法进行了差分功耗分析实验,验证了差分功耗分析对破解RSA密码算法的可行性,并提出了基于随机扫描的掩模模幂算法作为抵御差分功耗分析的防护措施。
展开更多
关键词
功
耗
泄漏
差分
功
耗
分析
RSA芯片
防护措施
在线阅读
下载PDF
职称材料
电路分区自比较的硬件木马检测方法
被引量:
1
6
作者
徐皓
易茂祥
+2 位作者
金礼玉
梁华国
鲁迎春
《合肥工业大学学报(自然科学版)》
CAS
北大核心
2022年第12期1630-1636,共7页
硬件木马(hardware Trojan,HT)已成为集成电路安全的主要威胁之一,HT检测是电路安全性设计的基础,传统基于门级特性描述的HT检测方法所得到的参数需要引入黄金模型进行比较,导致检测难度大和成本高。文章提出一种基于电路分区自比较的H...
硬件木马(hardware Trojan,HT)已成为集成电路安全的主要威胁之一,HT检测是电路安全性设计的基础,传统基于门级特性描述的HT检测方法所得到的参数需要引入黄金模型进行比较,导致检测难度大和成本高。文章提出一种基于电路分区自比较的HT检测方法。首先在门级网表层将电路划分为多个区域,提取各区域电路的泄漏功耗参数;然后通过线性回归算法计算得到各区域电路的HT比例因子;最后采用自比较策略,利用所获得的木马比例因子直接实现HT检测。通过实验将该检测方法应用于ISCAS-85基准电路的HT检测,结果表明,当木马电路占基准电路的门数比例大于0.04%时,可以实现电路HT的准确检测。
展开更多
关键词
硬件木马(HT)
泄漏功耗
线性回归
分区
木马检测
在线阅读
下载PDF
职称材料
深亚微米下芯片后端物理设计方法学研究
被引量:
5
7
作者
曾宏
《中国集成电路》
2010年第2期30-35,49,共7页
随着摩尔定律的发展,90/65nm工艺下的大规模芯片越来越多,后端物理设计变得更加复杂,遇到了很多新问题,如高集成度、层次化设计、泄漏功耗、多角落-多模式、串扰噪声等,签收的标准也发生了变化。因此必须改进物理设计方法学,适应新的情...
随着摩尔定律的发展,90/65nm工艺下的大规模芯片越来越多,后端物理设计变得更加复杂,遇到了很多新问题,如高集成度、层次化设计、泄漏功耗、多角落-多模式、串扰噪声等,签收的标准也发生了变化。因此必须改进物理设计方法学,适应新的情况,来取得流片成功。
展开更多
关键词
90/65nm
后端设计
集成度
层次化设计
串扰噪声
多模式-多角落
泄漏功耗
动态电压降
签收
在线阅读
下载PDF
职称材料
题名
SRAM泄漏功耗分析和估算
被引量:
1
1
作者
陈志强
潘兰芳
吴秀山
吴晓波
机构
中国计量学院机电工程学院
浙江大学VLSI设计研究所
出处
《微电子学与计算机》
CSCD
北大核心
2010年第11期77-81,共5页
基金
浙江省自然科学基金项目(Y1090380)
文摘
SRAM的泄漏功耗是超大规模集成电路设计中需要满足的一个重要指标,对SRAM泄漏功耗的估算也是设计中需要解决的一个重要问题.通过分析SRAM的结构组成,建立各组成部分在不同工作状态下的泄漏功耗模型,利用建立模型进行功耗估算.仿真结果表明,建立的模型能够对不同尺寸的SRAM的泄漏功耗进行快速的估算,而且误差可以接受.
关键词
功
耗
估算
泄漏功耗
SRAM
功
耗
模型
Keywords
power estimation
leakage power
SRAM
power model
分类号
TN47 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
CMOS电路泄漏功耗估算与降低方法研究
被引量:
1
2
作者
陈志强
吴晓波
严晓浪
机构
浙江大学超大规模集成电路设计研究所
出处
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2006年第5期772-776,809,共6页
基金
国家自然科学基金资助项目(90207001)
文摘
为了减小深亚微米互补金属氧化物半导体(CMOS)电路待机模式下的泄漏功耗,须寻找使电路泄漏功耗最低的最小泄漏向量(MLV).为此,提出了一种基于泄漏功耗库的线性规划功耗模型,并在此基础上提出了基于改进的遗传算法搜索电路MLV的方法.线性规划模型根据电路泄漏功耗库中各个基本单元的状态对应的泄漏功耗值,来估算整个门级电路的泄漏功耗.遗传算法利用线性规划模型作为评价函数,通过对输入向量集进行自然选择、交叉、变异操作,搜索使电路泄漏功耗最低的MLV.仿真结果表明,搜索到的MLV可以显著降低电路的泄漏功耗,而且易于实现,能够应用于超大规模集成电路泄漏功耗的估计和降低.
关键词
泄漏功耗
估算
最小
泄漏
向量
遗传算法
待机模式
Keywords
leakage power estimation
MLV
genetic algorithm
standby mode
分类号
TN47 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
面向访问需求的数据缓存泄漏功耗管理方法
被引量:
1
3
作者
王箫音
佟冬
孙含欣
程旭
机构
北京大学微处理器研究开发中心
出处
《电子学报》
EI
CAS
CSCD
北大核心
2009年第2期362-366,共5页
基金
国家863高技术研究发展计划(No.2006AA010202)
文摘
本文提出面向访问需求的数据缓存泄漏功耗管理方法,根据访存指令对数据缓存的访问需求控制数据缓存的活动.当流水线中未发现访存指令时,将整个数据缓存保持在非活跃状态;而当发现访存指令进入流水线时,采用两种数据缓存访问控制策略以及对这两种策略的动态选择机制,在流水线早期捕获访存地址的访问需求,对数据缓存的活动作出精细控制.实验结果表明,在平均情况下,本文方法将数据缓存的泄漏功耗降低85.4%,而处理器性能提升4.41%,比传统方法在功耗与性能方面均达到更优结果.
关键词
嵌入式处理器
数据缓存
泄漏功耗
Keywords
embedded processor
data cache
leakage power
分类号
TP302.7 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
基于簇的寄存器堆功耗管理方法
被引量:
2
4
作者
孙含欣
佟冬
袁鹏
程旭
机构
北京大学微处理器研究开发中心
出处
《电子学报》
EI
CAS
CSCD
北大核心
2008年第2期278-284,共7页
基金
国家863高技术研究发展计划(No.2006AA010202)
文摘
本文采用软硬件协同设计技术,提出以寄存器簇为粒度对嵌入式处理器寄存器堆进行功耗管理的方法.在软件方面,面向寄存器簇的编译优化使循环程序段中寄存器的编号尽可能相邻;在硬件方面,采用寄存器簇缓冲器过滤对寄存器堆的访问并降低其动态功耗,采用基于寄存器簇的动态电压调节电路和门控预充电路降低存储单元和位线的泄漏功耗.实验结果表明,本文方法将寄存器堆的总功耗降低约44.7%,比传统方法达到了功耗、面积和延迟的更优折衷.
关键词
嵌入式处理器
寄存器堆
寄存器簇
动态
功
耗
泄漏功耗
Keywords
embedded processor
register file
register cluster
dynamic power
leakage power
分类号
TP302.7 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
RSA差分功耗分析攻击及防护措施
5
作者
孙海涛
赵强
马雨昕
机构
中国人民解放军军械工程学院火炮工程系
中国人民解放军军械工程学院计算机工程系
吉林省邮政局信息技术局
出处
《吉林大学学报(信息科学版)》
CAS
2009年第3期309-313,共5页
文摘
为了成功实现对RSA密码芯片的破解,从密码芯片的功耗泄漏机理入手,研究了差分功耗分析理论,针对RSA密码算法进行了差分功耗分析实验,验证了差分功耗分析对破解RSA密码算法的可行性,并提出了基于随机扫描的掩模模幂算法作为抵御差分功耗分析的防护措施。
关键词
功
耗
泄漏
差分
功
耗
分析
RSA芯片
防护措施
Keywords
power consumption
differential power analysis
RSA
countermeasures
分类号
TP393 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
电路分区自比较的硬件木马检测方法
被引量:
1
6
作者
徐皓
易茂祥
金礼玉
梁华国
鲁迎春
机构
合肥工业大学微电子学院
出处
《合肥工业大学学报(自然科学版)》
CAS
北大核心
2022年第12期1630-1636,共7页
基金
国家自然科学基金资助项目(61834006)
国家重大科研仪器研制资助项目(62027815)。
文摘
硬件木马(hardware Trojan,HT)已成为集成电路安全的主要威胁之一,HT检测是电路安全性设计的基础,传统基于门级特性描述的HT检测方法所得到的参数需要引入黄金模型进行比较,导致检测难度大和成本高。文章提出一种基于电路分区自比较的HT检测方法。首先在门级网表层将电路划分为多个区域,提取各区域电路的泄漏功耗参数;然后通过线性回归算法计算得到各区域电路的HT比例因子;最后采用自比较策略,利用所获得的木马比例因子直接实现HT检测。通过实验将该检测方法应用于ISCAS-85基准电路的HT检测,结果表明,当木马电路占基准电路的门数比例大于0.04%时,可以实现电路HT的准确检测。
关键词
硬件木马(HT)
泄漏功耗
线性回归
分区
木马检测
Keywords
hardware Trojan(HT)
leakage power consumption
linear regression
partition
Trojan detection
分类号
TN407 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
深亚微米下芯片后端物理设计方法学研究
被引量:
5
7
作者
曾宏
机构
芯原微电子(上海)有限公司
出处
《中国集成电路》
2010年第2期30-35,49,共7页
文摘
随着摩尔定律的发展,90/65nm工艺下的大规模芯片越来越多,后端物理设计变得更加复杂,遇到了很多新问题,如高集成度、层次化设计、泄漏功耗、多角落-多模式、串扰噪声等,签收的标准也发生了变化。因此必须改进物理设计方法学,适应新的情况,来取得流片成功。
关键词
90/65nm
后端设计
集成度
层次化设计
串扰噪声
多模式-多角落
泄漏功耗
动态电压降
签收
Keywords
90/65nm
backend design
cell density
hierarchical design flow
crosstalk
multi-corner multi-mode
leakage power
dynamic IR-Drop
signoff
分类号
TN402 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
SRAM泄漏功耗分析和估算
陈志强
潘兰芳
吴秀山
吴晓波
《微电子学与计算机》
CSCD
北大核心
2010
1
在线阅读
下载PDF
职称材料
2
CMOS电路泄漏功耗估算与降低方法研究
陈志强
吴晓波
严晓浪
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2006
1
在线阅读
下载PDF
职称材料
3
面向访问需求的数据缓存泄漏功耗管理方法
王箫音
佟冬
孙含欣
程旭
《电子学报》
EI
CAS
CSCD
北大核心
2009
1
在线阅读
下载PDF
职称材料
4
基于簇的寄存器堆功耗管理方法
孙含欣
佟冬
袁鹏
程旭
《电子学报》
EI
CAS
CSCD
北大核心
2008
2
在线阅读
下载PDF
职称材料
5
RSA差分功耗分析攻击及防护措施
孙海涛
赵强
马雨昕
《吉林大学学报(信息科学版)》
CAS
2009
0
在线阅读
下载PDF
职称材料
6
电路分区自比较的硬件木马检测方法
徐皓
易茂祥
金礼玉
梁华国
鲁迎春
《合肥工业大学学报(自然科学版)》
CAS
北大核心
2022
1
在线阅读
下载PDF
职称材料
7
深亚微米下芯片后端物理设计方法学研究
曾宏
《中国集成电路》
2010
5
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部