-
题名一种面积优化的内插滤波器的设计及实现
被引量:1
- 1
-
-
作者
李晶
吴晓波
赵津晨
-
机构
浙江大学超大规模集成电路设计研究所
-
出处
《机电工程》
CAS
2011年第7期872-875,共4页
-
基金
国家自然科学基金资助项目(60906012)
-
文摘
为节省芯片面积,设计并实现了一种面积优化的内插滤波器,该滤波器适用于Sigma-Delta音频数模转换器。采用级联多级半带滤波器加采样保持电路的系统结构以降低硬件复杂度。同时为了减少硬件开销,对半带滤波器的结构进行了改进。实现时采用了正则符号编码(CSD)以进一步减少芯片面积。通过Matlab仿真得到了其滤波器系数,经FPGA平台验证了其功能。滤波器采用TSMC 0.18μm CMOS工艺实现,核心芯片面积为0.34 mm2。测试结果表明,芯片达到了设计指标,并且在面积上有一定的优势。
-
关键词
数模转换器
内插滤波器
半带滤波器
正则符号编码
-
Keywords
digital-to-analog converter(DAC)
interpolation filter
halfband filter
canonic signed digital(CSD)
-
分类号
TP391
[自动化与计算机技术—计算机应用技术]
TN713.7
[电子电信—电路与系统]
-
-
题名宽带通信芯片中级联积分梳状插值滤波器的优化设计
被引量:5
- 2
-
-
作者
孙晨
赵毅强
刘强
李旭
-
机构
天津大学电子信息工程学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2015年第8期252-255,261,共5页
-
基金
国家科技重大专项基金资助项目"面向行业专网应用的带宽可变频点可变无线宽带射频芯片研发"(2012ZX03004008)
天津市自然科学基金资助重点项目"硬件木马检测技术的研究"(12JCZDJC20500)
-
文摘
级联积分梳状(CIC)滤波器由于其结构简单、高效等优点,经常作为宽带通信芯片中的抽取器或插值器。随着通信系统以及超大规模集成电路的发展,芯片集成密度越来越高,需要对芯片中关键模块积分梳状滤波器进行面积的优化。为此,设计一种应用于无线宽带射频芯片的CIC插值滤波器。通过位宽优化方法减少滤波器内部节点位宽,并在增益校正部分采用输出截位后的正则有符号数字量编码乘法代替全位宽二进制补码乘法。实验结果表明,与优化前的CIC插值滤波器相比,该滤波器的电路面积可优化58%左右。
-
关键词
级联积分梳状插值滤波器
宽带通信芯片
位宽优化
增益校正
正则有符号数字量编码乘法
面积优化
-
Keywords
Cascaded Integrator Comb(CIC)interpolation filter
broadband communication chip
bit width optimization
gain calibration
Canonic Signed Digit(CSD)code multiplication
area optimization
-
分类号
TN47
[电子电信—微电子学与固体电子学]
-