期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
模式语义链元建模及其应用 被引量:1
1
作者 尹剑飞 郭荷清 彭新一 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2005年第3期50-54,共5页
大粒度的模型转换是模型驱动软件开发场景下的重要技术需求,仅通过定义通用模型转换语言不足以满足这一需求,其中一个原因是通用模型转换语言工作在特定建模语言的元模型层次而非一般设计意图层次上.文中提出一种模式语义链(PSL)元建模... 大粒度的模型转换是模型驱动软件开发场景下的重要技术需求,仅通过定义通用模型转换语言不足以满足这一需求,其中一个原因是通用模型转换语言工作在特定建模语言的元模型层次而非一般设计意图层次上.文中提出一种模式语义链(PSL)元建模方法.通过重型扩展统一建模语言(UML)元模型以直接形式化描述可表达一般设计意图的模式,并应用UML动作语义和元模型继承实现模式自动生成及转换.该方法为实现一般设计意图层次上的大粒度模型转换提供了有效支持. 展开更多
关键词 模式语义链 统一建模语言 对象约束语言 设计意图 模型转换 模式自动生成
在线阅读 下载PDF
一种可扩展的格式化文件内容检查方法
2
作者 高宁 庞立会 《计算机工程与科学》 CSCD 北大核心 2012年第6期32-37,共6页
许多业务应用系统将数据以约定格式存放在文件中,通过文件传输实现远距离业务数据传送和处理。通过分析该类业务应用系统存在的安全威胁,本文首次提出了一种可扩展的格式化文件内容检查方法,设计并实现了格式化文件内容检查的原型系统FF... 许多业务应用系统将数据以约定格式存放在文件中,通过文件传输实现远距离业务数据传送和处理。通过分析该类业务应用系统存在的安全威胁,本文首次提出了一种可扩展的格式化文件内容检查方法,设计并实现了格式化文件内容检查的原型系统FFC-CIS。FFC-CIS使用正则表达式构造内容格式模板,在业务系统的数据处理之前实现文件内容的安全检查,很好地消除了数据文件被恶意篡改、非法文件传递等安全威胁。为了使内容格式模板的构建快速而便捷,本文还给出了一个基于字符串近似匹配技术的内容格式模板自动生成方法。 展开更多
关键词 正则表达式 字符串近似匹配 格式化文件 模式自动生成 可扩展
在线阅读 下载PDF
基于可测性测度的蚂蚁路径ATPG算法 被引量:1
3
作者 吴建新 容太平 《实验室研究与探索》 CAS 2008年第11期17-19,84,共4页
电路集成度和复杂度的不断增加使得电路的故障诊断越来越困难。该文在蚂蚁路径ATPG算法的基础上,引入了电路设计中的可测性分析理论,以四值动态代价分析方法(FDCM)作为蚂蚁路径搜索过程中的智能引导启发函数,实现了对原型算法的加速,并... 电路集成度和复杂度的不断增加使得电路的故障诊断越来越困难。该文在蚂蚁路径ATPG算法的基础上,引入了电路设计中的可测性分析理论,以四值动态代价分析方法(FDCM)作为蚂蚁路径搜索过程中的智能引导启发函数,实现了对原型算法的加速,并通过实验验证了该算法的良好性能。 展开更多
关键词 自动测试模式生成 蚂蚁路径 可测性分析 回值动态代价分析法
在线阅读 下载PDF
时序电路等价验证的触发器匹配 被引量:1
4
作者 张超 竺红卫 《电子与信息学报》 EI CSCD 北大核心 2014年第9期2283-2286,共4页
通常的时序电路等价性验证方法是将触发器按时序展开,从而将时序电路转化为组合电路进行验证。而一般在待验证的两个时序电路中,触发器是一一对应的,找到触发器的对应关系,时序电路的验证就会得到很大的简化。该文通过一种新的基于布尔... 通常的时序电路等价性验证方法是将触发器按时序展开,从而将时序电路转化为组合电路进行验证。而一般在待验证的两个时序电路中,触发器是一一对应的,找到触发器的对应关系,时序电路的验证就会得到很大的简化。该文通过一种新的基于布尔可满足性(SAT)算法的自动测试模式生成(ATPG)匹配模型建立联接电路,使用时序帧展开传递算法比较触发器的帧时序状态输出,同时在SAT解算中加入信息学习继承等启发式算法,将时序电路的触发器一一匹配。在ISCAS89电路上的实验结果表明,该文算法在对触发器的匹配问题上是非常有效的。 展开更多
关键词 触发器匹配 自动测试模式生成模型 布尔可满足性 时序帧递进展开 信息学习
在线阅读 下载PDF
同步时序电路中组合冗余故障识别技术
5
作者 郭希维 苏群星 谷宏强 《兵工自动化》 2007年第2期83-85,共3页
对时序电路的迭代逻辑阵列(ILA)施加组合ATPG(自动测试模式生成),可得到不可测故障识别的定理和条件,其条件针对故障电路给出。基于无故障电路的条件,其验证过程用状态图表示。并用ILA识别不可测故障均为组合冗余故障,而组合冗余故障可... 对时序电路的迭代逻辑阵列(ILA)施加组合ATPG(自动测试模式生成),可得到不可测故障识别的定理和条件,其条件针对故障电路给出。基于无故障电路的条件,其验证过程用状态图表示。并用ILA识别不可测故障均为组合冗余故障,而组合冗余故障可用长度为1的ILA实现。故可由此简化不可测故障的识别过程。并通过时序电路中的组合冗余故障识别以验证。 展开更多
关键词 不可测故障 组合冗余 迭代逻辑阵列 自动测试模式生成
在线阅读 下载PDF
基于ATPG的可测性设计在RSIC CPU的应用
6
作者 周显文 吕炳朝 石岭 《半导体技术》 CAS CSCD 北大核心 2001年第10期33-36,共4页
介绍了自动测试模式生成的测试故障模型和设计流程,以及自动测试模式生成结合可测性设计技术在测试RSIC
关键词 可测性设计 自动测试模式生成 CPU RSIC 中央处理器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部