-
题名基于FPGA的多路高速数据传输同步时延测量系统
被引量:3
- 1
-
-
作者
逄锦昊
苏涛
杨涛
熊梓成
-
机构
西安电子科技大学雷达信号处理国家重点实验室
-
出处
《电子器件》
CAS
北大核心
2015年第2期447-451,共5页
-
基金
国家自然科学基金项目(61271291)
新世纪优秀人才支持计划项目(NCET-09-0630)
-
文摘
为了测量多路高速数据传输的同步时延,设计了一种同步时延测量系统,采用FPGA的输入输出延迟单元(IODELAYE)和混合模式时钟管理器(MMCM)移动采样点位置,得到不同采样点位置的采样数据,通过计算机分析采样数据,找到传输不稳定的采样点位置,并计算出同步时延。IODELAYE保证了系统的高精度,通过与MMCM的结合,使系统具有宽量程的特点。测试结果表明,该系统性能稳定,测量误差小于0.2 ns,适用于多路高速数据传输场合。
-
关键词
高速数据传输
同步时延
现场可编程门阵列
输入输出延迟单元
混合模式时钟管理器
-
Keywords
high speed data transmission
synchronization delay
FPGA
IODELAYE
MMCM
-
分类号
TN919.3
[电子电信—通信与信息系统]
-
-
题名基于FPGA的高分辨率数字时间转换器
- 2
-
-
作者
王伟
张瑞峰
-
机构
天津大学微电子学院
-
出处
《强激光与粒子束》
CAS
CSCD
北大核心
2023年第3期155-163,共9页
-
文摘
针对全固态直线变压器驱动源(LTD)中大规模开关同步触发的需求,基于游标法和预相移技术设计了一种全新的双通道同步高分辨率数字时间转换器(DTC)。在原有游标DTC的基础上提前计算不同生成脉冲相位重合位置的关系,通过相位移动和相位检测使时钟信号提前满足相位关系,以实现同时触发多个不同宽度脉冲信号的目的。详细阐述了DTC的实现原理和电路设计模块,并对其进行了仿真和现场可编程门阵列(FPGA)实现,同时对实现结果进行测试、分析和讨论。在Xilinx ARTIX-7 FPGA开发板上实现了第一个脉冲信号的分辨率为0.85 ps,微分非线性(DNL)和积分非线性(INL)分别为-1.255~1.166 LSB和-7.33~7.05 LSB。第二个脉冲信号分辨率为17.1131 ps,DNL和INL分别为-0.0987~0.105 LSB和-0.717~0.735 LSB,且在0~80℃的环境温度中依旧可以保证DTC的性能。结果表明此DTC具有实现简单、成本低,性能高效等优点。
-
关键词
数字时间转换器
游标法
预相移
模式时钟管理器
同步触发
-
Keywords
digital-to-time converter
vernier method
pre-phase shift
MMCM
synchronous trigger
-
分类号
TN492
[电子电信—微电子学与固体电子学]
-