期刊文献+
共找到107篇文章
< 1 2 6 >
每页显示 20 50 100
基于FPGA的高精度时间数字转换器设计与实现
1
作者 项圣文 包朝伟 +1 位作者 蒋伟 唐万韬 《电子与封装》 2025年第1期35-41,共7页
高精度时间间隔测量是激光测距、雷达、示波器等多种科学和工程领域中的关键技术。为了提高测量的精确度,使用FPGA器件抽头延迟链实现高精度时间数字转换器(TDC),通过脉冲计数法和抽头延迟线法实现完整时钟周期和非完整时钟周期的测量,... 高精度时间间隔测量是激光测距、雷达、示波器等多种科学和工程领域中的关键技术。为了提高测量的精确度,使用FPGA器件抽头延迟链实现高精度时间数字转换器(TDC),通过脉冲计数法和抽头延迟线法实现完整时钟周期和非完整时钟周期的测量,并提出一种使用锁相环(PLL)动态调相功能测量延迟链精度的方法,PLL调相精度为15.625 ps,通过多级延迟链级联取平均值的方式减小PLL调相精度引入的测量误差,最小测量误差为0.3125 ps。以紫光同创Logos2系列FPGA芯片实现TDC的设计,仿真验证和板级测试结果证明,使用50级延迟链能实现非完整时钟周期的测量,测量精度为71 ps,TDC时间间隔测量范围小于4.2950 ms。 展开更多
关键词 时间数字转换 高精度 FPGA 进位链 抽头延迟线
在线阅读 下载PDF
基于环形游标时间数字转换器的编码转换电路
2
作者 费宏欣 刘海涛 +2 位作者 吴旭鹏 任静 方玉明 《固体电子学研究与进展》 CAS 2024年第3期234-238,共5页
基于应用在锁相环的环形游标时间数字转换器(Vernier ring time-to-digital converter,VRTDC),提出了一种温度计码编码转换电路,解决了VRTDC电路在小量程计数时输出电路无法输出准确的码值,导致时间间隔错误的输出量化问题。采用Cadence... 基于应用在锁相环的环形游标时间数字转换器(Vernier ring time-to-digital converter,VRTDC),提出了一种温度计码编码转换电路,解决了VRTDC电路在小量程计数时输出电路无法输出准确的码值,导致时间间隔错误的输出量化问题。采用Cadence Spectre仿真工具在标准180 nm CMOS混合信号工艺下对编码转换电路进行验证,验证结论表明该VRTDC可输出正确的编码值,有效分辨率可达10 ps、动态范围可达560 ns,且在测量范围内具有很好的线性度。 展开更多
关键词 编码转换电路 时间数字转换 环形游标
在线阅读 下载PDF
高分辨率时间数字转换电路的PLD实现 被引量:7
3
作者 王福源 杨玉叶 +1 位作者 时伟 王玮 《半导体技术》 CAS CSCD 北大核心 2006年第6期452-455,466,共5页
高分辨率时间数字转换系统(TDC)采用环形延时门单元(RGDS)高分辨率系统,在可编程器件(PLD)上实现,解决了延时门的综合、延时时间的离散性等问题。由于设计、实现和集成电路工艺无关,所以可以方便地移植到其他系统和PLD芯片中。本设计在A... 高分辨率时间数字转换系统(TDC)采用环形延时门单元(RGDS)高分辨率系统,在可编程器件(PLD)上实现,解决了延时门的综合、延时时间的离散性等问题。由于设计、实现和集成电路工艺无关,所以可以方便地移植到其他系统和PLD芯片中。本设计在Altera公司的CPLD芯片上的仿真测试表明,时间分辨率最高可达3.5ns。本实验通过了时序仿真和硬件测试。 展开更多
关键词 时间数字转换 可编程逻辑器件 环形延时门单元
在线阅读 下载PDF
基于时间数字转换技术的超短时间间隔测量 被引量:5
4
作者 崔景霖 荣刚 +1 位作者 马明 郭颖 《探测与控制学报》 CSCD 北大核心 2009年第4期19-22,共4页
当要求脉冲激光在近距离(几米范围内)进行高精度测距时,将会遇到纳秒级超短时间间隔测量的问题。采用时间数字转换技术(简称TDC)实现了时间间隔最小到2 ns的超短间隔的时间测量,并能实现皮秒级的测量分辨率,解决了传统的脉冲计数法在超... 当要求脉冲激光在近距离(几米范围内)进行高精度测距时,将会遇到纳秒级超短时间间隔测量的问题。采用时间数字转换技术(简称TDC)实现了时间间隔最小到2 ns的超短间隔的时间测量,并能实现皮秒级的测量分辨率,解决了传统的脉冲计数法在超短时间间隔测量领域无法适用的问题,可应用于近距离下精确定距或连续测距。 展开更多
关键词 激光测距 超短时间间隔测量 时间数字转换
在线阅读 下载PDF
正电子发射断层成像系统中数字化多通道时间数字转换研究 被引量:2
5
作者 王培林 李道武 +10 位作者 丰宝桐 帅磊 孙芸华 胡婷婷 魏书军 黄先超 廖燕飞 柴培 贠明凯 章志明 魏龙 《原子能科学技术》 EI CAS CSCD 北大核心 2011年第5期637-640,共4页
利用现场可编程门阵列(FPGA)内部延迟链,对正电子发射断层成像(PET)系统中高精度时间数字转换(TDC)进行研究。采用粗时间和精细时间相结合的方式测量时间,粗时间利用时钟计数器实现,精细时间利用FPGA延迟链实现。测试时间测量的微分非... 利用现场可编程门阵列(FPGA)内部延迟链,对正电子发射断层成像(PET)系统中高精度时间数字转换(TDC)进行研究。采用粗时间和精细时间相结合的方式测量时间,粗时间利用时钟计数器实现,精细时间利用FPGA延迟链实现。测试时间测量的微分非线性和积分非线性,并在双探头PET实验平台上通过时间符合,对系统总体时间分辨进行测试。实验结果表明,TDC时间分辨达79.3ps,微分非线性为-0.2LSB/0.2LSB,积分非线性为-0.2LSB/0.3LSB,双探头PET实验系统总体时间分辨达2.1ns,可满足PET系统对时间测量的要求。 展开更多
关键词 正电子发射断层成像 时间数字转换 FPGA
在线阅读 下载PDF
基于时间数字转换技术的MSK解调器设计 被引量:3
6
作者 韩爽 万美琳 +2 位作者 李聪 戴葵 邹雪城 《微电子学与计算机》 CSCD 北大核心 2015年第8期82-87,92,共7页
采用时间数字转换技术(Time-to-Digital Converter,TDC),设计实现了一种新型符合IEEE 802.15.4标准的MSK解调器.该解调器由限幅放大器、时间数字转换器和数据恢复电路组成,解调器的输入信号被限幅放大器放大至轨到轨,经过TDC过零检测以... 采用时间数字转换技术(Time-to-Digital Converter,TDC),设计实现了一种新型符合IEEE 802.15.4标准的MSK解调器.该解调器由限幅放大器、时间数字转换器和数据恢复电路组成,解调器的输入信号被限幅放大器放大至轨到轨,经过TDC过零检测以提取信号的频率信息,并将其转换为二进制码,提供给数据恢复电路处理,恢复出原始发射数据.对解调器进行了理论建模,分析系统性能的影响因素.该解调器基于TSMC 0.18μm CMOS工艺设计,版图面积仅为0.1mm2.理论模型和实际电路的仿真结果同时表明,提出的解调器在误包率(Packet Error Rate,PER)低于1%时所需的信噪比仅为8.7dB,且功耗小于1mW,满足低成本低功耗的设计要求. 展开更多
关键词 时间数字转换 IEEE 802.15.4 MSK解调器
在线阅读 下载PDF
基于TDC的时间数字转换模块研制 被引量:1
7
作者 李良辉 千奕 +4 位作者 孔洁 杨振雷 王晓辉 杨海波 苏弘 《核电子学与探测技术》 CAS 北大核心 2015年第12期1263-1266,共4页
介绍了用于MWDC前端电子学读出信号测量的时间数字读出模块的研制。该模块基于FPGA强大的逻辑控制功能与数据处理能力,采用高精度、小封装、低功耗、低成本的专用时间数字转换芯片实现设计。测试结果表明该模块时间分辨好于55 ps,积分... 介绍了用于MWDC前端电子学读出信号测量的时间数字读出模块的研制。该模块基于FPGA强大的逻辑控制功能与数据处理能力,采用高精度、小封装、低功耗、低成本的专用时间数字转换芯片实现设计。测试结果表明该模块时间分辨好于55 ps,积分非线性好于1 LSB,微分非线性好于0.01%,能够满足应用需求。 展开更多
关键词 TDC-GP21 时间数字转换 模块 现场可编程门阵列
在线阅读 下载PDF
基于新型时间放大器流水线时间数字转换器 被引量:1
8
作者 魏星 陈柱佳 +2 位作者 李威 黄志洪 杨海钢 《太赫兹科学与电子信息学报》 北大核心 2018年第1期164-169,共6页
针对传统时间数字转换器(TDC)中普遍存在的转换速度与转换精确度相互制约问题,提出一种适用于流水线型TDC结构的新型边沿对准时间放大器。这种时间放大器采用三级门控延时链与边沿合成器的级联结构,可实现增益为4的整数倍时间放大。在0... 针对传统时间数字转换器(TDC)中普遍存在的转换速度与转换精确度相互制约问题,提出一种适用于流水线型TDC结构的新型边沿对准时间放大器。这种时间放大器采用三级门控延时链与边沿合成器的级联结构,可实现增益为4的整数倍时间放大。在0.35μm标准CMOS工艺下完成整体流水线型TDC的设计,仿真结果显示,输入动态范围为6.11 ns,时间分辨力为13.1 ps,转换速率为50 MSamples/s。相比于传统基于脉冲序列时间放大器的TDC,转换速率提高19.5%,精确度提高33.7%。 展开更多
关键词 时间数字转换 流水线 时间放大器 门控延时单元
在线阅读 下载PDF
时间数字转换模块读出接口设计 被引量:1
9
作者 宋海声 魏煜秦 +2 位作者 孔洁 杨海波 苏弘 《核电子学与探测技术》 北大核心 2017年第6期636-640,共5页
为解决时间数字转换TDC模块数据传输中遇到的连续性和可靠性问题,以用户数据包协议(UDP)作为通信协议,采用Cyclone III FPGA为控制芯片,针对重离子治癌项目中对时间间隔测量的要求,设计了基于FPGA的数据传输接口。测试结果表明:该系统... 为解决时间数字转换TDC模块数据传输中遇到的连续性和可靠性问题,以用户数据包协议(UDP)作为通信协议,采用Cyclone III FPGA为控制芯片,针对重离子治癌项目中对时间间隔测量的要求,设计了基于FPGA的数据传输接口。测试结果表明:该系统能稳定地与主机进行通信,可用于Inbeam PET影像装置中飞行时间的测量。 展开更多
关键词 时间数字转换 以太网 UDP PET
在线阅读 下载PDF
16通道高分辨CAMAC时间数字转换器 被引量:1
10
作者 金革 佐佐木修 《核电子学与探测技术》 CAS CSCD 北大核心 1999年第3期192-196,共5页
介绍一种16通道高分辨CAMAC时间数字转换器组件,具有12位动态范围,其最小时间分辨达26ps,16个通道的总变换时间仅15μs。该组件采用COMMONSTART模式,16个独立的STOP。该组件有两种读出方式:随... 介绍一种16通道高分辨CAMAC时间数字转换器组件,具有12位动态范围,其最小时间分辨达26ps,16个通道的总变换时间仅15μs。该组件采用COMMONSTART模式,16个独立的STOP。该组件有两种读出方式:随机读出和稀疏扫描读出方式。为了简化设计,提高组件的可靠性,在组件中TAC部分被设计成一个很小的模块,每个模块包含两路独立TAC,组件中共使用了8个这样的TAC模块。详细介绍了该16通道高分辨CAMAC时间数字转换器组件的原理。 展开更多
关键词 TDC CAMAC 分辨率 时间数字转换 核物理
在线阅读 下载PDF
一种增益可编程的时间数字转换器
11
作者 武建平 丁浩 《工程技术研究》 2020年第6期278-280,共3页
提出了一种增益可编程时间放大器结构。采用并行输入、串行输出结构,将TDC(Time-to-Digital Converter,时间数字控制器)每级START与STOP信号异或操作并送至可编程增益时间放大器(Programmable Gain Time Amplifier,PGTA),通过数字控制... 提出了一种增益可编程时间放大器结构。采用并行输入、串行输出结构,将TDC(Time-to-Digital Converter,时间数字控制器)每级START与STOP信号异或操作并送至可编程增益时间放大器(Programmable Gain Time Amplifier,PGTA),通过数字控制部分控制PGTA增益N,TDC跳变点靠前时,将跳变点之后的N级异或门输出做累加;TDC跳变点靠后时,将跳变点之前的N级异或门输出做累加,实现时间放大功能且增益可编程、高线性度的PGTA。PGTA增益误差通过补偿器来补偿。TSMC 130nm流片验证结果显示:该TDC具有高分辨率、高线性度且增益可编程。 展开更多
关键词 时间数字转换 时间放大器 高精度时间数字转换
在线阅读 下载PDF
单光子探测InGaAs雪崩焦平面像素级高分辨率低误码时间数字转换电路 被引量:4
12
作者 刘煦 李云铎 +3 位作者 叶联华 黄张成 黄松垒 方家熊 《红外与激光工程》 EI CSCD 北大核心 2021年第11期103-111,共9页
单光子探测在量子信息、生物医学、激光雷达成像等领域具有重要应用前景,InGaAs盖革雪崩焦平面具有单光子探测灵敏度,通过计量光子飞行时间实现距离探测,时间数字转换精度决定整个探测系统的测距精度,是近年来单光子探测领域的研究热点... 单光子探测在量子信息、生物医学、激光雷达成像等领域具有重要应用前景,InGaAs盖革雪崩焦平面具有单光子探测灵敏度,通过计量光子飞行时间实现距离探测,时间数字转换精度决定整个探测系统的测距精度,是近年来单光子探测领域的研究热点。设计了一款64×64面阵型像素级高分辨低误码时间数字转换阵列电路(Time to Digital Converter,TDC),采用局部共享型高中低三段式异步周期TDC结构。低段位TDC全阵列共享,基于压控延迟链(Voltage Control Delay Line,VCDL)分相时钟实现亚纳秒计时;中高段位每个像素独享,中段位采用分频计数器降低时钟频率,降低阵列整体功耗,高段位采用线性反馈移位寄存器实扩展计时量程并实现计时、数据存储、输出一体化。采用延迟采样方案显著降低了因段间计数时钟不匹配导致的数据锁存误码问题。采用0.18μm CMOS工艺流片,实测250 MHz参考时钟频率下分辨率0.5 ns,积分非线性-0.4~0.6 LSB,微分非线性-0.4~0.4 LSB,TDC转换单调,有效量程位数13位,20 kHz帧频功耗380.5 mW。 展开更多
关键词 时间数字转换 时间分辨率 低误码 单光子探测 盖革雪崩焦平面
在线阅读 下载PDF
应用于全数字锁相环的时间数字转换器设计 被引量:6
13
作者 张陆 张长春 +2 位作者 李卫 郭宇锋 方玉明 《南京邮电大学学报(自然科学版)》 北大核心 2014年第1期47-52,共6页
采用标准0.18μm CMOS工艺,设计了一种应用于全数字锁相环中检测相位差大小的时间数字转换电路(TDC)。针对传统TDC电路的不足,通过加入上升沿检测电路,扩大计数器位宽,使得TDC电路不仅能完成时数转换的基本功能,而且提高了时数转换的准... 采用标准0.18μm CMOS工艺,设计了一种应用于全数字锁相环中检测相位差大小的时间数字转换电路(TDC)。针对传统TDC电路的不足,通过加入上升沿检测电路,扩大计数器位宽,使得TDC电路不仅能完成时数转换的基本功能,而且提高了时数转换的准确性,扩大了测量范围。该设计完成了RTL级建模、仿真、综合及布局布线等整个流程。仿真结果表明,该TDC电路工作正常,在1.8 V电源电压下,功耗为10 mW,能达到的分辨率约为0.3 ns,版图尺寸为255μm×265μm。 展开更多
关键词 专用集成电路 数字锁相环 时间数字转换 相位检测
在线阅读 下载PDF
77 K下碲镉汞APD探测器的高精度时间数字转换电路 被引量:5
14
作者 章琪文 陈洪雷 丁瑞军 《红外与毫米波学报》 SCIE EI CAS CSCD 北大核心 2022年第1期362-369,共8页
碲镉汞雪崩光电二极管(HgCdTe APD)是目前红外焦平面技术前沿研究之一,低温下高精度时间标记读出电路是APD焦平面的基础,直接影响到APD红外焦平面性能。时间数字转换电路(TDC)是实现高精度时间标记的方法之一。基于对低温下金属-氧化物... 碲镉汞雪崩光电二极管(HgCdTe APD)是目前红外焦平面技术前沿研究之一,低温下高精度时间标记读出电路是APD焦平面的基础,直接影响到APD红外焦平面性能。时间数字转换电路(TDC)是实现高精度时间标记的方法之一。基于对低温下金属-氧化物半导体场效应晶体管(Metal-Oxide-Semiconductor Field-Effect Transistor,MOSFET)器件的分析,设计了一款游标型TDC电路,该方法利用同步计数器量化整数倍周期,实现粗计数6 bits的输出;通过片上锁相环倍频的高频时钟来量化不足一个时钟周期的部分,以实现精计数6 bits的输出。电路采用标准互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺流片,工作在120 MHz的主频与77 K下测试得到,能够分辨最小精度为236.28 ps,其中微分非线性为-0.54~0.71 LSB,积分非线性为-1.32~1.21 LSB。 展开更多
关键词 碲镉汞e-APD 时间数字转换电路 游标型延时线 非线性度
在线阅读 下载PDF
一种使用增益校准技术的ΔΣ时间数字转换器 被引量:3
15
作者 谢润 刁盛锡 林福江 《微电子学与计算机》 CSCD 北大核心 2016年第11期137-141,共5页
提出了一种使用门控环形振荡器及级间增益误差校正技术的1-1MASH结构ΔΣ型TDC.该TDC使用两个GRO-TDC级联,实现二阶噪声整形.采用基于电荷泵的大增益时间放大器进行级间放大,进一步降低了TDC的量化噪声.使用一种级间增益校准技术校正时... 提出了一种使用门控环形振荡器及级间增益误差校正技术的1-1MASH结构ΔΣ型TDC.该TDC使用两个GRO-TDC级联,实现二阶噪声整形.采用基于电荷泵的大增益时间放大器进行级间放大,进一步降低了TDC的量化噪声.使用一种级间增益校准技术校正时间放大器增益误差与两级GRO的频率失配.该TDC在SMIC 40nm 1P8M CMOS工艺下设计和仿真,实现了宽带宽、高精度(低带内积分噪声)、大动态范围. 展开更多
关键词 时间数字转换 时间放大器 ΔΣ调制器 多级噪声整形 门控振荡器
在线阅读 下载PDF
针对FPGA优化的高分辨率时间数字转换阵列电路 被引量:1
16
作者 杨洋 阮爱武 +1 位作者 廖永波 吴文杰 《电子技术应用》 北大核心 2011年第2期42-45,共4页
介绍一种针对FPGA优化的时间数字转换阵列电路。利用FPGA片上锁相环对全局时钟进行倍频与移相,通过时钟状态译码的方法解决了FPGA中延迟的不确定性问题,完成时间数字转换的功能。在Altera公司的FPGA上验证表明,本时间数字转换阵列可达1.... 介绍一种针对FPGA优化的时间数字转换阵列电路。利用FPGA片上锁相环对全局时钟进行倍频与移相,通过时钟状态译码的方法解决了FPGA中延迟的不确定性问题,完成时间数字转换的功能。在Altera公司的FPGA上验证表明,本时间数字转换阵列可达1.73 ns的时间分辨率。转换阵列具有占用资源少,可重用性高,可以作为IP核方便地移植到其他设计中。 展开更多
关键词 时间数字转换 现场可编程门阵列 锁相环 状态译码
在线阅读 下载PDF
应用于时间数字转换器的补偿校准算法及电路 被引量:1
17
作者 赵捷 赵野 +3 位作者 童纪昀 王莎 张孟翟 赵发展 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2022年第12期1637-1642,共6页
文章提出一种基于相位内插型时间数字转换器(time-to-digital converter, TDC)的补偿算法及校准电路,通过该电路能有效地解决由于亚稳态和PVT(process,voltage and temperature)因素变化引起的TDC的采样错误,并且不需要额外的计数器、... 文章提出一种基于相位内插型时间数字转换器(time-to-digital converter, TDC)的补偿算法及校准电路,通过该电路能有效地解决由于亚稳态和PVT(process,voltage and temperature)因素变化引起的TDC的采样错误,并且不需要额外的计数器、锁频电路或基于统计方法学的复杂结构。基于该方法的TDC电路采用CMOS 0.110μm工艺设计实现,版图面积仅为380×140μm^(2),在1.2 V电源下功耗为4.2 mW。仿真结果表明:系统分辨率为104 ps,最大微分非线性(differential nonlinearity,DNL)和积分非线性(integral nonlinearity,INL)分别为0.3、2.5 LSB,证明依据该算法的TDC电路具有良好的时间精度和线性度。 展开更多
关键词 时间数字转换器(TDC) 相位内插 补偿校准 亚稳态 算法电路
在线阅读 下载PDF
基于高动态时间数字转换器的单光子探测器 被引量:1
18
作者 孙睿智 姜涛 +3 位作者 纪永成 常玉春 马成 王欣洋 《吉林大学学报(信息科学版)》 CAS 2018年第4期381-385,共5页
为测量光子的飞行时间,提高激光雷达测距的距离并保证最小时间分辨率稳定性的问题,设计了像素级高动态范围16 bit时间数字转换器。用其对光子的飞行时间进行测量,时间分辨率小于330 ps,并设计采用Xfab 0.18μm CMOS工艺进行流片验证,结... 为测量光子的飞行时间,提高激光雷达测距的距离并保证最小时间分辨率稳定性的问题,设计了像素级高动态范围16 bit时间数字转换器。用其对光子的飞行时间进行测量,时间分辨率小于330 ps,并设计采用Xfab 0.18μm CMOS工艺进行流片验证,结果表明,可探测距离达千米以上。 展开更多
关键词 单光子探测 光子的飞行时间 时间数字转换
在线阅读 下载PDF
一种用于GFSK信号解调的自校准时间数字转换器
19
作者 鞠豪 万美琳 +2 位作者 马硝霞 韩爽 戴葵 《微电子学与计算机》 CSCD 北大核心 2014年第8期104-108,114,共6页
设计了一种用于解调GFSK信号的时间数字转换器(Time Digital Converter,TDC),该时间数字转换器主要由延时链、D触发器、延时校准电路等组成.TDC对中频信号进行采样,将信息从频率信号转换到二进制码.延时校准电路保证延时单元的延时准确.... 设计了一种用于解调GFSK信号的时间数字转换器(Time Digital Converter,TDC),该时间数字转换器主要由延时链、D触发器、延时校准电路等组成.TDC对中频信号进行采样,将信息从频率信号转换到二进制码.延时校准电路保证延时单元的延时准确.TDC采用TSMC 0.18μm CMOS工艺实现,版图面积为0.08mm2.仿真结果表明,TDC的最大微分非线性为0.07LSB,最大积分非线性为-0.17LSB,功耗0.9mW,最大抗频率失调范围为±350kHz. 展开更多
关键词 时间数字转换 GFSK解调 逐次逼近
在线阅读 下载PDF
一种通用的时间数字转换器码密度校准信号产生方法及其实现 被引量:8
20
作者 李海涛 李斌康 +3 位作者 田耕 阮林波 赵前 吕宗璟 《电子与信息学报》 EI CSCD 北大核心 2021年第8期2121-2127,共7页
该文提出一种通用的时间数字转换器(TDC)码密度校准信号产生方法,该方法基于相干采样理论,通过合理设置TDC主时钟和校准信号之间的频率差,结合输出信号保持电路,产生校准用的随机信号,在码密度校准过程中,随机信号均匀分布在TDC的延时... 该文提出一种通用的时间数字转换器(TDC)码密度校准信号产生方法,该方法基于相干采样理论,通过合理设置TDC主时钟和校准信号之间的频率差,结合输出信号保持电路,产生校准用的随机信号,在码密度校准过程中,随机信号均匀分布在TDC的延时路径上,实现对TDC的bin-by-bin校准。基于Xilinx公司的28 nm工艺的Kintex-7现场可编程门阵列(FPGA)内部的进位链实现一种plain TDC,利用该方法校准plain TDC的码宽(抽头延迟时间),研究校准了2抽头方式下的TDC的性能参数,时间分辨率(对应TDC的最低有效位,Least Significant Bit,LSB)为24.9 ps,微分非线性为(–0.84~3.1)LSB,积分非线性为(–5.0~2.2)LSB。文中所述的校准方法采用时钟逻辑资源实现,多次测试考核结果表明,单个延时单元的标准差优于0.5 ps。该校准方法采用时钟逻辑资源代替组合逻辑资源,重复性、稳定性较好,实现了对plain TDC的高精度自动校准。该方法同样适用于其他类型的TDC的码密度校准。 展开更多
关键词 时间数字转换 码密度校准 相干采样 TDC主时钟 校准信号
在线阅读 下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部