期刊文献+
共找到26篇文章
< 1 2 >
每页显示 20 50 100
一种时间交织高速ADC的频谱校正方法
1
作者 居易 丁兆贵 +2 位作者 李林 陈文静 张秋实 《现代雷达》 北大核心 2025年第9期72-77,共6页
时间交织架构是高速模数转换器(ADC)的主流架构,而子ADC之间幅频特性的不一致性以及采样时间失配会引入频域杂散,从而严重影响ADC性能。针对该问题,文中提出了一种频谱校正方法,利用标准信号源产生高速ADC工作频段内校正频率序列的所有... 时间交织架构是高速模数转换器(ADC)的主流架构,而子ADC之间幅频特性的不一致性以及采样时间失配会引入频域杂散,从而严重影响ADC性能。针对该问题,文中提出了一种频谱校正方法,利用标准信号源产生高速ADC工作频段内校正频率序列的所有信号并注入至高速ADC,计算所有信号各个子ADC的频谱,得到校正频率序列所有信号对应的各个子ADC各频谱的校正系数,再取均值后得到最终的校正系数。工作时,各个子ADC数据先进行频谱计算,随后使用校正系数进行频谱校正,结合所有子ADC校正后的频谱继续进行运算,最终可以得到时间交织架构ADC频谱。校正系数的使用融入到频谱分析中,校正后采样数据可经傅里叶逆变换得到。仿真验证表明,该方法对于单点频信号、同时多信号以及宽带信号,均取得了明显的校正效果。 展开更多
关键词 模数转换器 时间交织 子模数转换器 频谱 校正
在线阅读 下载PDF
12 bit 200 MS/s时间交织流水线A/D转换器的设计
2
作者 杨阳 张科峰 +1 位作者 任志雄 刘览琦 《半导体技术》 CAS CSCD 北大核心 2015年第9期647-652,662,共7页
介绍了一款应用于无线收发系统的12 bit 200 MS/s的A/D转换器(ADC)。流水线型模数转换器是从中频采样到高频采样并且具有高精度的典型结构,多个流水线型模数转换器利用时间交织技术合并成一个模数转换器的构想则是复杂结构和能量利用率... 介绍了一款应用于无线收发系统的12 bit 200 MS/s的A/D转换器(ADC)。流水线型模数转换器是从中频采样到高频采样并且具有高精度的典型结构,多个流水线型模数转换器利用时间交织技术合并成一个模数转换器的构想则是复杂结构和能量利用率之间的折中选择。采用了时间交织、流水线和运算放大器共享等技术,既提高了速度和精度,也节省了功耗。同时为了减小时序失配对时间交织流水线ADC性能的影响,提出了一种对时序扭曲不敏感的采样保持电路。采用SMIC0.13μm CMOS工艺进行了电路设计,核心电路面积为1.6 mm×1.3 mm。测试结果表明,在采样速率为200 MS/s、模拟输入信号频率为1 MHz时,无杂散动态范围(SFDR)可以达到67.8 d B,信噪失真比(SNDR)为55.7 d B,ADC的品质因子(Fo M)为1.07 p J/conv.,而功耗为107 m W。 展开更多
关键词 a/d转换器(AdC) 时间交织 流水线 运算放大器共享 时序扭曲
在线阅读 下载PDF
一种全数字前馈式时间交织模数转换器时间误差后台校准算法 被引量:3
3
作者 邓红辉 闫辉 +1 位作者 肖瑞 陈红梅 《电子与信息学报》 EI CSCD 北大核心 2020年第2期410-417,共8页
该文设计实现了一种全数字前馈式时间交织模数转换器(TIADC)时间误差校准算法,其中采样时间误差提取采用改进的时间误差函数求导模块的前馈式提取方法,可以提高在输入信号频率较高时误差提取的准确度;同时,为了降低误差提取单元的复杂性... 该文设计实现了一种全数字前馈式时间交织模数转换器(TIADC)时间误差校准算法,其中采样时间误差提取采用改进的时间误差函数求导模块的前馈式提取方法,可以提高在输入信号频率较高时误差提取的准确度;同时,为了降低误差提取单元的复杂性,采用了以减法实现的时间误差函数;最后,采用基于1阶泰勒补偿完成时间误差的实时校正。仿真验证表明,应用于4通道14位TIADC系统,当输入信号为多频信号时,系统动态性能无杂散动态范围(SFDR)从48.6 dB提高到80.7 dB。与传统基于前馈校准结构对比,可以将有效校准输入信号带宽从0.19提高到0.39,提高了校准算法的应用范围。 展开更多
关键词 时间交织模数转换器 时间误差数字校准 前馈式 时间误差函数
在线阅读 下载PDF
基于记忆多项式的时间交织模数转换器自适应非线性失配校正方法 被引量:2
4
作者 刘素娟 张仲侯 《电子与信息学报》 EI CSCD 北大核心 2021年第12期3718-3726,共9页
为了提高时间交织模数转换器(TIADC)的有效分辨率,需要对其通道之间的线性/非线性失配误差进行估计和补偿。该文针对M通道TIADC的带有记忆效应的非线性失配误差提出了一种自适应盲校正算法。通过子通道重构结构(SCR)重构非线性误差信号... 为了提高时间交织模数转换器(TIADC)的有效分辨率,需要对其通道之间的线性/非线性失配误差进行估计和补偿。该文针对M通道TIADC的带有记忆效应的非线性失配误差提出了一种自适应盲校正算法。通过子通道重构结构(SCR)重构非线性误差信号,并通过滤波降采样最小均方(FDLMS)算法估计非线性失配误差系数。实验仿真结果表明,该方法可以有效校正带有记忆效应的非线性失配误差,并且可以大大降低实现难度和硬件资源消耗。 展开更多
关键词 时间交织模数转换器 非线性失配误差 子通道重构结构 自适应盲校正
在线阅读 下载PDF
D/A转换器建立时间对输出信号质量的影响 被引量:3
5
作者 尹泽 庄奕琪 《计量学报》 CSCD 北大核心 2005年第2期181-184,共4页
考虑D A转换器建立时间的影响,建立了D A转换器输出信号波形的新的时域模型。在此基础上,以正弦信号的发生为例进行了频谱分析。发现了建立过程的平滑作用可以明显地削弱信号的谐波分量,并存在一个最佳转换频率,使谐波失真达到最小值。... 考虑D A转换器建立时间的影响,建立了D A转换器输出信号波形的新的时域模型。在此基础上,以正弦信号的发生为例进行了频谱分析。发现了建立过程的平滑作用可以明显地削弱信号的谐波分量,并存在一个最佳转换频率,使谐波失真达到最小值。该结果为D A信号发生器的优化设计提供了参考依据。 展开更多
关键词 计量学 时域模型 d/A转换器 建立时间 总谐波失真
在线阅读 下载PDF
低功耗时间交织12位500MS/s电荷域ADC 被引量:7
6
作者 陈珍海 魏敬和 +3 位作者 苏小波 邹家轩 张鸿 于宗光 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2017年第6期109-115,137,共8页
针对外部输入共模电荷变化及失调误差对高速电荷域流水线模数转换器精度产生限制的问题,提出了一种输入共模电荷前馈补偿电路和一种失调误差数模混合前台校准技术,可对输入共模电荷变化产生的共模电荷误差量和失调误差进行补偿.基于所... 针对外部输入共模电荷变化及失调误差对高速电荷域流水线模数转换器精度产生限制的问题,提出了一种输入共模电荷前馈补偿电路和一种失调误差数模混合前台校准技术,可对输入共模电荷变化产生的共模电荷误差量和失调误差进行补偿.基于所提出的输入共模电荷前馈补偿电路和失调误差前台校准技术,在1P6M0.18μm CMOS工艺条件下设计了一款12bit、500MS/s时间交织电荷域流水线模数转换器.测试结果表明,该模数转换器样片在全速采样时对于19.9MHz正弦输入信号转换得到的无杂散动态范围为77.5dB,信噪失真比为62.7dBFS;并且输入共模电压在1.2V内变化时模数转换器的信噪比波动小于3dB,而功耗为220mW,有源芯片面积为624mm2. 展开更多
关键词 流水线模数转换器 电荷域 时间交织 前馈补偿 失调校准
在线阅读 下载PDF
嵌入式微控制器片内A/D转换器的应用研究 被引量:1
7
作者 翁绍捷 袁涛 《半导体技术》 CAS CSCD 北大核心 2002年第2期29-32,共4页
介绍了微控制器片内A/D转换器的结构特点,深入分析了模拟输入信号源内阻对采样过程的影响、模拟输入信号源的大小与极性是否符合A/D转换器对输入信号的要求以及工作电源变化对转换精度的影响等方面问题,并提出解决方法。
关键词 嵌入式微控制器 a/d转换器 采样时间 极性变换 基准电压
在线阅读 下载PDF
基于控阈技术的并行式A/D转换器设计 被引量:1
8
作者 吴训威 杭国强 《电子与信息学报》 EI CSCD 北大核心 2002年第2期250-256,共7页
该文将数字电路设计中空间-时间等效思想及阈值控制技术两者引入A/D转换器的设计,所设计出的A/D转换器在保证较高速度的同时具有相对简单的电路结构。
关键词 并行式a/d转换器 设计 数字电路设计 控阈技术 空间-时间等效
在线阅读 下载PDF
基于FPGA的超高速时间交织ADC后台校准技术 被引量:2
9
作者 白文帅 武锦 +2 位作者 吴旦昱 周磊 武梦龙 《电子学报》 EI CAS CSCD 北大核心 2018年第8期2020-2025,共6页
针对时间交织模数转换器(TI-ADC)三项主要失配误差(采样时间间隔失配误差、偏移失配误差和增益失配误差),提出一种基于FPGA的数字后台校准技术.失配误差值可通过校准算法得出,此校准算法基于统计近似的数学方法.反馈调节被用来减少TI-AD... 针对时间交织模数转换器(TI-ADC)三项主要失配误差(采样时间间隔失配误差、偏移失配误差和增益失配误差),提出一种基于FPGA的数字后台校准技术.失配误差值可通过校准算法得出,此校准算法基于统计近似的数学方法.反馈调节被用来减少TI-ADC的三项主要失配误差.此技术采用片外校准方式,校准算法在FPGA内部完成,校准调节电路在TI-ADC内部完成.实验结果表明:TI-ADC校准后与校准前比较,平均有效位数(ENOB)和平均无杂散动态范围(SFDR)分别提高0.58和11.28d Bc,验证了该后台校准技术的有效性. 展开更多
关键词 时间交织模数转换器(TI-AdC) 校准技术 统计近似 反馈调节
在线阅读 下载PDF
带通采样时间交织ADC的一种时间失配校正算法 被引量:3
10
作者 叶星炜 翟计全 +1 位作者 董屾 杨予昊 《现代雷达》 CSCD 北大核心 2023年第7期45-50,共6页
令多个模拟-数字转换器(ADC)通过时间交织的方式进行轮流采样是成倍提升ADC系统采样率的重要途径。然而,多个采样通道间存在的误差和失配将在采样结果中引入杂散。文中针对通道间的时间失配,提出一种适用于射频带通直采的ADC校正算法。... 令多个模拟-数字转换器(ADC)通过时间交织的方式进行轮流采样是成倍提升ADC系统采样率的重要途径。然而,多个采样通道间存在的误差和失配将在采样结果中引入杂散。文中针对通道间的时间失配,提出一种适用于射频带通直采的ADC校正算法。该方法利用频域上信号分量和杂散分量间由时间失配量决定的定量关系导出校正参数,进而实现对插零后各通道采样结果的修正。仿真结果表明:文中提出的算法可在准确测量的基础上对大范围内的时间失配实现较为理想的校正,且能够适应包括低通采样、带通采样和偶数、奇数通道数等在内的多种场景。 展开更多
关键词 模数转换器 时间交织 时间失配 校正 带通采样 射频直采
在线阅读 下载PDF
一种12位50MS/s CMOS流水线A/D转换器
11
作者 张欧 王新安 葛彬杰 《现代电子技术》 2011年第12期176-179,共4页
采用TSMC 0.18μm 1P6M工艺设计了一个12位50 MS/s流水线A/D转换器(ADC)。为了减小失真和降低功耗,该ADC利用余量增益放大电路(MDAC)内建的采样保持功能,去掉了传统的前端采样保持电路;采用时间常数匹配技术,保证输入高频信号时,ADC依... 采用TSMC 0.18μm 1P6M工艺设计了一个12位50 MS/s流水线A/D转换器(ADC)。为了减小失真和降低功耗,该ADC利用余量增益放大电路(MDAC)内建的采样保持功能,去掉了传统的前端采样保持电路;采用时间常数匹配技术,保证输入高频信号时,ADC依然能有较好的线性度;利用数字校正电路降低了ADC对比较器失调的敏感性。使用Cadence Spectre对电路进行仿真。结果表明,输入耐奎斯特频率的信号时,电路SNDR达到72.19 dB,SFDR达到88.23 dB。当输入频率为50 MHz的信号时,SFDR依然有80.51 dB。使用1.8 V电源电压供电,在50 MHz采样率下,ADC功耗为128 mW。 展开更多
关键词 a/d转换器 流水线结构 时间常数匹配 数字校正
在线阅读 下载PDF
频率交织ADC系统中的误差研究
12
作者 刘涛 田书林 +1 位作者 叶笠 郭连平 《电子科技大学学报》 EI CAS CSCD 北大核心 2019年第5期734-740,共7页
由偏置误差、增益误差、时间误差组成的通道失配误差和模拟实现误差是频率交织模数转换器(ADC)系统的两类主要误差源,会对系统全局性能产生恶化影响。该文针对频率交织ADC系统的误差进行了深入研究,研究结果表明引起实现误差的采样滤波... 由偏置误差、增益误差、时间误差组成的通道失配误差和模拟实现误差是频率交织模数转换器(ADC)系统的两类主要误差源,会对系统全局性能产生恶化影响。该文针对频率交织ADC系统的误差进行了深入研究,研究结果表明引起实现误差的采样滤波器实际工作的频率响应是数学可测的,通道失配误差会造成输出信号频谱有规律地出现杂散尖峰。理论推导和仿真验证均证实增益误差和时间误差引起的输出杂散频率位置相同但相位有差异,而偏置误差引起的尖峰幅值则与输入频率无关,这对开展误差补偿及校准工作具有支撑作用。 展开更多
关键词 通道失配误差 频率交织模数转换器 实现误差 杂散尖峰 时间交织adC
在线阅读 下载PDF
适用于TIADC时间误差校准的斩波调制算法 被引量:6
13
作者 万祝娟 尹勇生 +3 位作者 庞高远 刘涛 谢熙明 陈红梅 《电子测量与仪器学报》 CSCD 北大核心 2020年第5期112-121,共10页
传统的时间交织模数转换器(TIADC)时间误差斩波调制校准算法无法向多通道推广,改进的时间误差斩波调制校准算法将单通道与相邻通道输出相加后分别斩波再求和来提取出时间误差,使其能适用于任意通道误差的提取,时间误差补偿采用一阶泰勒... 传统的时间交织模数转换器(TIADC)时间误差斩波调制校准算法无法向多通道推广,改进的时间误差斩波调制校准算法将单通道与相邻通道输出相加后分别斩波再求和来提取出时间误差,使其能适用于任意通道误差的提取,时间误差补偿采用一阶泰勒近似来实现,避免了传统算法中复杂滤波器设计。然而,当输入信号频率超过子通道奈奎斯特频率时,校准算法的校准方向会出错,从而导致校准失败。因此,设计了一种校准方向修正算法,能够满足整个系统奈奎斯特频率范围内的有效校准。仿真结果表明,应用于一个4通道、1 GS/s、12位的TIADC,当输入信号频率为450 MHz时,系统的信号噪声畸变比(SNDR)由28.4提高到73.1 dB,系统的无杂散动态范围(SFDR)由30.7提高到88.9 dB。 展开更多
关键词 时间交织模数转换器 数字校准 时间失配
在线阅读 下载PDF
一种适用于多频输入的TIADC时间失配误差校准方法 被引量:6
14
作者 甘凌浩 尹勇生 +3 位作者 孙康康 万祝娟 闫辉 陈红梅 《电子测量与仪器学报》 CSCD 北大核心 2019年第10期134-141,共8页
针对时间交织模数转换器(TIADC)通道间存在的采样时间失配误差问题,提出了一种基于劈分互质通道组的全数字校准方法。该方法从参考通道的角度展开分析,使用了一种适用性广、推导过程简单的采样时间失配误差提取方法。分析了输入多频信号... 针对时间交织模数转换器(TIADC)通道间存在的采样时间失配误差问题,提出了一种基于劈分互质通道组的全数字校准方法。该方法从参考通道的角度展开分析,使用了一种适用性广、推导过程简单的采样时间失配误差提取方法。分析了输入多频信号时,使用三点或五点求导法的泰勒补偿校准效果较差的问题根源,并提出了一种适用于劈分互质通道组的无导数插值补偿方法。建立了一个1 GS/s的12位TIADC模型进行仿真验证,当多频输入包含10个在奈奎斯特频率范围内平均分布的频率点时,校准后的SFDR提升了28.51dB,与使用五点求导法的一阶泰勒补偿相比改善了22.85dB。 展开更多
关键词 时间交织模数转换器 时间失配 劈分 多频
在线阅读 下载PDF
TIADC中采样时间失配误差的反馈式校准技术 被引量:3
15
作者 甘凌浩 邓红辉 +3 位作者 陈红梅 孟煦 闫辉 尹勇生 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2020年第8期1075-1081,共7页
文章针对时间交织模数转换器(time-interleaved analog-to-digital converter,TIADC)通道间采样时间失配误差的校准,提出了基于最小均方(least mean square,LMS)自适应迭代提取采样时间误差的通用方法,并据此设计了一种基于互相关原理... 文章针对时间交织模数转换器(time-interleaved analog-to-digital converter,TIADC)通道间采样时间失配误差的校准,提出了基于最小均方(least mean square,LMS)自适应迭代提取采样时间误差的通用方法,并据此设计了一种基于互相关原理的反馈式校准结构,该结构可实现过奈奎斯特频域的宽带宽单频输入信号的校准,且适用于任意通道数;建立了一个1 GS/s的12-bit TIADC模型以仿真验证,当输入信号归一化频率fin/fs=0.474时,校准后的有效位数(effective number of bits,ENOB)从4.64 bits提高到11.96 bits。该文对于此类反馈式全数字后台校准技术的实现具有借鉴意义。 展开更多
关键词 时间交织模数转换器(TIAdC) 时间失配 反馈式 互相关 单频 宽带宽
在线阅读 下载PDF
基于以太网通信的高采样率ADC交织校准实现 被引量:4
16
作者 姜子林 吴旦昱 +2 位作者 季尔优 周磊 贾涵博 《电子测量技术》 北大核心 2021年第20期53-59,共7页
提出了一种针对高采样率时间交织模数转换器(TIADC)存在的失调失配误差(Offset)、增益失配误差(Gain)、时间失配误差(Skew)的片外交织校准实现方案,基于统计近似的时间交织校准算法,通过以太网通信将待校准通道量化信息传入PC机进而提... 提出了一种针对高采样率时间交织模数转换器(TIADC)存在的失调失配误差(Offset)、增益失配误差(Gain)、时间失配误差(Skew)的片外交织校准实现方案,基于统计近似的时间交织校准算法,通过以太网通信将待校准通道量化信息传入PC机进而提取失配参数,负反馈的形式对误差进行补偿。该方案不受高速数据传输解扰与同步的影响,在误差提取阶段不消耗逻辑资源,支持各类大规模、大消耗校准算法,开发周期短。应用于自主研发的3GS/s-12bit四路交织TIADC中,在存在其他非理想因素情况下,在2.5G输入信号带宽内,测试结果显示采用交织校准算法技术后,ADC有效位数(ENOB)平均提高了2.69bits,校准后的无杂动态范围(SFDR)平均提高了29.73dBc,证明该算法及校准方案的有效性。 展开更多
关键词 校准 时间交织 FPGA 模数转换器
在线阅读 下载PDF
适用于宽带宽输入的TIADC时间误差校准算法 被引量:3
17
作者 张宇航 孙康康 +2 位作者 李琨 万祝娟 尹勇生 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2021年第9期1204-1209,共6页
文章设计了一种适用于宽带宽输入的时间交织模数转换器(time-interleaved analog-to-digital converters,TIADC)时间失配误差校准算法。从通道间的相乘互相关原理展开分析,引入误差符号判别模块实现任意输入带宽的TIADC时间失配误差提... 文章设计了一种适用于宽带宽输入的时间交织模数转换器(time-interleaved analog-to-digital converters,TIADC)时间失配误差校准算法。从通道间的相乘互相关原理展开分析,引入误差符号判别模块实现任意输入带宽的TIADC时间失配误差提取。误差补偿模块采用一种改进的基于泰勒级数展开的误差校准方法,进一步减小硬件实现规模。误差提取与误差补偿模块组成闭环自适应结构,能够实时进行宽带宽输入的TIADC时间失配误差校准。利用一个4通道12位的TIADC进行验证,假设通道间存在3%T_(s)(T_(s)为采样时间)以内的时间失配误差,当输入归一化频率f_(in)/f_(s)(f_(in)为输入频率,f_(s)为采样频率)分别为0.406、0.813、1.321时,校准后系统的信噪比提高了43 dB以上,有效位数(effective number of bits,ENOB)提高到11.82 bit以上。仿真结果证明了该方案的有效性。 展开更多
关键词 时间交织模数转换器(TIAdC) 宽带宽输入 通道互相关 误差符号判断 泰勒级数展开
在线阅读 下载PDF
一种高速连续时间Sigma-Delta ADC设计 被引量:3
18
作者 张洲洋 王新安 张兴 《现代电子技术》 2010年第20期1-4,共4页
在TSMC 0.18μm CMOS工艺下设计了一款宽带宽、低功耗的连续时间Sigma-Delta ADC调制器。该调制器可以应用于无线通信、视频、医疗和工业成像等领域,它采用三阶RC积分环路滤波结构,提高了可达到的精度。针对环路延时降低系统稳定性的问... 在TSMC 0.18μm CMOS工艺下设计了一款宽带宽、低功耗的连续时间Sigma-Delta ADC调制器。该调制器可以应用于无线通信、视频、医疗和工业成像等领域,它采用三阶RC积分环路滤波结构,提高了可达到的精度。针对环路延时降低系统稳定性的问题,在环路中引入半个采样周期的延时,以此提高调制器的精度;同时采用非回零的DAC结构来减小系统对时钟抖动的敏感度。通过结构的选取和非回零的DAC结构的使用,调制器对时钟抖动有很强的忍受能力。该Sigma-Delta ADC的带宽可以达到5 MHz,信噪比可达63.6 dB(10位),整个调制器在1.8 V的电压下,功耗仅为32 mW。 展开更多
关键词 Sigma—delta a/d转换器 连续时间调制器 高速低功耗AdC调制器 时钟抖动
在线阅读 下载PDF
双通道可重构14 bit 125 MS/s流水线ADC 被引量:2
19
作者 张惠国 陈珍海 +3 位作者 孙伟锋 周德金 于宗光 魏敬和 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2017年第4期649-654,共6页
提出了一种双通道可重构14 bit 125 MS/s流水线模数转换器(ADC).该双通道14 bit ADC可工作在并行双通道14 bit 125 MS/s、时间交织14 bit 250 MS/s以及求和15 bit 125 MS/s三种模式.为抑制通道间失配误差的影响,提出一种数模混合前台校... 提出了一种双通道可重构14 bit 125 MS/s流水线模数转换器(ADC).该双通道14 bit ADC可工作在并行双通道14 bit 125 MS/s、时间交织14 bit 250 MS/s以及求和15 bit 125 MS/s三种模式.为抑制通道间失配误差的影响,提出一种数模混合前台校准技术.为减少ADC输出端口数目,数据输出由高速串行数据发送器驱动,并且其工作模式有1.75,2,3.5 Gbit/s三种.该ADC电路采用0.18μm 1P5M 1.8 V CMOS工艺实现,测试结果表明,对于相同的10.1 MHz的输入信号,该ADC电路在14 bit 125 MS/s模式下的SNR和SFDR分别为72.5 dBFS和83.1dB,在14 bit 250 MS/s模式下的SNR和SFDR分别为71.3 dBFS和77.6 dB,在15 bit 125 MS/s模式下的SNR和SFDR分别为75.3 dBFS和87.4 dB.芯片总体功耗为461 mW,单通道ADC内核功耗为210 mW,面积为1.3×4 mm^2. 展开更多
关键词 流水线模数转换器 可重构 时间交织 电流模发送器
在线阅读 下载PDF
高速ADC中定时动态参数的测试 被引量:2
20
作者 廖述剑 李迅波 陈光 《电子测量与仪器学报》 CSCD 1999年第2期10-13,共4页
对于高速、超高速ADC而言,输出传输延迟、输出保持时间等定时动态参数指标的测试是必不可少的。本文结出了在LTX公司的Synchro Ⅱ混合信号电路测试系统上实现的定时动态参数的测试,并针对系统中时间测量部件在精度上的... 对于高速、超高速ADC而言,输出传输延迟、输出保持时间等定时动态参数指标的测试是必不可少的。本文结出了在LTX公司的Synchro Ⅱ混合信号电路测试系统上实现的定时动态参数的测试,并针对系统中时间测量部件在精度上的局限提出了一种改进的测试方法,得到了较好的测试结果。 展开更多
关键词 a/d转换器 动态性能 动态测试 时间测量
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部