期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
6
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种时间交替采样的非均匀时延估计技术
1
作者
陈颖
邓洁
杨丽
《电讯技术》
2006年第6期139-141,共3页
给出了一种时间交替采集系统各通道非均匀采样时延偏差的估计方法,分析了非均匀采样信号的频谱特性,介绍了非均匀采样信号时延估计原理。仿真结果表明,该算法可显著提高数据采集系统的性能。
关键词
侦察系统
数据采集
时间交替并行采样
非均匀
采样
时延估计
在线阅读
下载PDF
职称材料
一种超高速并行采样技术的研究与实现
被引量:
30
2
作者
黄武煌
王厚军
曾浩
《电子测量与仪器学报》
CSCD
2009年第8期67-71,共5页
并行采样技术是提高实时采样率的一种重要手段。基于时间交替并行采样技术,设计了一种由3Gsps采样率的模数转换器实现双通道6Gsps采样率的数据采集系统,重点对高速采样时钟分相延迟控制与同步时钟传输处理、基于IDDR的高速数据流分相处...
并行采样技术是提高实时采样率的一种重要手段。基于时间交替并行采样技术,设计了一种由3Gsps采样率的模数转换器实现双通道6Gsps采样率的数据采集系统,重点对高速采样时钟分相延迟控制与同步时钟传输处理、基于IDDR的高速数据流分相处理、基于FIFO高速缓存与基于DDR2深存储的双重构架、板级设计的信号完整性等关键技术进行了详细探讨,同时对系统的软件架构也进行了介绍,最后给出信号实时数据采集的实验结果,并对系统的信噪比和有效位数进行了详细分析,得出系统的性能指标达到了同类产品水平。
展开更多
关键词
高速模数转换器
时间交替并行采样
数据流分相处理
深存储
在线阅读
下载PDF
职称材料
TIADC高速数据捕获和时间失配补偿的FPGA实现
被引量:
6
3
作者
张尚良
邹月娴
《数据采集与处理》
CSCD
北大核心
2011年第5期601-608,共8页
时间交错并行采样模拟数字转换器(TIADC)模拟前端特有的多通道分时交替采样结构不可避免地引入了通道失配问题,并且给其后端多通道高速数据的捕获、缓存和处理带来了很大的设计挑战。本文针对上述技术难题,利用FPGA和SoPC技术特点,着重...
时间交错并行采样模拟数字转换器(TIADC)模拟前端特有的多通道分时交替采样结构不可避免地引入了通道失配问题,并且给其后端多通道高速数据的捕获、缓存和处理带来了很大的设计挑战。本文针对上述技术难题,利用FPGA和SoPC技术特点,着重开展模块化TIADC通用数字后端系统设计技术研究。分别实现了对TIADC系统模拟前端多通道分时交替高速输出数据的实时捕获、多通道拉格朗日时间失配实时数字后补偿、数据的存储及传输等功能。分析表明,本文提出的数字后端系统设计方案具有良好的通用性,其模块化特性易于拓展并适用于不同的TIADC系统架构。测试结果表明本文实现的4*80MS/s12bit TIADC数字后端系统工作稳定,采用6阶拉格朗日插值滤波器使系统获得了平均25dB的SFDR性能提高。
展开更多
关键词
时间交替并行采样
时间
失配
数字后补偿
TIADC数字后端系统
在线阅读
下载PDF
职称材料
高速深存储数据采集系统研究与设计
被引量:
35
4
作者
宋鹏飞
王厚军
曾浩
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2011年第4期903-912,共10页
存储深度表征了示波器在最高实时采样率下连续采集并存储采样点的能力。提高存储深度有助于提高系统分析波形细节的能力,但同时也会导致系统响应速度的下降。基于超高速并行采样和波形快速定位与缩放等技术,设计了实时采样率高达6 Gs/s...
存储深度表征了示波器在最高实时采样率下连续采集并存储采样点的能力。提高存储深度有助于提高系统分析波形细节的能力,但同时也会导致系统响应速度的下降。基于超高速并行采样和波形快速定位与缩放等技术,设计了实时采样率高达6 Gs/s,存储深度高达512 Mpts的高速深存储数据采集系统,重点提出了一种深度存储条件下的波形快速定位与缩放技术,以解决提高深度存储所带来的响应速度慢、波形捕获率低等问题。最后给出信号实时数据采集的实验结果。结果表明运用波形快速定位与缩放技术,系统响应速度大幅提高,可以快速定位并显示用户所关心的波形细节,提高示波器的性能。
展开更多
关键词
深存储
波形快速定位与缩放
波形捕获率
时间交替并行采样
在线阅读
下载PDF
职称材料
用于中红外痕量气体检测的光电信号高速采集系统设计
被引量:
10
5
作者
吕默
陈晨
王一丁
《激光杂志》
北大核心
2016年第2期26-29,共4页
在中红外波段,大多数气体分子吸收光谱的线宽都很窄,因此红外光电探测器输出信号为窄脉冲信号。对此脉冲信号的处理要求前置放大器必须兼具精度与速度,而对放大器输出信号的采集也需要在保证带宽的情况下尽量提高数字化的精度。本文中...
在中红外波段,大多数气体分子吸收光谱的线宽都很窄,因此红外光电探测器输出信号为窄脉冲信号。对此脉冲信号的处理要求前置放大器必须兼具精度与速度,而对放大器输出信号的采集也需要在保证带宽的情况下尽量提高数字化的精度。本文中设计了高速并行采样电路,利用两片双通道高速ADC实现了1GSPS的采样速度与12bit的垂直分辨率。信号链的最后一环是FPGA数据处理电路,我们应用CORDIC算法对采集系统的时间误差进行了校正。本文最后给出了光电信号高速采集电路的设计与测试结果,在输入参考信号频率为100MHz时,采集系统整体信噪比达到60d B,无杂散动态范围达到70d B。
展开更多
关键词
痕量气体检测
时间交替并行采样
系统
Farrow滤波器
CORDIC算法
在线阅读
下载PDF
职称材料
高速数据采集系统中触发点同步技术研究
被引量:
37
6
作者
郭连平
田书林
+1 位作者
蒋俊
曾浩
《电子测量与仪器学报》
CSCD
2010年第3期224-229,共6页
在高速数据采集系统中,并行时间交替采样会引起触发抖动,导致系统整体性能的下降。本文首先分析了触发抖动出现的原因,接着提出了一种基于FPGA硬件,利用时间扩展电路的触发点同步技术来降低触发抖动,最后进行了误差分析,并给出了采用该...
在高速数据采集系统中,并行时间交替采样会引起触发抖动,导致系统整体性能的下降。本文首先分析了触发抖动出现的原因,接着提出了一种基于FPGA硬件,利用时间扩展电路的触发点同步技术来降低触发抖动,最后进行了误差分析,并给出了采用该技术的实验结果。结果表明,触发点同步技术可以有效的降低触发抖动,同时相比较以往的软件查询算法,可以并行于采集过程完成触发点同步,因此不需要耗费额外的时间,并且也不会影响系统的整机性能。
展开更多
关键词
高速
并行
采集系统
并行
时间
交替
采样
时间
扩展电路
触发点同步
触发抖动
在线阅读
下载PDF
职称材料
题名
一种时间交替采样的非均匀时延估计技术
1
作者
陈颖
邓洁
杨丽
机构
中国西南电子技术研究所
出处
《电讯技术》
2006年第6期139-141,共3页
文摘
给出了一种时间交替采集系统各通道非均匀采样时延偏差的估计方法,分析了非均匀采样信号的频谱特性,介绍了非均匀采样信号时延估计原理。仿真结果表明,该算法可显著提高数据采集系统的性能。
关键词
侦察系统
数据采集
时间交替并行采样
非均匀
采样
时延估计
Keywords
reconnaissance system
data acquisition
time - interleaved parallel sample
un - equalized sample
time delay evaluation
分类号
TN911 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
一种超高速并行采样技术的研究与实现
被引量:
30
2
作者
黄武煌
王厚军
曾浩
机构
电子科技大学自动化工程学院
出处
《电子测量与仪器学报》
CSCD
2009年第8期67-71,共5页
基金
国家自然科学基金(编号:60772145
60827001)资助项目
文摘
并行采样技术是提高实时采样率的一种重要手段。基于时间交替并行采样技术,设计了一种由3Gsps采样率的模数转换器实现双通道6Gsps采样率的数据采集系统,重点对高速采样时钟分相延迟控制与同步时钟传输处理、基于IDDR的高速数据流分相处理、基于FIFO高速缓存与基于DDR2深存储的双重构架、板级设计的信号完整性等关键技术进行了详细探讨,同时对系统的软件架构也进行了介绍,最后给出信号实时数据采集的实验结果,并对系统的信噪比和有效位数进行了详细分析,得出系统的性能指标达到了同类产品水平。
关键词
高速模数转换器
时间交替并行采样
数据流分相处理
深存储
Keywords
high-speed ADC
alternating time parallel sampling
data stream phase processing
large-capacity storae
分类号
TP274.2 [自动化与计算机技术—检测技术与自动化装置]
在线阅读
下载PDF
职称材料
题名
TIADC高速数据捕获和时间失配补偿的FPGA实现
被引量:
6
3
作者
张尚良
邹月娴
机构
北京大学现代数字信号处理实验室
出处
《数据采集与处理》
CSCD
北大核心
2011年第5期601-608,共8页
基金
国家自然科学基金(60775003)资助项目
文摘
时间交错并行采样模拟数字转换器(TIADC)模拟前端特有的多通道分时交替采样结构不可避免地引入了通道失配问题,并且给其后端多通道高速数据的捕获、缓存和处理带来了很大的设计挑战。本文针对上述技术难题,利用FPGA和SoPC技术特点,着重开展模块化TIADC通用数字后端系统设计技术研究。分别实现了对TIADC系统模拟前端多通道分时交替高速输出数据的实时捕获、多通道拉格朗日时间失配实时数字后补偿、数据的存储及传输等功能。分析表明,本文提出的数字后端系统设计方案具有良好的通用性,其模块化特性易于拓展并适用于不同的TIADC系统架构。测试结果表明本文实现的4*80MS/s12bit TIADC数字后端系统工作稳定,采用6阶拉格朗日插值滤波器使系统获得了平均25dB的SFDR性能提高。
关键词
时间交替并行采样
时间
失配
数字后补偿
TIADC数字后端系统
Keywords
time-interleaved parallel sampling timing mismatch digital background compensation TIADC digital backend system
分类号
TP335 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
高速深存储数据采集系统研究与设计
被引量:
35
4
作者
宋鹏飞
王厚军
曾浩
机构
电子科技大学自动化工程学院
出处
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2011年第4期903-912,共10页
基金
国家自然科学基金(60827001)资助项目
文摘
存储深度表征了示波器在最高实时采样率下连续采集并存储采样点的能力。提高存储深度有助于提高系统分析波形细节的能力,但同时也会导致系统响应速度的下降。基于超高速并行采样和波形快速定位与缩放等技术,设计了实时采样率高达6 Gs/s,存储深度高达512 Mpts的高速深存储数据采集系统,重点提出了一种深度存储条件下的波形快速定位与缩放技术,以解决提高深度存储所带来的响应速度慢、波形捕获率低等问题。最后给出信号实时数据采集的实验结果。结果表明运用波形快速定位与缩放技术,系统响应速度大幅提高,可以快速定位并显示用户所关心的波形细节,提高示波器的性能。
关键词
深存储
波形快速定位与缩放
波形捕获率
时间交替并行采样
Keywords
deep-storage
rapid waveform positioning and zooming
waveform capture rate
alternating time parallel sampling
分类号
TB971 [机械工程—测试计量技术及仪器]
在线阅读
下载PDF
职称材料
题名
用于中红外痕量气体检测的光电信号高速采集系统设计
被引量:
10
5
作者
吕默
陈晨
王一丁
机构
吉林大学集成光电子学国家重点联合实验室
吉林大学地球信息探测仪器教育部重点实验室
出处
《激光杂志》
北大核心
2016年第2期26-29,共4页
基金
中国国家科技支撑计划“煤矿突水、火灾等重大事故防治关键技术与装备研发”重大课题,煤矿用红外CO检测仪(传感器)研发(2013BAK06B04)
文摘
在中红外波段,大多数气体分子吸收光谱的线宽都很窄,因此红外光电探测器输出信号为窄脉冲信号。对此脉冲信号的处理要求前置放大器必须兼具精度与速度,而对放大器输出信号的采集也需要在保证带宽的情况下尽量提高数字化的精度。本文中设计了高速并行采样电路,利用两片双通道高速ADC实现了1GSPS的采样速度与12bit的垂直分辨率。信号链的最后一环是FPGA数据处理电路,我们应用CORDIC算法对采集系统的时间误差进行了校正。本文最后给出了光电信号高速采集电路的设计与测试结果,在输入参考信号频率为100MHz时,采集系统整体信噪比达到60d B,无杂散动态范围达到70d B。
关键词
痕量气体检测
时间交替并行采样
系统
Farrow滤波器
CORDIC算法
Keywords
trace gas detection
time-interleaved parallel sampling system
Farrow filter
CORDIC algorithm
分类号
TN91 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
高速数据采集系统中触发点同步技术研究
被引量:
37
6
作者
郭连平
田书林
蒋俊
曾浩
机构
电子科技大学自动化工程学院
出处
《电子测量与仪器学报》
CSCD
2010年第3期224-229,共6页
文摘
在高速数据采集系统中,并行时间交替采样会引起触发抖动,导致系统整体性能的下降。本文首先分析了触发抖动出现的原因,接着提出了一种基于FPGA硬件,利用时间扩展电路的触发点同步技术来降低触发抖动,最后进行了误差分析,并给出了采用该技术的实验结果。结果表明,触发点同步技术可以有效的降低触发抖动,同时相比较以往的软件查询算法,可以并行于采集过程完成触发点同步,因此不需要耗费额外的时间,并且也不会影响系统的整机性能。
关键词
高速
并行
采集系统
并行
时间
交替
采样
时间
扩展电路
触发点同步
触发抖动
Keywords
Ultra-high-speed data acquisition system
parallel time-interleaved acquisition
time expanding circuit
trigger point synchronizing
trigger jitter
分类号
TB971 [机械工程—测试计量技术及仪器]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种时间交替采样的非均匀时延估计技术
陈颖
邓洁
杨丽
《电讯技术》
2006
0
在线阅读
下载PDF
职称材料
2
一种超高速并行采样技术的研究与实现
黄武煌
王厚军
曾浩
《电子测量与仪器学报》
CSCD
2009
30
在线阅读
下载PDF
职称材料
3
TIADC高速数据捕获和时间失配补偿的FPGA实现
张尚良
邹月娴
《数据采集与处理》
CSCD
北大核心
2011
6
在线阅读
下载PDF
职称材料
4
高速深存储数据采集系统研究与设计
宋鹏飞
王厚军
曾浩
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2011
35
在线阅读
下载PDF
职称材料
5
用于中红外痕量气体检测的光电信号高速采集系统设计
吕默
陈晨
王一丁
《激光杂志》
北大核心
2016
10
在线阅读
下载PDF
职称材料
6
高速数据采集系统中触发点同步技术研究
郭连平
田书林
蒋俊
曾浩
《电子测量与仪器学报》
CSCD
2010
37
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部