期刊文献+
共找到19篇文章
< 1 >
每页显示 20 50 100
时间交叉模数转换器采样时间误差的补偿算法 被引量:2
1
作者 王亚军 李明 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2012年第2期101-107,共7页
针对时间交叉采样模数转换器中存在的采样时间误差,提出了一种新的全数字域补偿算法.该算法根据误差产生的原理,采用可变数字分数延时器对误差进行了补偿,得到了较好的效果.与其他已有算法相比,新算法概念简单,结构易于实现,容易进行通... 针对时间交叉采样模数转换器中存在的采样时间误差,提出了一种新的全数字域补偿算法.该算法根据误差产生的原理,采用可变数字分数延时器对误差进行了补偿,得到了较好的效果.与其他已有算法相比,新算法概念简单,结构易于实现,容易进行通道扩展,通道越多,资源优势越明显.另外,算法采用Farrow结构分离了误差参数,很容易和参数估计算法一起组成自适应系统.仿真结果表明,在小误差范围内,新算法使时间交叉采样数模转换器系统的信纳比提高了30dB以上.此外,该算法对输入中的加性噪声不敏感,具有比较好的适应性. 展开更多
关键词 补偿算法 时间交叉采样模数变换器 数字分数延时器 采样时间误差
在线阅读 下载PDF
基于频域稀疏性的时间交替模数转换器时间相位失配盲测量算法 被引量:3
2
作者 徐祥俊 邹月娴 《电子与信息学报》 EI CSCD 北大核心 2012年第9期2241-2246,共6页
该文研究时间交替模数转换器(TIADC)的通道间时间相位失配参数的盲测量问题。基于TIADC系统架构、输入模拟信号的频域稀疏性和非混叠频率点,以采样定理和欠采样理论为基础,探索TIADC系统输入信号、输出信号以及与子ADC输出信号之间的频... 该文研究时间交替模数转换器(TIADC)的通道间时间相位失配参数的盲测量问题。基于TIADC系统架构、输入模拟信号的频域稀疏性和非混叠频率点,以采样定理和欠采样理论为基础,探索TIADC系统输入信号、输出信号以及与子ADC输出信号之间的频谱关系,推导出了一种新的基于非混叠频率点的相对频谱的离散傅里叶逆变换序列的相位信息的TIADC通道间时间相位失配参数的盲测量算法。仿真实验表明该文所提出的盲测量算法具有可以与正弦拟合算法相比拟的参数测量精度,并且具有对噪声不敏感,对输入信号频率无限制,对TIADC系统通道数无限制,不需要对输入信号过采样等突出优点。TIADC系统真实捕获数据测试进一步验证了该算法的准确性和有效性。 展开更多
关键词 时间交替模数转换器 时间相位失配 盲测量 采样 频域稀疏性
在线阅读 下载PDF
多通道逐次逼近型10bit 40Ms/s模数转换器的设计 被引量:1
3
作者 殷勤 戚韬 +1 位作者 吴光林 吴建辉 《电子器件》 EI CAS 2006年第4期1126-1130,共5页
设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版... 设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm×1.3 mm。40 MHz工作时,平均功耗为33.68 mW。输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB。 展开更多
关键词 模数转换器 逐次逼近 时间交叉存取 自校准比较器 电容校准
在线阅读 下载PDF
AD574A模数转换器的更新换代产品——AD1674 被引量:2
4
作者 吴星明 《电子技术应用》 北大核心 1995年第4期44-46,共3页
介绍了AD574、AD574A、AD674A、AD674B、AD774B及AD1674的共同点与不同点,指出今后设计新产品时,应采用AD1674新产品替代那些即将过时的老产品.在维修老设备时,遇有AD574、AD574A可用替代产品AD674A、AD674B、AD774B及AD1674进行更换.
关键词 AD574A 模数转换器 AD1674 最大转换时间 采样保持放大器
在线阅读 下载PDF
一种时间交叉采样ADC失调与增益误差校准方案 被引量:3
5
作者 戚韬 吴光林 吴建辉 《电子器件》 CAS 2007年第1期116-118,122,共4页
针对时间交叉采样模数转换器的失调、增益误差提出了校准方案.该方案主要通过各通道模数转换器向同一通道校准的方法,首先计算出误差参数,再根据误差参数对数字量进行校准.采用该校准方案对四通道10位640Msps模数转换器进行校准,经MATLA... 针对时间交叉采样模数转换器的失调、增益误差提出了校准方案.该方案主要通过各通道模数转换器向同一通道校准的方法,首先计算出误差参数,再根据误差参数对数字量进行校准.采用该校准方案对四通道10位640Msps模数转换器进行校准,经MATLAB仿真,结果表明输入频率为79.14MHz时,校准后的无杂散动态范围为75.17dB,信噪比为55.98dB,有效精度为9.01bit,比较准前分别提高了24.6dB、6.47dB、1.08bit. 展开更多
关键词 时间交叉采样模数转换器 失调误差 增益误差 校准
在线阅读 下载PDF
基于AD9516的高速四通道时间交叉采样时钟的设计 被引量:10
6
作者 王和国 张玉静 刘书明 《国外电子元器件》 2008年第6期7-9,12,共4页
针对四通道时间交叉采样对时钟的严格要求,提出了使用时钟分配器AD9516给四个交叉采样的模数转换器AD9445提供四路在相位上严格相差90°的110 MHz的采样时钟。在介绍AD9516特性的基础上,详细说明了系统设计电路结构,并利用FPGA模拟... 针对四通道时间交叉采样对时钟的严格要求,提出了使用时钟分配器AD9516给四个交叉采样的模数转换器AD9445提供四路在相位上严格相差90°的110 MHz的采样时钟。在介绍AD9516特性的基础上,详细说明了系统设计电路结构,并利用FPGA模拟高速同步串行口(SPI)协议,实现了DSP利用FPGA当作桥接器件和AD9516通信。 展开更多
关键词 时间交叉采样 AD9516 FPGA SPI协议
在线阅读 下载PDF
高速高精度光学模数转换技术研究进展 被引量:3
7
作者 李政凯 张旨遥 +1 位作者 李和平 刘永 《空间电子技术》 2020年第4期117-125,共9页
模数转换器(Analog-to-digital converter,ADC)是将自然界中各种模拟信号转换为数字信号的桥梁,其性能优劣直接决定了后续数字信号处理的能力。随着电子信息技术的发展和数字化的推广,主流半导体材料电子ADC受到载流子迁移率的限制,难... 模数转换器(Analog-to-digital converter,ADC)是将自然界中各种模拟信号转换为数字信号的桥梁,其性能优劣直接决定了后续数字信号处理的能力。随着电子信息技术的发展和数字化的推广,主流半导体材料电子ADC受到载流子迁移率的限制,难以满足宽带信号高速、高精度模数转换的需求。光子技术天然具备超高速、大带宽等优良特性,利用光子学手段来提升电子ADC性能是目前突破电子瓶颈最具潜力的技术方案之一。文章介绍了光学ADC的基本原理和实现方案,并重点分析了最近十年来光学时间拉伸ADC和光采样ADC的国内外研究进展以及各自的技术特点,此外还概述了光量化技术的应用前景,展望了未来光学ADC及其关键技术的发展趋势。 展开更多
关键词 模数转换器 时间拉伸 采样
在线阅读 下载PDF
基于交叉采样技术的多道脉冲幅度分析仪设计 被引量:2
8
作者 米耀辉 周锡华 +2 位作者 姜作喜 王蓬 王鑫 《核电子学与探测技术》 CAS CSCD 北大核心 2014年第12期1469-1473,1481,共6页
为提高核脉冲信号幅度分析精度,本文设计的多道脉冲幅度分析仪采用多片AD7626交叉采样方式提高系统的实时采样率,弥补单片ADC芯片低采样率的不足;使用时钟分配芯片AD9522为时间交叉采样提供精确的转换时钟;FPGA上构建SOPC系统和各功能... 为提高核脉冲信号幅度分析精度,本文设计的多道脉冲幅度分析仪采用多片AD7626交叉采样方式提高系统的实时采样率,弥补单片ADC芯片低采样率的不足;使用时钟分配芯片AD9522为时间交叉采样提供精确的转换时钟;FPGA上构建SOPC系统和各功能模块实现时间交叉采样的控制、数字信号读取重组以及脉冲幅度数字化分析处理。通过对设计的多道脉冲幅度分析仪进行谱线采集测试,结果表明其可应用于伽玛能谱测量领域。 展开更多
关键词 时间交叉采样 ADC 时钟分配 脉冲幅度分析 FPGA LVDS
在线阅读 下载PDF
基于线下估计和线上补偿的时间交错采样ADC失配误差补偿方法 被引量:3
9
作者 邹应全 吴太龙 +3 位作者 彭榆淞 孙一航 刘宜罡 张翠芳 《电子与信息学报》 EI CSCD 北大核心 2019年第1期226-232,共7页
该文提出一种改进的时间交错采样模数转换器(TIADC)失配误差补偿方法。系统通过误差参数和简化的拉格朗日插值算法分别实现了对偏置、增益的失配误差补偿和采样时间的失配误差补偿。该补偿方法在FPGA中采用低复杂度的定点运算实现,在TI... 该文提出一种改进的时间交错采样模数转换器(TIADC)失配误差补偿方法。系统通过误差参数和简化的拉格朗日插值算法分别实现了对偏置、增益的失配误差补偿和采样时间的失配误差补偿。该补偿方法在FPGA中采用低复杂度的定点运算实现,在TIADC硬件平台中实现了对多通道ADC采样数据的线上校正。实验结果表明:所提改进方法在仿真环境下使无杂散动态范围提升了51 dB,并且在硬件实现过程中使SFDR优化达45 dB。在保持失配误差估计精度和补偿效果优良的前提下,该方法不仅降低了算法的计算复杂度,而且该补偿结构不受TIADC通道数目的限制。 展开更多
关键词 模数转换器 时间交错采样 失配误差 补偿结构 定点运算
在线阅读 下载PDF
基于混合滤波器组的时间交替采样技术 被引量:2
10
作者 刘进军 陈颖 《电讯技术》 2007年第6期155-157,共3页
时间交替采样技术对通道失配误差十分敏感,而基于混合滤波器组的采样技术降低了对通道失配误差的敏感,但前端模拟分析滤波器的稳定性难于设计限制了其工程应用。结合时间交替和混合滤波器组采样技术,提出了一种易于工程实现的基于混合... 时间交替采样技术对通道失配误差十分敏感,而基于混合滤波器组的采样技术降低了对通道失配误差的敏感,但前端模拟分析滤波器的稳定性难于设计限制了其工程应用。结合时间交替和混合滤波器组采样技术,提出了一种易于工程实现的基于混合滤波器组的时间交替采样技术。仿真结果表明,该技术能显著提高采样系统的精度。 展开更多
关键词 模数转换器 混合滤波器组 时间交替采样 通道失配误差
在线阅读 下载PDF
一种低功耗14位10MS/s流水线A/D转换器 被引量:1
11
作者 周佳宁 李荣宽 《微电子学与计算机》 CSCD 北大核心 2012年第4期49-52,57,共5页
基于0.6μm BiCMOS工艺,设计了一个低功耗14位10MS/s流水线A/D转换器.采用了去除前端采样保持电路、共享相邻级间的运放、逐级递减和设计高性能低功耗运算放大器等一系列低功耗技术来降低ADC的功耗.为了减小前端采样保持电路去除后引入... 基于0.6μm BiCMOS工艺,设计了一个低功耗14位10MS/s流水线A/D转换器.采用了去除前端采样保持电路、共享相邻级间的运放、逐级递减和设计高性能低功耗运算放大器等一系列低功耗技术来降低ADC的功耗.为了减小前端采样保持电路去除后引入的孔径误差,采用一种简单的RC时间常数匹配方法.仿真结果表明,当采样频率为10MHz,输入信号为102.5kHz,电源电压为5V时,ADC的信噪失真比(SNDR)、无杂散谐波范围(SFDR)、有效位数(ENOB)和功耗分别为80.17dB、87.94dB、13.02位和55mW. 展开更多
关键词 模数转换器 去除采样保持电路 RC时间常数匹配 运放共享 低功耗
在线阅读 下载PDF
带通采样时间交织ADC的一种时间失配校正算法
12
作者 叶星炜 翟计全 +1 位作者 董屾 杨予昊 《现代雷达》 CSCD 北大核心 2023年第7期45-50,共6页
令多个模拟-数字转换器(ADC)通过时间交织的方式进行轮流采样是成倍提升ADC系统采样率的重要途径。然而,多个采样通道间存在的误差和失配将在采样结果中引入杂散。文中针对通道间的时间失配,提出一种适用于射频带通直采的ADC校正算法。... 令多个模拟-数字转换器(ADC)通过时间交织的方式进行轮流采样是成倍提升ADC系统采样率的重要途径。然而,多个采样通道间存在的误差和失配将在采样结果中引入杂散。文中针对通道间的时间失配,提出一种适用于射频带通直采的ADC校正算法。该方法利用频域上信号分量和杂散分量间由时间失配量决定的定量关系导出校正参数,进而实现对插零后各通道采样结果的修正。仿真结果表明:文中提出的算法可在准确测量的基础上对大范围内的时间失配实现较为理想的校正,且能够适应包括低通采样、带通采样和偶数、奇数通道数等在内的多种场景。 展开更多
关键词 模数转换器 时间交织 时间失配 校正 带通采样 射频直采
在线阅读 下载PDF
一种基于压缩感知的无冗余通道时间交织ADC随机化方法 被引量:1
13
作者 胡毅 王于波 +3 位作者 李振国 姜亦刚 李靖 张帆 《微电子学与计算机》 2022年第2期101-106,共6页
在时间交织ADC结构中,本文基于压缩感知理论提出一种无冗余通道随机化方法.利用随机数决定当前通道ADC是否采样,当有多个通道ADC空闲时随机选择某个通道进行采样,实现时间交织ADC的欠奈奎斯特随机化采样.在此基础上,基于观测矩阵和正交... 在时间交织ADC结构中,本文基于压缩感知理论提出一种无冗余通道随机化方法.利用随机数决定当前通道ADC是否采样,当有多个通道ADC空闲时随机选择某个通道进行采样,实现时间交织ADC的欠奈奎斯特随机化采样.在此基础上,基于观测矩阵和正交匹配追踪算法对时间交织ADC的数据进行重建,获得完整的ADC量化结果.通过MATLAB对本文提出的基于压缩感知的时间交织ADC通道随机化方法进行建模,在给定采样时间失配条件下,本方法将时间交织ADC的SFDR从53.1 dB提高到65.5 dB,提升12.4 dB,有效提高了ADC的动态性能. 展开更多
关键词 模数转换器 时间交织 压缩感知 通道随机化 欠奈奎斯特采样
在线阅读 下载PDF
RFSoC中ADC的SFDR优化技术研究
14
作者 白锦 刘生 汪洋 《电子质量》 2024年第9期1-7,共7页
赛灵思(Xilinx)推出了一款集成了高性能模数/数模转换器(ADC/DAC)的单芯片射频片上系统(RFSoC),由于其具有极高的ADC性能指标和系统集成度,因而得到了广泛的应用。ADC采用时间交织(TI)采样技术,由多个子ADC进行采集组合来提高采样速率,... 赛灵思(Xilinx)推出了一款集成了高性能模数/数模转换器(ADC/DAC)的单芯片射频片上系统(RFSoC),由于其具有极高的ADC性能指标和系统集成度,因而得到了广泛的应用。ADC采用时间交织(TI)采样技术,由多个子ADC进行采集组合来提高采样速率,但是由于各子ADC不可能做到工艺完全相同,因此该技术存在偏置失配、增益失配和时间失配等问题,从而造成频谱出现杂散,降低了无杂散动态范围(SFDR)指标。基于RFSoC中ADC的杂散问题,分析了ADC的校准结构,探讨了对SFDR指标进行性能优化的技术方法。大量的实验和分析结果表明,该方法有效地提高了ADC的SFDR指标,具有良好的效果。 展开更多
关键词 单芯片射频片上系统 模数转换器 无散杂动态范围 时间交织采样 杂散
在线阅读 下载PDF
多片ADC并行采集系统的增益误差补偿 被引量:5
15
作者 尹亮 周劼 姚军 《现代电子技术》 2007年第17期170-171,共2页
时间交叉采样结构是提高模数转换系统采样率的一种有效途径。由于制造工艺的局限,这种结构会引入通道失配误差而限制系统的性能。通道失配误差包括偏置误差、增益误差和时间误差。提出了一种基于频域计算增益误差对其进行补偿的方法,并... 时间交叉采样结构是提高模数转换系统采样率的一种有效途径。由于制造工艺的局限,这种结构会引入通道失配误差而限制系统的性能。通道失配误差包括偏置误差、增益误差和时间误差。提出了一种基于频域计算增益误差对其进行补偿的方法,并通过Matlab仿真验证了算法的有效性和可行性。 展开更多
关键词 时间交叉采样 模数转换器 通道失配误差 增益误差
在线阅读 下载PDF
雷击专用数字存储示波器的研究与设计
16
作者 叶克江 《郑州大学学报(工学版)》 CAS 北大核心 2011年第4期111-115,共5页
通用数字存储示波器造价昂贵,设计复杂,多用于高速采集和分析有规律的周期波形.针对雷击发生的随机性,雷击电流波形属于瞬态波形,设计了专用数字存储示波器.采用时间交叉并行同步采样技术,提出了一种用带低速A/D转换器的单片机实现高速... 通用数字存储示波器造价昂贵,设计复杂,多用于高速采集和分析有规律的周期波形.针对雷击发生的随机性,雷击电流波形属于瞬态波形,设计了专用数字存储示波器.采用时间交叉并行同步采样技术,提出了一种用带低速A/D转换器的单片机实现高速采样的新思路.详细分析了硬件电路组成,并研究了工作原理,就提高采样速率这一数字存储示波器的关键技术瓶颈展开了有益的讨论.该电路设计全部使用常规廉价的器件,成本低,性能高,满足雷击电流波形采集要求. 展开更多
关键词 数字存储示波器 时间交叉 A/D转换器 采样速率 单片机
在线阅读 下载PDF
高速高精度ADC系统分析
17
作者 顾云涛 郭高峰 《现代导航》 2010年第2期48-51,共4页
对于提高模数转换系统的速度和}生能,并使用相对低速的电路来实现高速采样的模数转换系统来说,时间交叉采样模数转换系统是一种非常有效的方法。本文介绍了时间交叉采样法的基本原理和实现方法,并对系统中各通道间的失配对整个系统... 对于提高模数转换系统的速度和}生能,并使用相对低速的电路来实现高速采样的模数转换系统来说,时间交叉采样模数转换系统是一种非常有效的方法。本文介绍了时间交叉采样法的基本原理和实现方法,并对系统中各通道间的失配对整个系统性能的影响做出了分析,给出了仿真图形。 展开更多
关键词 时间交叉采样 模数转换系统 失配
在线阅读 下载PDF
一种基于40nm CMOS工艺的超宽带高速ADC 被引量:1
18
作者 易政 郭轩 +3 位作者 郑旭强 周磊 季尔优 吴旦昱 《半导体技术》 CAS 北大核心 2020年第8期586-591,共6页
设计并实现了一款超宽带高速模数转换器(ADC)芯片。该ADC采用时间交织的架构,提高了数据转换的速率;改进了前端接收电路,增加了信号的模拟输入带宽;使用优化的自举开关电路以增加信号采样率;并通过高速的自校准比较器,校准比较器的输入... 设计并实现了一款超宽带高速模数转换器(ADC)芯片。该ADC采用时间交织的架构,提高了数据转换的速率;改进了前端接收电路,增加了信号的模拟输入带宽;使用优化的自举开关电路以增加信号采样率;并通过高速的自校准比较器,校准比较器的输入失调电压,保证信号量化的速度。基于40 nm CMOS工艺对该ADC进行了设计和流片。测试结果表明:该ADC芯片采样率可达36 GS/s,3 dB带宽可达18 GHz,且在模拟输入信号的全频带内,有效位数(ENOB)可达2.5 bit以上。该芯片可以对DC^18 GHz内的射频信号直接采样,简化超宽带接收机的结构,满足超宽带接收系统的应用需求,具有系统结构简单、成本低、集成度高的优点。 展开更多
关键词 模数转换器(ADC) 时间交织 采样 自校准比较器 自举开关
在线阅读 下载PDF
基于40 nm工艺的单比特超宽带ADC 被引量:1
19
作者 易政 郭轩 +2 位作者 郑旭强 季尔优 吴旦昱 《固体电子学研究与进展》 CAS 北大核心 2020年第4期275-279,共5页
采用TSMC 40 nm工艺实现了一款宽带高速ADC。芯片采用时间交织的结构,单通道采用Flash结构,采样率为5 GS/s,8个子通道交织达到40 GS/s的采样率。测试结果表明,芯片的采样率可以达到38.4 GS/s,且在该采样率下,输入信号带宽可达18 GHz,灵... 采用TSMC 40 nm工艺实现了一款宽带高速ADC。芯片采用时间交织的结构,单通道采用Flash结构,采样率为5 GS/s,8个子通道交织达到40 GS/s的采样率。测试结果表明,芯片的采样率可以达到38.4 GS/s,且在该采样率下,输入信号带宽可达18 GHz,灵敏度小于-20 dBm,可以满足单比特超宽带收发系统的需求。 展开更多
关键词 模数转换器 时间交织 采样 大信号带宽
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部