期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
采用FPGA的高速CCD相机的时钟发生器 被引量:3
1
作者 冯勇 牟丹丹 +2 位作者 杨旭强 董岩 陈硕 《传感器技术》 CSCD 北大核心 2002年第10期13-15,18,共4页
采用IL E2TDICCD做为传感器 ,与计算机构成了成像系统 ,并在计算机CRT上显示出图像。主要介绍高速CCD相机的工作时钟产生电路的设计 ,采用大规模集成电路FPGA实现了该工作时钟驱动电路 ,采用AHDL语言对工作时钟驱动电路进行了硬件描述 ... 采用IL E2TDICCD做为传感器 ,与计算机构成了成像系统 ,并在计算机CRT上显示出图像。主要介绍高速CCD相机的工作时钟产生电路的设计 ,采用大规模集成电路FPGA实现了该工作时钟驱动电路 ,采用AHDL语言对工作时钟驱动电路进行了硬件描述 ,并利用MaxPlus2软件对所设计的工作时钟驱动电路进行了仿真 ,最后对FPGA器件进行了编程和硬件电路调试 ,进而实现了整个CCD相机的控制。 展开更多
关键词 FPGA CCD相机 时钟发生器 电荷耦合器件 时间延迟积分 现场可编程逻辑阵列
在线阅读 下载PDF
10GHz低相噪扩频时钟发生器的设计与实现 被引量:3
2
作者 曾云 邱玉松 +1 位作者 张锋 夏宇 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2016年第2期109-114,共6页
基于55nm CMOS工艺设计并制造了一款小数分频锁相环低相噪10GHz扩频时钟发生器(SSCG).该SSCG采用带有开关电容阵列的压控振荡器实现宽频和低增益,利用3阶MASHΔΣ调制技术对电路噪声整形降低带内噪声,使用三角波调制改变分频系数使扩频... 基于55nm CMOS工艺设计并制造了一款小数分频锁相环低相噪10GHz扩频时钟发生器(SSCG).该SSCG采用带有开关电容阵列的压控振荡器实现宽频和低增益,利用3阶MASHΔΣ调制技术对电路噪声整形降低带内噪声,使用三角波调制改变分频系数使扩频时钟达到5 000×10^(-6).测试结果表明:时钟发生器的中心工作频率为10GHz,扩频模式下峰值降落达到16.46dB;在1 MHz频偏处的相位噪声为-106.93dBc/Hz.芯片面积为0.7mm×0.7mm,采用1.2V的电源供电,核心电路功耗为17.4mW. 展开更多
关键词 扩频时钟发生器 锁相环 ΔΣ调制器 相位噪声
在线阅读 下载PDF
可编程的时钟发生器
3
作者 吴石增 《电工电能新技术》 CSCD 北大核心 1990年第3期34-38,共5页
本文介绍用于数字控制系统的可编程时钟发生器电路。论述了它们的设计思想和工作原理,推导了设计公式,并给出逻辑电路图以及程序员计算所需时钟频率的计算公式。
关键词 时钟发生器 晶体振荡器 可编程
在线阅读 下载PDF
一种宽带高性能TIADC时钟发生器 被引量:6
4
作者 朱志东 邹月娴 陶阁 《数据采集与处理》 CSCD 北大核心 2009年第B10期177-181,共5页
针对并行交替模拟数字转换器(TIADC)发展遇到的时钟瓶颈,提出了一种宽带高性能TIADC时钟发生器设计方案。该方案利用时钟分路器和可编程延迟器分别实现通道扩展和相位延迟,采用可配置时钟源和逻辑转换电路使时钟发生器能够输出低抖动的C... 针对并行交替模拟数字转换器(TIADC)发展遇到的时钟瓶颈,提出了一种宽带高性能TIADC时钟发生器设计方案。该方案利用时钟分路器和可编程延迟器分别实现通道扩展和相位延迟,采用可配置时钟源和逻辑转换电路使时钟发生器能够输出低抖动的CMOS和ECL逻辑TIADC时钟。设计实现的时钟发生器已经成功用于4通道12 bit 320 MHz采样率的TIADC系统。测试结果表明,该时钟发生器具有10 ps延迟偏差和在80 MHz频率下不超过2 ps的时钟抖动。 展开更多
关键词 时钟 TIADC系统 时钟发生器 时间失配 低抖动
在线阅读 下载PDF
FPGA片上时钟发生器快速自校准方案 被引量:1
5
作者 董方源 杨海钢 韦援丰 《电子与信息学报》 EI CSCD 北大核心 2009年第6期1521-1524,共4页
该文提出了一种新颖的基于频率-电压转换技术的锁相环(PLL)快速自校准方案,可用于FPGA片上时钟产生单元内使用多段调谐环形压控振荡器(VCO)的锁相环。文章详细讨论了校准电路及用作时钟发生器的锁相环关键模块的设计,并进行了整体仿真... 该文提出了一种新颖的基于频率-电压转换技术的锁相环(PLL)快速自校准方案,可用于FPGA片上时钟产生单元内使用多段调谐环形压控振荡器(VCO)的锁相环。文章详细讨论了校准电路及用作时钟发生器的锁相环关键模块的设计,并进行了整体仿真验证。仿真结果说明,系统能够在发生工艺偏差或者参考频率变化时进行快速自校准。该文设计的校准电路及时钟发生器以较低VCO增益获得较宽的频率调谐范围,并具有较快的锁定时间,适于在FPGA器件的片上时钟产生单元中应用。 展开更多
关键词 FPGA 时钟发生器 压控振荡器 频率-电压转换 自校准
在线阅读 下载PDF
IDT推出SONET和千兆位以太网的精密时钟发生器件
6
《半导体技术》 CAS CSCD 北大核心 2003年第8期77-77,共1页
关键词 IDT公司 千兆位以太网 时钟发生器 SONET 锁相环
在线阅读 下载PDF
基于FPGA的时钟采样帧发生器设计
7
作者 王玮 王萍 +1 位作者 张鹏飞 饶蔚巍 《科学技术与工程》 2011年第13期2977-2980,共4页
在串行通信中,为使系统具有灵活的可编程性和可移植性,减小系统体积,降低开发成本,详细地描述了一种时钟采样帧发生器总体结构。结合FPGA特性和VHDL语言,对时钟采样帧发生器各组成模块进行了接口定义,同时在ModelS im SE中进行了功能仿... 在串行通信中,为使系统具有灵活的可编程性和可移植性,减小系统体积,降低开发成本,详细地描述了一种时钟采样帧发生器总体结构。结合FPGA特性和VHDL语言,对时钟采样帧发生器各组成模块进行了接口定义,同时在ModelS im SE中进行了功能仿真验证。圆满完成了基于FPGA的时钟采样帧发生器IP核设计。通过实践表明,设计的时钟采样帧发生器IP核可靠易用,可扩展功能强,满足了实际应用系统的技术要求。 展开更多
关键词 时钟采样帧发生器 FPGA VHDL IP核
在线阅读 下载PDF
电视文字广播发生器的试制
8
作者 潘一匡 《电信科学》 1985年第10期35-39,共5页
一、前言电视文字广播(Teletext)是将一些由二值不归零(NRZ)码组成的文字、图形,多工插入电视信号的场消隐(VBL)期间传送的一种广播业务。
关键词 电视文字广播 广播业务 不归零 码组 消隐 广播接收机 传送方式 时钟发生器 控制码 缓冲存储器
在线阅读 下载PDF
基于增量调制的CMX639及其应用 被引量:2
9
作者 孙继平 吴冰 《辽宁工程技术大学学报(自然科学版)》 CAS 北大核心 2003年第5期667-669,共3页
CMX639是一种单片全双工增量调制解调器(CVSD)芯片,它将输入、输出滤波器,编、解码器,时钟发生器和逻辑控制电路集成在一起。该芯片用线性双极性与集成注入逻辑兼容的集成电路制造工艺制成,采用从积分增量调制技术,具有四种可编程工作模... CMX639是一种单片全双工增量调制解调器(CVSD)芯片,它将输入、输出滤波器,编、解码器,时钟发生器和逻辑控制电路集成在一起。该芯片用线性双极性与集成注入逻辑兼容的集成电路制造工艺制成,采用从积分增量调制技术,具有四种可编程工作模式,两种可选择压扩算法,从而使电路设计大为简化,电路的工作可靠性、稳定性显著提高,成本大为降低。可在用户线电路,手机,多路传输系统及保密电路中应用。 展开更多
关键词 CMX639 全双工增量调制解调器 增量调制 滤波器 编码器 解码器 时钟发生器 逻辑控制电路
在线阅读 下载PDF
基于E-TSPC技术的10 GHz低功耗多模分频器的设计 被引量:3
10
作者 胡帅帅 周玉梅 张锋 《半导体技术》 CAS CSCD 北大核心 2016年第2期96-101,共6页
基于扩展的真单相时钟(E-TSPC)技术,设计了一款用于10 GHz扩频时钟发生器(SSCG)的分频比范围为32~63的多模分频器(MMD)。在设计中,基于D触发器的2/3分频器采用了动态E-TSPC技术,这不仅降低了功耗和芯片面积,而且改善了最高工作频... 基于扩展的真单相时钟(E-TSPC)技术,设计了一款用于10 GHz扩频时钟发生器(SSCG)的分频比范围为32~63的多模分频器(MMD)。在设计中,基于D触发器的2/3分频器采用了动态E-TSPC技术,这不仅降低了功耗和芯片面积,而且改善了最高工作频率。MMD由5级2/3分频器级联而成,由5 bit数字码控制。详细介绍和讨论了2/3分频器和MMD的工作原理和优势。MMD是SSCG的一部分,采用55 nm CMOS工艺进行了流片,芯片面积为35μm×10μm,电源电压为1.2 V,最高工作频率为10 GHz,此时功耗为1.56 m W。 展开更多
关键词 扩展的真单相时钟(E-TSPC) 多模分频器(MMD) 扩频时钟发生器(SSCG) 低功耗 动态逻辑
在线阅读 下载PDF
高分辨液晶投影显示的驱动电路设计 被引量:6
11
作者 余莉 《液晶与显示》 CAS CSCD 北大核心 2005年第6期576-580,共5页
介绍了一种采用CXA3512R驱动芯片、CXD3500R时钟发生芯片、CXA3106Q锁相环和CXA2111R信号处理芯片设计的LCX029CNT TFT-LCD新型高分辨(XGA)液晶显示的驱动电路,给出了硬件电路设计方法和I2C总线编程控制方法,并分析了视频信号的GAMMA矫... 介绍了一种采用CXA3512R驱动芯片、CXD3500R时钟发生芯片、CXA3106Q锁相环和CXA2111R信号处理芯片设计的LCX029CNT TFT-LCD新型高分辨(XGA)液晶显示的驱动电路,给出了硬件电路设计方法和I2C总线编程控制方法,并分析了视频信号的GAMMA矫正过程和作用。说明了GAMMA矫正在液晶投影显示中的作用。 展开更多
关键词 驱动器 时钟发生器 锁相环 XGA GAMMA矫正
在线阅读 下载PDF
电视技术及设备
12
《中国光学》 EI CAS 1997年第1期67-68,共2页
TN941.1 97010473对噪声不敏感的视频同步分离=A noise—insen-sitve design of Video synchronizing separator[刊,中]/谈新权,刘伟宏(华中理工大学电子与信息工程系)∥光通信技术.—1996,20(1).
关键词 同步分离 信息工程 光通信技术 数字视频处理 华中理工大学 同步锁相 时钟发生器 不敏感 噪声 电子
在线阅读 下载PDF
名词解释
13
《商业经济研究》 1984年第3期24-,共1页
计算机网络 就是用通讯线路把多个分散在各处的计算机联接起来,目的是使用户共享网络中的所有硬件、软件和数据资源;使用户突破地理条件的限制,方便地使用远地的计算机。
关键词 通讯线路 名词解释 共享网络 中央处理机 地理条件 时钟脉冲发生器 应用领域 口声 输入输出 存储功能
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部