期刊文献+
共找到98篇文章
< 1 2 5 >
每页显示 20 50 100
高速时钟信号的测试点选择与分析
1
作者 张子春 刘婷婷 杨开泰 《山西电子技术》 2024年第4期40-42,107,共4页
为了实现对高速时钟信号质量的精确判别,在分析传输线阻抗匹配原理基础上,深入分析传输线反射对时钟信号质量以及传输时延的影响。以PCIE的一对参考时钟信号为例,进行时钟信号传输链路的建模仿真,通过对晶振源端pin脚以及终端匹配电阻pi... 为了实现对高速时钟信号质量的精确判别,在分析传输线阻抗匹配原理基础上,深入分析传输线反射对时钟信号质量以及传输时延的影响。以PCIE的一对参考时钟信号为例,进行时钟信号传输链路的建模仿真,通过对晶振源端pin脚以及终端匹配电阻pin脚信号仿真测试波形的对比,发现终端匹配电阻pin处时钟信号单调性更好,因此提出高速时钟信号最佳选择终端匹配电阻pin脚的测试点,以减小传输线发射对信号的影响,便于后续产品的调试生产。 展开更多
关键词 时钟信号测试 传输线反射 测试点
在线阅读 下载PDF
卫星时钟信号功分网络对锁相环电路干扰分析 被引量:1
2
作者 高杰 韩浪 +1 位作者 纪文章 袁仕耿 《航天器工程》 CSCD 北大核心 2018年第2期124-128,共5页
在多颗卫星测试中,连接在功分网络上的设备在各自加断电的瞬间,会造成锁相环电路输入信号的相位瞬时变化,引发锁相环电路的相位跟踪,导致瞬时失锁。文章通过理论推导和公式仿真,明确了产生干扰的各设备时钟信号入口的反射系数和功分网... 在多颗卫星测试中,连接在功分网络上的设备在各自加断电的瞬间,会造成锁相环电路输入信号的相位瞬时变化,引发锁相环电路的相位跟踪,导致瞬时失锁。文章通过理论推导和公式仿真,明确了产生干扰的各设备时钟信号入口的反射系数和功分网络各输出端口的隔离度是影响干扰强弱的主要因素。提出了使各设备时钟信号入口的驻波不相等,且反射系数相位趋于同相,同时提高网络各输出端口的隔离度的消除干扰方法,并通过设备的系统联试进行了验证。结果表明:此方法可以有效抑制此类干扰,可为卫星时钟信号功分网络设计提供参考。 展开更多
关键词 卫星 时钟信号功分网络 锁相环电路 失锁
在线阅读 下载PDF
计算机时钟信号电磁信息泄漏分析 被引量:1
3
作者 颉晨 潘加明 袁雪平 《电子质量》 2006年第8期67-70,共4页
时钟电路在数字电路中占有重要位置,对实现数字电路的功能起决定作用。如果从计算机安全方面考虑,时钟电路同时又是产生电磁辐射的主要来源。本文对计算机时钟信号给出了相关的时域、频域特征,同时对其电磁信息泄漏进行了详细地理论分析。
关键词 时钟信号 电磁辐射 电磁信息泄漏 TEMPEST
在线阅读 下载PDF
基于FPGA的时钟信号实现方法
4
作者 季振凯 郭俊杰 《电子与封装》 2017年第7期17-20,共4页
时钟信号是时序电路的基础和整个电路得以正常运行的保证,由于仪器的小型化和低成本化对印刷电路板(Printed Circuit Board,PCB)具有严格的物理尺寸、层数等要求,使得通过震荡器和时钟分配IC获得多种频率时钟信号的PCB电路设计方法越来... 时钟信号是时序电路的基础和整个电路得以正常运行的保证,由于仪器的小型化和低成本化对印刷电路板(Printed Circuit Board,PCB)具有严格的物理尺寸、层数等要求,使得通过震荡器和时钟分配IC获得多种频率时钟信号的PCB电路设计方法越来越难以持续。为此,设计三种基于FPGA的时钟信号实现方法,可以在FPGA引脚充足的情况下取代震荡器和时钟分配IC,为PCB电路提供多种频率的时钟信号。 展开更多
关键词 时钟信号 时序电路 FPGA 震荡器
在线阅读 下载PDF
脉冲激光测距中高精度时间测量时钟信号误差补偿 被引量:7
5
作者 余浩 赵旭 苏中 《激光杂志》 北大核心 2020年第7期23-26,共4页
高精度时间测量技术在激光测距中有着重要作用,而时钟信号周期误差是影响时间测量精度的关键。传统的时钟周期校准往往只将测量过程中最后一个时钟周期的误差作为校准参数,无法对整个测量过程中的误差进行补偿。针对这一问题,提出了脉... 高精度时间测量技术在激光测距中有着重要作用,而时钟信号周期误差是影响时间测量精度的关键。传统的时钟周期校准往往只将测量过程中最后一个时钟周期的误差作为校准参数,无法对整个测量过程中的误差进行补偿。针对这一问题,提出了脉冲激光测距中高精度时间测量时钟信号误差补偿的方法,通过测量计时芯片在不同时间下的时钟周期误差,构造误差曲线以对测量结果进行补偿,提升了时间测量系统的测量精度。使用TDC-GP22专用计时芯片设计了时间测量系统并进行了测试。测试结果表明,系统平均绝对误差为0.38 ns,最小误差可达到65 ps。 展开更多
关键词 激光测距 时间间隔测量 TDC-GP22 时钟信号误差曲线 高精度
在线阅读 下载PDF
高速时钟信号的RC匹配电路设计与分析
6
作者 韩嫚莉 刘婷婷 《信息通信》 2018年第2期45-47,共3页
时钟信号是数字电路能够正常工作的基础,决定着数据能否正常判决。但是随着集成电路工艺的发展,时钟信号的边沿变化速率都变得非常快,快速的边沿速率会导致严重的信号完整性和电磁兼容性问题,为了确保时钟信号的完整性,时钟信号需要进... 时钟信号是数字电路能够正常工作的基础,决定着数据能否正常判决。但是随着集成电路工艺的发展,时钟信号的边沿变化速率都变得非常快,快速的边沿速率会导致严重的信号完整性和电磁兼容性问题,为了确保时钟信号的完整性,时钟信号需要进行匹配设计。信号完整性分析中常用的几种匹配方法是否都适合于时钟信号,各种匹配方法的取值如何确定就成为了设计难点。为了能够获取高质量的时钟信号,文章结合仿真分析的方法,设计出典型时钟电路RC匹配电路,指导实际应用。 展开更多
关键词 时钟信号 匹配电路 信号完整性
在线阅读 下载PDF
基于Ultraflex ATE差分时钟信号输出的实现方法
7
作者 马强 徐硕 《中国集成电路》 2021年第4期77-80,共4页
本文介绍了基于Ultraflex测试机台的一种差分时钟信号输出的实现方法。该差分时钟信号的实现方法基于Ultraflex测试机台的UP1600数字板卡,可以灵活设置频率、差模和共模电压,在一定范围内可以任意配置。本文实现了基于PATTERN 40 ns周... 本文介绍了基于Ultraflex测试机台的一种差分时钟信号输出的实现方法。该差分时钟信号的实现方法基于Ultraflex测试机台的UP1600数字板卡,可以灵活设置频率、差模和共模电压,在一定范围内可以任意配置。本文实现了基于PATTERN 40 ns周期输出100 MHz的差分时钟信号,并且在DUT上进行测试验证,结果满足要求。 展开更多
关键词 Ultraflex ATE 差分时钟信号 UP1600数字板卡
在线阅读 下载PDF
一种高速时钟信号数字调相器设计
8
作者 吴雪莹 管武 邱昕 《微电子学与计算机》 2023年第4期125-130,共6页
时钟调相电路在高速串行数据传输(Serializer-Deserializer,Serdes)和时钟数据恢复等技术中得到广泛应用,如何实现结构简单、精度高的多相时钟,是提高Serdes性能的核心.本文提出了一种改进的粗精调结合的数模转换结构,提高了时钟信号的... 时钟调相电路在高速串行数据传输(Serializer-Deserializer,Serdes)和时钟数据恢复等技术中得到广泛应用,如何实现结构简单、精度高的多相时钟,是提高Serdes性能的核心.本文提出了一种改进的粗精调结合的数模转换结构,提高了时钟信号的多相位插值的精度.该时钟电路是一种由数字信号控制的64相位的高速时钟信号调相电路,采用多组双尾电流源的双路差分恒流放大器和单尾电流源的双路差分恒流放大器,分别实现粗调和微调,完成基于电流的相位调节.本文提出的数字信号控制高速时钟信号调相电路,具有频率高、稳定性强、精度高、结构简单、易于实现等优点.基于以上方法,完成了基于SMIC 55 nm CMOS标准工艺的3.5 GHz、64相位输出的高速时钟调相电路,模块版图面积为0.039 mm2,具有较小的面积;电路理论分析表明,采用这种结构的相位插值器,DNL和INL出现的最大偏移度数都在1°左右,具有较高的精度. 展开更多
关键词 时钟信号 相位插值 差分恒流放大 高速
在线阅读 下载PDF
某系统时钟信号发生器板的设计
9
作者 周风平 《信息技术》 2001年第6期23-24,共2页
阐述本板如何自身产生系统所需的时间基准 ,或接收外部设备发送的时间基准 ,并根据系统要求输出所需的各种时钟信号。
关键词 时间基准 时钟信号发生器 设计 专用集成电路 系统
在线阅读 下载PDF
转换电容滤波器时钟信号的产生
10
作者 Maxim Inc. 《电子质量》 2001年第11期64-66,共3页
提出转换电容滤波器时钟信号产生的解决方案
关键词 转换电容滤波器 SCF 时钟信号 振荡器
在线阅读 下载PDF
串行时钟信号在录像机中的作用和检修实例
11
作者 刘修文 曾国云 《内蒙古广播与电视技术》 1994年第1期1-3,共3页
串行时钟信号在录像机中的作用和检修实例刘修文,曾国云(湖南攸县电视台)1串行时钟信号的作用录像机内微处理器之间的数据传输大多是采用串行数据传输,即各种操作指令的多位数据字节采用单根传输线一位一位按顺序传送。为保证率行... 串行时钟信号在录像机中的作用和检修实例刘修文,曾国云(湖南攸县电视台)1串行时钟信号的作用录像机内微处理器之间的数据传输大多是采用串行数据传输,即各种操作指令的多位数据字节采用单根传输线一位一位按顺序传送。为保证率行数据能准确无误地传送或接收,主微处... 展开更多
关键词 检修实例 时钟信号 串行数据传输 操作指令 伺服电路 脚电压 输出端电压 保证率 输出电路 键控
在线阅读 下载PDF
时钟信号源的设计
12
作者 殷为民 《集成电路应用》 1990年第1期30-35,共6页
概述一般可认为振荡器是一种具有正反馈的放大器,电路组成后,无需外界信号输入,在其输出端就有振荡信号输出。为了能获得精确地所需频率信号,每一个振荡电路都要含有决定频率的元件,这些元件一般为L、C;R、C;JT(晶体)等。时钟信号源是... 概述一般可认为振荡器是一种具有正反馈的放大器,电路组成后,无需外界信号输入,在其输出端就有振荡信号输出。为了能获得精确地所需频率信号,每一个振荡电路都要含有决定频率的元件,这些元件一般为L、C;R、C;JT(晶体)等。时钟信号源是一种输出为方波的脉冲振荡器;一般采用TTL、CMOS的“与非门”或“反相器”组成,也有使用时基电路或运算放大器以及分立元件组成的各种信号源,下面列举一些电路进行简要的分析,并给出频率或决定频率的元件的求值公式。 展开更多
关键词 时钟信号 脉冲振荡器 振荡器
在线阅读 下载PDF
应以亚太1A模拟接收中央电视台一套节目作为时钟信号源
13
作者 陆飞 《有线电视技术》 2003年第6期93-93,共1页
为贯彻落实全国安全播出工作会议精神,确保十六大期间播出传输中央电视台第一套节目的绝对安全,广电总局采取了多个卫星、多种传输手段相互备份的方法.
关键词 中央电视台 时钟信号 电视信号 亚太1A卫星
在线阅读 下载PDF
手持式多功能变电站时钟同步信号分析仪的开发与应用
14
作者 张一军 李朋江 +1 位作者 王剑军 程树军 《中国高新科技》 2024年第11期77-79,共3页
本文旨在开发一种手持式多功能变电站时钟同步信号分析仪,该仪器主要关注三个核心领域:授时和被授时设备同步测试技术、数据传输和通道延时的测试以及变电站二次设备对时异常缺陷分析技术。通过对PPX、B码等的精确测试和分析,提高了同... 本文旨在开发一种手持式多功能变电站时钟同步信号分析仪,该仪器主要关注三个核心领域:授时和被授时设备同步测试技术、数据传输和通道延时的测试以及变电站二次设备对时异常缺陷分析技术。通过对PPX、B码等的精确测试和分析,提高了同步精度,减少了延迟。此外,还探讨了该分析仪在变电站建设和运维工作中的作用,特别是在设备同步功能和数据收发方面的潜在价值,以期为电网的安全运营提供有效参考。 展开更多
关键词 授时设备 时钟同步信号分析仪 同步测试 数据传输延时 通道延时
在线阅读 下载PDF
频率源中关键信号电磁兼容研究 被引量:1
15
作者 肖永平 马世娟 倪晓东 《电子设计工程》 2024年第19期115-118,123,共5页
针对两种版图设计方案中关键信号的电磁干扰大小及其产生的原因进行分析,以达到预识别功能模块是否存在电磁干扰的目的。采用软件进行信号间隔离度仿真,结合功能模块测试试验,在产品设计初期进行相关电磁干扰仿真可减小关键信号被干扰... 针对两种版图设计方案中关键信号的电磁干扰大小及其产生的原因进行分析,以达到预识别功能模块是否存在电磁干扰的目的。采用软件进行信号间隔离度仿真,结合功能模块测试试验,在产品设计初期进行相关电磁干扰仿真可减小关键信号被干扰的风险。模块实测结果显示,方案一的输出信号存在干扰,方案二的输出信号不存在干扰。两种方案的仿真结果与实测结果吻合,实测结果验证了隔离度仿真结果的可参考性。 展开更多
关键词 电磁兼容 电磁干扰 频率源 隔离度 时钟信号
在线阅读 下载PDF
AD9548:可利用GPS信号进行同步的时钟IC
16
《世界电子元器件》 2009年第7期20-20,共1页
ADI推出一款时钟IC,使系统设计人员能使用标准的、无处不在的免费1pps GPS(全球定位系统)卫星发射机的信号,为通信基础设施设备产生同步时钟信号。AD9548时钟发生器,同步器设计用于远程光网络和无线网络节点、有线基础设施和数据... ADI推出一款时钟IC,使系统设计人员能使用标准的、无处不在的免费1pps GPS(全球定位系统)卫星发射机的信号,为通信基础设施设备产生同步时钟信号。AD9548时钟发生器,同步器设计用于远程光网络和无线网络节点、有线基础设施和数据通信设备, 展开更多
关键词 同步时钟信号 GPS信号 IC 行同步 全球定位系统 数据通信设备 设计人员 基础设施
在线阅读 下载PDF
DMS-100SN时钟同步信号的接入
17
作者 周松岗 《江西通信科技》 1998年第3期27-28,共2页
介绍DMS-100SN时钟同步结构及信号的接入方式。
关键词 DMS BITS 时钟同步信号 接入 通信网
在线阅读 下载PDF
基于高速嵌入式系统的信号完整性分析 被引量:10
18
作者 郭土华 徐晓 《电子技术应用》 北大核心 2011年第1期55-57,61,共4页
提高信号完整性、减小串扰和反射是高速电路系统设计能否成功的关键。本文基于以ARM1176JZF-S S3C6410为核处理器的嵌入式开发系统,对高速电路进行了研究。通过信号完整性仿真分析,解决了DDR SDRAM差分时钟信号的反射问题和视频输出信... 提高信号完整性、减小串扰和反射是高速电路系统设计能否成功的关键。本文基于以ARM1176JZF-S S3C6410为核处理器的嵌入式开发系统,对高速电路进行了研究。通过信号完整性仿真分析,解决了DDR SDRAM差分时钟信号的反射问题和视频输出信号的串扰问题。 展开更多
关键词 信号完整性 S3C6410 差分时钟信号 仿真
在线阅读 下载PDF
PCB板时钟电路的电磁兼容设计 被引量:15
19
作者 谢如元 施佳林 《现代电子技术》 2012年第2期142-144,147,共4页
为了研究PCB集成电路板中时钟引起的电磁兼容问题,采用了仿真数值计算的方法,对时钟电路的电磁兼容设计时几种主要影响因素进行分析研究,确定了在PCB集成电路板设计时的时钟选择原则,以及时钟电路电磁兼容设计时的具体对象和内容,通过... 为了研究PCB集成电路板中时钟引起的电磁兼容问题,采用了仿真数值计算的方法,对时钟电路的电磁兼容设计时几种主要影响因素进行分析研究,确定了在PCB集成电路板设计时的时钟选择原则,以及时钟电路电磁兼容设计时的具体对象和内容,通过优化时钟设计的布局和布线来达到提高了PCB板电磁兼容设计。最后提出了可以有效切断PCB板上时钟干扰传播途径的几种措施,为工程技术人员提供一种解决相关问题的思路。 展开更多
关键词 PCB板 时钟信号 电磁兼容设计 仿真数值计算
在线阅读 下载PDF
一种位同步时钟提取方案及实现 被引量:27
20
作者 王兰勋 荣民 《无线电工程》 2003年第10期59-61,共3页
提出了一种数字通信中位同步时钟信号快速提取的方案。本方案比通常用的锁相环法具有同步快、实现简单等特点。据此方案设计了位同步时钟提取电路,并用CPLD予以实现,同时给出了该电路的仿真实验结果。
关键词 数字通信 位同步 时钟信号 锁相环 CPLD
在线阅读 下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部