期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于内存页面动态合并的旁路转换缓冲器设计
1
作者
陈志坚
孟建熠
+1 位作者
葛海通
严晓浪
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2012年第1期118-122,共5页
针对内存管理中虚拟页面和物理页面连续分配的特性,提出可对相邻页面进行动态合并的旁路转换缓冲器(TLB)设计方法.该方法的核心思想是在处理器运行过程中,通过对相邻页面的递归合并,动态扩展单个TLB表项的地址映射范围,提高TLB表项的利...
针对内存管理中虚拟页面和物理页面连续分配的特性,提出可对相邻页面进行动态合并的旁路转换缓冲器(TLB)设计方法.该方法的核心思想是在处理器运行过程中,通过对相邻页面的递归合并,动态扩展单个TLB表项的地址映射范围,提高TLB表项的利用率并降低TLB缺失率.在两级TLB架构中,提出基于快速uTLB(fuT-LB)和影子uTLB(suTLB)动态切换的新型uTLB结构,作为两级TLB架构的一级缓存,为页面动态合并提供现场和载体,页面合并过程对软件透明.基于Mibench测试基准的实验结果表明,与filter-TLB架构相比,该页面动态合并方法可以平均降低TLB缺失率达27%.
展开更多
关键词
内存管理
旁路转换缓冲
器(TLB)
页面动态合并
在线阅读
下载PDF
职称材料
基于高速缓存资源共享的TLB设计方法
2
作者
徐鸿明
孟建熠
+1 位作者
严晓浪
葛海通
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2011年第3期462-466,565,共6页
针对嵌入式处理器中旁路转换缓冲(TLB)功耗和面积显著的问题,提出一种共享高速缓存硬件资源的低功耗TLB设计方法,消除了传统方法中TLB存储器的硬件资源及静态功耗.该方法通过设立两级TLB低功耗架构和缓存地址映射表,有效减少TLB的访问次...
针对嵌入式处理器中旁路转换缓冲(TLB)功耗和面积显著的问题,提出一种共享高速缓存硬件资源的低功耗TLB设计方法,消除了传统方法中TLB存储器的硬件资源及静态功耗.该方法通过设立两级TLB低功耗架构和缓存地址映射表,有效减少TLB的访问次数,降低了功耗;利用高速缓存的结构特性动态扩展TLB表项,扩大对物理内存的映射范围,提升TLB命中率.进一步提出了一种复用缓存替换策略的TLB表项的编码加锁方法,减少页面抖动,缓和TLB表项与指令、数据的资源冲突.实验结果表明:与传统的TLB设计相比,应用本方法的嵌入式处理器的功耗下降28.11%,面积减少21.58%.
展开更多
关键词
低功耗
旁路转换缓冲
高速缓存资源复用
在线阅读
下载PDF
职称材料
题名
基于内存页面动态合并的旁路转换缓冲器设计
1
作者
陈志坚
孟建熠
葛海通
严晓浪
机构
浙江大学超大规模集成电路设计研究所
出处
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2012年第1期118-122,共5页
文摘
针对内存管理中虚拟页面和物理页面连续分配的特性,提出可对相邻页面进行动态合并的旁路转换缓冲器(TLB)设计方法.该方法的核心思想是在处理器运行过程中,通过对相邻页面的递归合并,动态扩展单个TLB表项的地址映射范围,提高TLB表项的利用率并降低TLB缺失率.在两级TLB架构中,提出基于快速uTLB(fuT-LB)和影子uTLB(suTLB)动态切换的新型uTLB结构,作为两级TLB架构的一级缓存,为页面动态合并提供现场和载体,页面合并过程对软件透明.基于Mibench测试基准的实验结果表明,与filter-TLB架构相比,该页面动态合并方法可以平均降低TLB缺失率达27%.
关键词
内存管理
旁路转换缓冲
器(TLB)
页面动态合并
Keywords
memory management
translation lookaside buffer(TLB)
dynamic page merging
分类号
TN332 [电子电信—物理电子学]
TN47 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
基于高速缓存资源共享的TLB设计方法
2
作者
徐鸿明
孟建熠
严晓浪
葛海通
机构
浙江大学超大规模集成电路设计研究所
出处
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2011年第3期462-466,565,共6页
基金
国家自然科学基金资助项目(60720106003)
文摘
针对嵌入式处理器中旁路转换缓冲(TLB)功耗和面积显著的问题,提出一种共享高速缓存硬件资源的低功耗TLB设计方法,消除了传统方法中TLB存储器的硬件资源及静态功耗.该方法通过设立两级TLB低功耗架构和缓存地址映射表,有效减少TLB的访问次数,降低了功耗;利用高速缓存的结构特性动态扩展TLB表项,扩大对物理内存的映射范围,提升TLB命中率.进一步提出了一种复用缓存替换策略的TLB表项的编码加锁方法,减少页面抖动,缓和TLB表项与指令、数据的资源冲突.实验结果表明:与传统的TLB设计相比,应用本方法的嵌入式处理器的功耗下降28.11%,面积减少21.58%.
关键词
低功耗
旁路转换缓冲
高速缓存资源复用
Keywords
low power
translation Look-aside buffer(TLB)
cache resource reusing
分类号
TP302.2 [自动化与计算机技术—计算机系统结构]
TN47 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于内存页面动态合并的旁路转换缓冲器设计
陈志坚
孟建熠
葛海通
严晓浪
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2012
0
在线阅读
下载PDF
职称材料
2
基于高速缓存资源共享的TLB设计方法
徐鸿明
孟建熠
严晓浪
葛海通
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2011
0
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部