期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
采用数据驱动机制的多核处理器
被引量:
2
1
作者
毕卓
徐云川
王镇
《上海交通大学学报》
EI
CAS
CSCD
北大核心
2013年第1期81-85,共5页
针对当前工艺条件下多核处理器存在程序并行性不足的问题,设计了一种采用数据驱动机制、支持函数语言风格编程的多核处理器,包括通用处理器核、数据驱动模块和片内路由器.其中:通用处理器核用于执行常规程序;数据驱动模块用于检测数据...
针对当前工艺条件下多核处理器存在程序并行性不足的问题,设计了一种采用数据驱动机制、支持函数语言风格编程的多核处理器,包括通用处理器核、数据驱动模块和片内路由器.其中:通用处理器核用于执行常规程序;数据驱动模块用于检测数据的完备性;片内路由器则可提供处理器核之间及簇之间的通信.实验结果表明,所设计的多核处理器能够支持C语言"函数式语言"风格的编程模板.每个C代码段执行纯函数的操作,消除了函数间的共享变量,使得并行编程的复杂度有所降低.同时,所采用的数据驱动机制没有执行顺序的严格限制,充分挖掘了算法潜在的并行性.经测试,数据驱动多核处理器的加速比随着计算资源的增加而增大,从而验证了数据流计算机的加速倍数随处理器数目增加而线性增长的结论.
展开更多
关键词
数据
驱动
并行编程模型
数据流机
多核处理器
在线阅读
下载PDF
职称材料
一种基于FPGA并行加速的稀疏矩阵求解方法
被引量:
8
2
作者
吴志勇
王晞阳
陈继林
《电力系统保护与控制》
CSCD
北大核心
2021年第11期155-162,共8页
研究了电力系统电磁暂态仿真中最耗时的稀疏矩阵快速求解问题。采用了算法定义架构的设计思想,提出了一种DAG静态并行调度算法,并设计了与之相适配的硬件并行加速阵列架构。在设计实现中,针对电磁暂态仿真运算中稀疏矩阵求解的特性,采...
研究了电力系统电磁暂态仿真中最耗时的稀疏矩阵快速求解问题。采用了算法定义架构的设计思想,提出了一种DAG静态并行调度算法,并设计了与之相适配的硬件并行加速阵列架构。在设计实现中,针对电磁暂态仿真运算中稀疏矩阵求解的特性,采用了精确的节拍级硬件资源调度,实现了高度融合的软硬件协同加速。在此基础上,进行了该设计的测试及性能分析。实验结果表明,该结构和方法在电力系统稀疏矩阵运算中的性能优于通用CPU和GPU。
展开更多
关键词
稀疏矩阵
DAG
数据流机
静态调度
并行算法
现场可编程门阵列(FPGA)
在线阅读
下载PDF
职称材料
题名
采用数据驱动机制的多核处理器
被引量:
2
1
作者
毕卓
徐云川
王镇
机构
上海大学 机电工程与自动化学院自动化系
上海大学 微电子研发中心
出处
《上海交通大学学报》
EI
CAS
CSCD
北大核心
2013年第1期81-85,共5页
文摘
针对当前工艺条件下多核处理器存在程序并行性不足的问题,设计了一种采用数据驱动机制、支持函数语言风格编程的多核处理器,包括通用处理器核、数据驱动模块和片内路由器.其中:通用处理器核用于执行常规程序;数据驱动模块用于检测数据的完备性;片内路由器则可提供处理器核之间及簇之间的通信.实验结果表明,所设计的多核处理器能够支持C语言"函数式语言"风格的编程模板.每个C代码段执行纯函数的操作,消除了函数间的共享变量,使得并行编程的复杂度有所降低.同时,所采用的数据驱动机制没有执行顺序的严格限制,充分挖掘了算法潜在的并行性.经测试,数据驱动多核处理器的加速比随着计算资源的增加而增大,从而验证了数据流计算机的加速倍数随处理器数目增加而线性增长的结论.
关键词
数据
驱动
并行编程模型
数据流机
多核处理器
Keywords
data driven
parallel programming model
data flow machine
multi-core processors
分类号
TP338 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
一种基于FPGA并行加速的稀疏矩阵求解方法
被引量:
8
2
作者
吴志勇
王晞阳
陈继林
机构
国家超级计算无锡中心
中国电力科学研究院有限公司
出处
《电力系统保护与控制》
CSCD
北大核心
2021年第11期155-162,共8页
基金
国家电网有限公司总部科技项目“适应于电力系统应用的高性能计算技术研究与开发”(XTB17201900305)。
文摘
研究了电力系统电磁暂态仿真中最耗时的稀疏矩阵快速求解问题。采用了算法定义架构的设计思想,提出了一种DAG静态并行调度算法,并设计了与之相适配的硬件并行加速阵列架构。在设计实现中,针对电磁暂态仿真运算中稀疏矩阵求解的特性,采用了精确的节拍级硬件资源调度,实现了高度融合的软硬件协同加速。在此基础上,进行了该设计的测试及性能分析。实验结果表明,该结构和方法在电力系统稀疏矩阵运算中的性能优于通用CPU和GPU。
关键词
稀疏矩阵
DAG
数据流机
静态调度
并行算法
现场可编程门阵列(FPGA)
Keywords
sparse matrix
DAG
data-flow computer
static scheduling
parallel algorithm
field programmable gate array(FPGA)
分类号
TM743 [电气工程—电力系统及自动化]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
采用数据驱动机制的多核处理器
毕卓
徐云川
王镇
《上海交通大学学报》
EI
CAS
CSCD
北大核心
2013
2
在线阅读
下载PDF
职称材料
2
一种基于FPGA并行加速的稀疏矩阵求解方法
吴志勇
王晞阳
陈继林
《电力系统保护与控制》
CSCD
北大核心
2021
8
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部