期刊文献+
共找到28篇文章
< 1 2 >
每页显示 20 50 100
利用高速并行BCD数减法实现等精度数字频率计的设计 被引量:4
1
作者 杨君 夏双志 +1 位作者 钱照华 陈连康 《电测与仪表》 北大核心 2005年第10期27-29,16,共4页
利用Altera公司的FPGAA(CEX1KEP1K30TC144-3)器件为主控器。在软件上,采用VHDL硬件描述语言编程及并行BCD数减法实现BCD数除法的实现方法,极大地减少了硬件资源的占用。与单片机为主控器的频率计相比,软件设计语言灵活,硬件更简单,速度... 利用Altera公司的FPGAA(CEX1KEP1K30TC144-3)器件为主控器。在软件上,采用VHDL硬件描述语言编程及并行BCD数减法实现BCD数除法的实现方法,极大地减少了硬件资源的占用。与单片机为主控器的频率计相比,软件设计语言灵活,硬件更简单,速度更快。实践证明,利用FPGA设计较复杂的数字系统,电路性能可靠,设计的周期较短,可移植性好,具有很强的实用性。该系统在1Hz~60MHz范围内,测量精度在全域范围内相对误差恒为十万分之一。 展开更多
关键词 等精度数字频率计 BCD数减法 BCD数除法 FPGA
在线阅读 下载PDF
高精度数字频率计的FPGA设计实现 被引量:8
2
作者 林建英 宋野 《电测与仪表》 北大核心 2001年第12期5-7,共3页
介绍了在FPGA芯片上实现高精度频率计的设计原理和具体的VHDL语言编程思路,采用双状态机的自动量程转换,克服了逼近式换档速度慢的缺点,并提出了改进的方向。
关键词 频率计 频率测量 周期测量 状态机 FPGA VHDL 数字频率计
在线阅读 下载PDF
一种基于单片机的数字频率计的实现 被引量:19
3
作者 刘竹琴 白泽生 《现代电子技术》 2010年第1期90-92,96,共4页
设计一种以单片机AT89C51为核心的数字频率计,介绍了单片机、数字译码和显示单元的组成及工作原理。测量时,将被测输入信号送给单片机,通过程序控制计数,结果送译码器74LS145与移位寄存器74LS164,驱动LED数码管显示频率值。通过测量结... 设计一种以单片机AT89C51为核心的数字频率计,介绍了单片机、数字译码和显示单元的组成及工作原理。测量时,将被测输入信号送给单片机,通过程序控制计数,结果送译码器74LS145与移位寄存器74LS164,驱动LED数码管显示频率值。通过测量结果对比,分析了测量误差的来源,提出了减小误差应采取的措施。频率计具有电路结构简单、成本低、测量方便、精度较高等特点,适合测量低频信号。 展开更多
关键词 单片机 数字频率计 测频 译码
在线阅读 下载PDF
基于EDA技术的数字频率计芯片化的实现 被引量:7
4
作者 武卫华 陈德宏 《电测与仪表》 北大核心 2004年第4期52-55,共4页
介绍了一种以大规模可编程逻辑芯片为设计载体,以硬件描述语言VHDL为设计输入,采用模块化单元构建系统,进行数字频率计设计与开发的新方法。
关键词 频率测量 EDA技术 VHDL语言 模块化结构 数字频率计
在线阅读 下载PDF
基于FPGA芯片的数字频率计设计 被引量:3
5
作者 谢海鸿 李萍 林德彬 《现代电子技术》 2005年第18期13-14,16,共3页
介绍了一种利用EDA技术设计的数字频率计。目前流行的EDA软件平台是美国Altera公司的Max+Plus可编程逻辑器件开发系统。本文采用自顶向下的设计方法,对数字频率计的核心——十进制计数器和测频控制信号发生器进行设计,其特点是将数字频... 介绍了一种利用EDA技术设计的数字频率计。目前流行的EDA软件平台是美国Altera公司的Max+Plus可编程逻辑器件开发系统。本文采用自顶向下的设计方法,对数字频率计的核心——十进制计数器和测频控制信号发生器进行设计,其特点是将数字频率计的电路集成在一块大规模可编程逻辑器件(FPGA)芯片上。该方法改变了以往数字电路小规模多器件组合的设计,而且设计周期短,内部电路模块具有可移植等特点。与用其他方法做成的频率计相比,其体积更小、性能更可靠。 展开更多
关键词 数字频率计 FPGA EDA VHDL
在线阅读 下载PDF
基于VHDL语言设计数字频率计 被引量:3
6
作者 谢煜 黄为 《现代电子技术》 2003年第14期78-80,84,共4页
文中运用 VHDL语言 ,采用 Top To Down的方法 ,实现 8位数字频率计 ,并利用 Isp Expert集成开发环境进行编辑、综合、波形仿真 ,并下载到 CPL D器件中 ,经实际电路测试 。
关键词 VHDL语言 数字频率计 波形仿真 CPLD IspExpert EDA
在线阅读 下载PDF
基于ISP芯片的可编程数字频率计的设计 被引量:1
7
作者 薛萍 陈海燕 裴树军 《电测与仪表》 北大核心 2002年第2期21-22,50,共3页
以可编程数字频率计为例,提出了采用美国AMD公司生产的在系统可编程(ISP)逻辑器件MACH芯片实现可编程数字频率计的设计方法,其设计方法不仅缩小了仪器的体积、提高集成度、降低了功耗,而且提高了系统工作的性能和可靠性。
关键词 ISP技术 在系统可编程逻辑器件 数字频率计 设计
在线阅读 下载PDF
基于EDA技术的数字频率计的设计 被引量:2
8
作者 侯聪玲 赵文龙 《现代电子技术》 2009年第11期98-100,共3页
选用Altera公司的可编程逻辑器件EPF10K10LC84-4作为硬件电路。依据EDA技术的设计思想,运用VHDL硬件描述语言和Max+PlusⅡ软件,针对数字频率计的工作原理,对其各个部分进行编程。该设计结构清晰,避免了用原理图设计引起的毛刺现象。实... 选用Altera公司的可编程逻辑器件EPF10K10LC84-4作为硬件电路。依据EDA技术的设计思想,运用VHDL硬件描述语言和Max+PlusⅡ软件,针对数字频率计的工作原理,对其各个部分进行编程。该设计结构清晰,避免了用原理图设计引起的毛刺现象。实验证明,该设计具有一定的可行性和参考价值。 展开更多
关键词 数字频率计 EDA VHDL语言 Max+Plus Ⅱ软件
在线阅读 下载PDF
简易数字频率计的设计与分析 被引量:2
9
作者 公茂法 孙皓 吕常智 《山东矿业学院学报》 CAS 1999年第2期44-49,共6页
本设计以新型单片机AT89C52为核心,充分利用AT89C52中三个可编程定时/计数器,采用测量N个信号波形周期的算法,实现了频率、周期的高精度测量。
关键词 频率计 单片机 数字频率计
在线阅读 下载PDF
基于FPGA的数字频率计的设计和实现 被引量:7
10
作者 杨守良 《现代电子技术》 2005年第11期118-120,共3页
现场可编程门阵列的出现给现代电子设计带来了极大的方便和灵活性,使复杂的数字电子系统设计变为芯片级设计,同时还可以很方便地对设计进行在线修改。本文以设计一个四位显示的十进制数字频率计为例,介绍了在一片FPGA芯片上实现多位数... 现场可编程门阵列的出现给现代电子设计带来了极大的方便和灵活性,使复杂的数字电子系统设计变为芯片级设计,同时还可以很方便地对设计进行在线修改。本文以设计一个四位显示的十进制数字频率计为例,介绍了在一片FPGA芯片上实现多位数字频率计的设计方法和实现步骤,并且给出了仿真结果。在设计中,所有频段均采用直接测频法对信号频率进行测量,克服了逼近式换挡速度慢的缺点。所设计的电路通过硬件仿真,下载到目标器件上运行,能够满足实际测量频率的要求。 展开更多
关键词 数字频率计设计 VHDL 现场可编程门阵列(FPGA) 直接测频法
在线阅读 下载PDF
数字频率计的VHDL程序设计 被引量:2
11
作者 张霞 《现代电子技术》 2001年第9期37-39,共3页
介绍了 VHDL语言在数字频率计中的具体应用 ,给出了仿真波形 ,说明了实现电子电路的自动化设计 ( EDA)过程和
关键词 VHDL语言 数字频率计 程序设计
在线阅读 下载PDF
一种基于stc89c52宽频带的数字频率计设计 被引量:3
12
作者 鲁锦涛 苏建加 廖聪裕 《河北农机》 2012年第2期57-58,共2页
本设计给出了以stc89c52为核心数字频率计的设计方案。整个系统包含了放大、整形、分频、测频、按键与显示等模块,将微弱的正弦型号输入到89c52单片机内进行处理,通过测频法和测周法相结合的手段,利用51系列单片机的两个定时器进行测频... 本设计给出了以stc89c52为核心数字频率计的设计方案。整个系统包含了放大、整形、分频、测频、按键与显示等模块,将微弱的正弦型号输入到89c52单片机内进行处理,通过测频法和测周法相结合的手段,利用51系列单片机的两个定时器进行测频,送入LCD上进行显示。本测频计频率测试范围达到1HZ—10MHZ,精确度达到了0.1%,实现了高精度的频率测量。 展开更多
关键词 数字频率计 STC89C52单片机
在线阅读 下载PDF
微波数字频率计的毫米波扩展 被引量:1
13
作者 王卫东 陆广华 李敦复 《电子测量与仪器学报》 CSCD 2000年第1期47-51,共5页
本文论述了采用外部单端谐波混频器技术扩展微波数字频率计频率测量范围的一种方法 ,并就国产微波数字频率计研制了一套微波混合集成 (HMIC)扩展功能模块 ,着重分析了提高测试灵敏度的主要因素和参数选择方法。在Ka 波段对模块的主要指... 本文论述了采用外部单端谐波混频器技术扩展微波数字频率计频率测量范围的一种方法 ,并就国产微波数字频率计研制了一套微波混合集成 (HMIC)扩展功能模块 ,着重分析了提高测试灵敏度的主要因素和参数选择方法。在Ka 波段对模块的主要指标进行了测试 。 展开更多
关键词 微波数字频率计 毫米波 频率扩展
在线阅读 下载PDF
基于FPGA自适应数字频率计的设计 被引量:5
14
作者 陈尚志 胡荣强 胡合松 《中国测试技术》 2007年第2期141-144,共4页
介绍一种以FPGA(Field Programmable Gate Array)为核心,基于硬件描述语言VHDL的数字频率计设计与实现。在介绍频率测量的原理和测量方法的基础上,针对所设计的频率计需简单易用的要求,采用FPGA和简单的外围电路使系统具有体积小、可靠... 介绍一种以FPGA(Field Programmable Gate Array)为核心,基于硬件描述语言VHDL的数字频率计设计与实现。在介绍频率测量的原理和测量方法的基础上,针对所设计的频率计需简单易用的要求,采用FPGA和简单的外围电路使系统具有体积小、可靠性高、灵活性强及价格低廉等特点,同时还具有易于升级的特点。 展开更多
关键词 数字频率计 FPGA 频率 EDA VHDL
在线阅读 下载PDF
基于CPLD和单片机的等精度数字频率计设计 被引量:8
15
作者 李莉 熊晶 《现代电子技术》 北大核心 2015年第10期118-120,123,共4页
根据相位重合点理论对等精度数字频率计进行改进,采用该理论可使对标准频率信号和待测频率的计数同时开始,消除了对标准频率信号计数时±1个周期的误差。系统设计主要包括三部分:待测频率的整形放大部分;计数部分,采用CPLD,相位重... 根据相位重合点理论对等精度数字频率计进行改进,采用该理论可使对标准频率信号和待测频率的计数同时开始,消除了对标准频率信号计数时±1个周期的误差。系统设计主要包括三部分:待测频率的整形放大部分;计数部分,采用CPLD,相位重合点的检测也在CPLD中完成;频率的计算和显示部分由单片机AT89C51完成。CPLD部分的仿真使用Max+PlusⅡ,单片机部分的仿真使用Protues软件。测试结果表明,待测频率在1 Hz^10 MHz范围内,频率计测量精度高,稳定性好。 展开更多
关键词 相位重合点理论 CPLD 等精度数字频率计 Max+Plus
在线阅读 下载PDF
基于VHDL语言的数字频率计设计 被引量:1
16
作者 吴海洲 王文理 《现代电子技术》 2002年第7期19-21,共3页
介绍了 VHDL语言在数字频率计设计中的具体应用 ,说明了实现电子电路设计的自动化 (EDA)
关键词 EDA 编程 下载 硬件设计 自动化 VHDL语言 数字频率计
在线阅读 下载PDF
高精度恒误差数字频率计设计 被引量:2
17
作者 周欣 《南京气象学院学报》 CSCD 2000年第3期435-439,共5页
基于高精度恒误差测频原理 ,采用 Lattice的在系统可编程器件 ( isp LSI)进行数字频率计设计。结果表明 ,高精度恒误差测频原理是合理的。并对所采用的高精度恒误差测频原理作了深入的理论分析 ,给出了依据此原理实现的硬件电路。
关键词 高精度恒差 单片机 在系统可编程 数字频率计
在线阅读 下载PDF
为TR5202数字频率计配装GPIB接口
18
作者 于冠生 廉有林 《电子测量技术》 北大核心 1990年第3期50-52,F003,共4页
本文介绍为日产TR5202数字频率计配装GPIB接口的一种技术手段,现有的TR5202仪器后面板上设有两个24芯插座,一个功能为外控;另一个功能为数据输出。该仪器虽然具有上远两项功能,但都不符合IEEE—488规范。利用实验室已有的单板机扩展少... 本文介绍为日产TR5202数字频率计配装GPIB接口的一种技术手段,现有的TR5202仪器后面板上设有两个24芯插座,一个功能为外控;另一个功能为数据输出。该仪器虽然具有上远两项功能,但都不符合IEEE—488规范。利用实验室已有的单板机扩展少量电路,而且主要依靠软件手段实现了GPIB接口功能。本文从总体上介绍这一方案的硬件配备与软件安排。虽然利用软件手段实现GPIB接口功能速度稍慢,但经济地解决了一套教学实验设备。 展开更多
关键词 数字频率计 GPIB接口 频率计
在线阅读 下载PDF
基于SOPC/Nios-Ⅱ与数字移相技术的频率计设计 被引量:4
19
作者 汪振 宋跃 +1 位作者 雷瑞庭 许浩 《仪表技术与传感器》 CSCD 北大核心 2009年第10期39-42,共4页
为实现uClinux下的电子测量集成仪器中的数字频率计设计,采用Cyclone系列FPGA芯片EP1C6Q240,运用SOPC软核设计、Nios-Ⅱ软件开发技术、数字移相技术,实现了0.02 Hz^225 MHz,1×10-6精度的频率及脉宽、相位差的测量。实验表明,这是... 为实现uClinux下的电子测量集成仪器中的数字频率计设计,采用Cyclone系列FPGA芯片EP1C6Q240,运用SOPC软核设计、Nios-Ⅱ软件开发技术、数字移相技术,实现了0.02 Hz^225 MHz,1×10-6精度的频率及脉宽、相位差的测量。实验表明,这是一种有效、低成本的解决方案。在重点给出该技术实现方法的同时,介绍了系统仿真和误差分析。 展开更多
关键词 片上系统 可编程器件 数字移相技术 数字频率计
在线阅读 下载PDF
基于FPGA的高精度频率计的设计与实现 被引量:25
20
作者 姜志健 庄建军 +1 位作者 陈旭东 赵之轩 《电子测量技术》 2017年第5期41-46,共6页
为了实现对正弦信号频率的高精度测量,设计了一种基于FPGA的数字频率计;除测量频率外,该装置还可以测量双路方波信号的时间间隔和脉冲信号占空比。该频率计以FPGA和单片机为核心,采用"多路并行计数法"实现信号频率的高精度测... 为了实现对正弦信号频率的高精度测量,设计了一种基于FPGA的数字频率计;除测量频率外,该装置还可以测量双路方波信号的时间间隔和脉冲信号占空比。该频率计以FPGA和单片机为核心,采用"多路并行计数法"实现信号频率的高精度测量。输入信号经高频放大和比较模块转换为方波信号输入FPGA单元,经多路不同倍数分频后进行并行计数,最后由单片机选择输出精度高的一路计数值,利用换算关系得出最终的测量结果。经测试,该数字频率计可实现1Hz^199 MHz、10 mVrms^1 Vrms正弦信号的频率测量,相对误差的绝对值不大于0.0001%;100Hz^1 MHz、50mV^1V同频方波的时间间隔测量,测量范围为0.1μs^100 ms,相对误差的绝对值不大于1%;50mV^1V、1Hz^5 MHz脉冲信号的占空比测量,相对误差的绝对值不大于1%。因此,具有测量精度高、测量频率范围宽和测量幅度范围大的特点。 展开更多
关键词 数字频率计 高精度 计数法
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部