期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
数字预失真技术设计及实现 被引量:7
1
作者 赵毅峰 姚彦 曹新容 《厦门大学学报(自然科学版)》 CAS CSCD 北大核心 2010年第4期501-504,共4页
预失真技术是克服功率放大器非线性失真的一种很有效的方法.采用最小二乘法(LS)算法的预失真技术可以获得很好的功率放大器线性化性能,但是其中的矩阵求逆运算在硬件上实现比较困难.论文采用坐标旋转数字计算算法(CORDIC)实现QR分解,并... 预失真技术是克服功率放大器非线性失真的一种很有效的方法.采用最小二乘法(LS)算法的预失真技术可以获得很好的功率放大器线性化性能,但是其中的矩阵求逆运算在硬件上实现比较困难.论文采用坐标旋转数字计算算法(CORDIC)实现QR分解,并应用在预失真技术中,获得了较好的放大器线性化性能.通过在可编程逻辑阵列(FPGA)硬件平台上的仿真,验证了方法的可行性和有效性. 展开更多
关键词 数字预失真技术 QR分解 线性化
在线阅读 下载PDF
采用数字辅助预失真校准技术的14位2.4 GHz DDS
2
作者 李皎雪 张瑞涛 +1 位作者 张俊安 陈光炳 《激光杂志》 北大核心 2020年第4期125-129,共5页
描述了一款采用0.18μm CMOS工艺的14位2.4 GHz DDS芯片。该芯片内部集成14位2.4 GHz DAC将DDS数字波形转化为模拟波形输出。为了降低对DAC性能的设计要求,采用了数字辅助预失真校准技术来改善DDS模拟输出的动态性能。测试结果显示,在2.... 描述了一款采用0.18μm CMOS工艺的14位2.4 GHz DDS芯片。该芯片内部集成14位2.4 GHz DAC将DDS数字波形转化为模拟波形输出。为了降低对DAC性能的设计要求,采用了数字辅助预失真校准技术来改善DDS模拟输出的动态性能。测试结果显示,在2.4 GHz的采样率下,采用数字辅助预失真校准技术,输出35 MHz时,DDS芯片的SFDR由46.6 d B提高到69 dB;当输出775 MHz时,DDS芯片的SFDR由31.8 dB提高到53.3 dB。 展开更多
关键词 直接数字频率合成器 数字辅助失真校准技术
在线阅读 下载PDF
适用于功放预失真器系数提取的RLS-ISUC结合算法 被引量:1
3
作者 陶詹 王晶琦 +2 位作者 曾欢 杜敦伟 吴文 《微波学报》 CSCD 北大核心 2021年第S01期170-173,共4页
数字预失真技术中预失真器系数的提取通常利用自适应滤波算法来实现,递归最小二乘算法(RecursiveLeast Squares,RLS)因其收敛速度快的优势被广泛应用。但是RLS算法计算量大,且其稳定性对输入信号自相关矩阵条件数敏感,本文针对RLS算法... 数字预失真技术中预失真器系数的提取通常利用自适应滤波算法来实现,递归最小二乘算法(RecursiveLeast Squares,RLS)因其收敛速度快的优势被广泛应用。但是RLS算法计算量大,且其稳定性对输入信号自相关矩阵条件数敏感,本文针对RLS算法存在的问题,先提出了一种易于在硬件上实现的间隔抽取更新系数(Interval Selection Update Coefficient,ISUC)提取算法,对输入信号进行等时间间隔抽取,减少计算量的同时也降低输入信号自相关矩阵的条件数,从而提高算法的鲁棒性;更进一步地,本文将经典RLS算法与新算法结合提出了RLS-ISUC结合算法,仿真结果表明与经典RLS算法相比,新型结合算法具有更好的鲁棒性、更小的计算量和更优良的功放线性化效果。 展开更多
关键词 数字预失真技术 自适应滤波算法 RLS算法 RLS-ISUC结合算法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部