期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
5
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
对光纤环路接入网接口数字滤波器的改良
1
作者
吴炯
黄佩伟
李月莲
《实验室研究与探索》
CAS
2004年第11期43-45,75,共4页
介绍了在高级准同步数字体系(APDH)中的2MB s接口的数字环路滤波器的改良方案。此方案让原本在小型局域网中占领不小市场的APDH光线环路数据传输交换系统的总体性能有了一定程度的提高。此方案同样也适用于APDH中的其它接口模块。
关键词
数字环路滤波器
高级准同步
数字
体系
接口
在线阅读
下载PDF
职称材料
宽频带数字锁相环设计及基于FPGA的实现
被引量:
8
2
作者
李晓东
《电子测量技术》
2006年第5期103-106,121,共5页
简要介绍了一种在FPGA中实现全数字锁相环(DPLL)的原理与方法,重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。文中采用较为简单的方法实现了捕获时间小而捕获带宽又相当宽的全数字锁相环,解决了“捕获时...
简要介绍了一种在FPGA中实现全数字锁相环(DPLL)的原理与方法,重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。文中采用较为简单的方法实现了捕获时间小而捕获带宽又相当宽的全数字锁相环,解决了“捕获时间”和“捕获带宽”指标相互矛盾的问题。可直接用于同步串行通信中二进制码流的同步时钟的恢复,且可自动跟踪接收码流速率的变换。该设计是基于FPGA的模块化设计,便于其他数字系统设计及通信系统的移植和集成。
展开更多
关键词
DPLL
FPGA
数字环路滤波器
时钟恢复
宽频带
在线阅读
下载PDF
职称材料
一种新型宽频域全数字锁相环的研究与设计
3
作者
刘丹丹
单长虹
+1 位作者
盛臻
李凤华
《现代电子技术》
北大核心
2015年第2期118-120,123,共4页
针对传统锁相环研究中电路结构复杂、鉴相精度不高、锁相范围窄等问题,提出一种新型全数字锁相环。与传统锁相环相比,鉴相模块中的时间数字转换电路能将鉴相误差转换为高精度数字信号,一种双边沿触发的数字环路滤波器取代了传统的数字...
针对传统锁相环研究中电路结构复杂、鉴相精度不高、锁相范围窄等问题,提出一种新型全数字锁相环。与传统锁相环相比,鉴相模块中的时间数字转换电路能将鉴相误差转换为高精度数字信号,一种双边沿触发的数字环路滤波器取代了传统的数字环路滤波器的电路结构,采用可变模分频器来替换传统的固定模分频器。应用EDA技术完成了系统设计,并采用QuartusⅡ软件进行了系统仿真验证。仿真结果表明:该锁相环锁相范围约为800 Hz^1 MHz,系统锁定时间最快为10个左右输入信号周期,且具有锁相范围大、精度高、电路结构简单和易于集成等特点。
展开更多
关键词
全
数字
锁相环
时间
数字
转换电路
双边沿触发
数字环路滤波器
系统仿真
在线阅读
下载PDF
职称材料
动态环境下GPS软件接收机研究
被引量:
17
4
作者
唐斌
董绪荣
+1 位作者
刘舒莳
唐卫涛
《系统仿真学报》
EI
CAS
CSCD
北大核心
2007年第8期1807-1810,共4页
载体的动态性所引入的多普勒频移给GPS接收机的载波跟踪带来了很大的困难。首先介绍了GPS软件接收机捕获与跟踪策略,提出了一种新的基于模糊逻辑控制器和三阶锁相环的动态载波跟踪方案,分析了模糊逻辑控制器的设计原理,推导了适合软件...
载体的动态性所引入的多普勒频移给GPS接收机的载波跟踪带来了很大的困难。首先介绍了GPS软件接收机捕获与跟踪策略,提出了一种新的基于模糊逻辑控制器和三阶锁相环的动态载波跟踪方案,分析了模糊逻辑控制器的设计原理,推导了适合软件实现的三阶锁相环的数字形式。实验结果证明提出的设计方法与传统环路相比可大幅度缩短载波跟踪时间,减小环路滤波器带宽,并能消除周跳。
展开更多
关键词
动态环境
GPS软件接收机
模糊逻辑控制器
三阶
数字环路滤波器
在线阅读
下载PDF
职称材料
高精度电容式MEMS加速度计系统设计
被引量:
3
5
作者
李宗伟
杨燕
+3 位作者
熊兴崟
丛宁
辛维
韩可都
《传感器与微系统》
CSCD
2017年第6期98-101,104,共5页
在传统Σ-Δ架构基础上,引入了低精度高速模/数转换器(ADC),将前置放大器输出的模拟电压信号转换为数字信号,有利于简化电容式微电子机械系统(MEMS)加速度计系统模拟接口电路设计。在嵌入ADC的MEMS加速度系统中,采用过采样平均数字算法...
在传统Σ-Δ架构基础上,引入了低精度高速模/数转换器(ADC),将前置放大器输出的模拟电压信号转换为数字信号,有利于简化电容式微电子机械系统(MEMS)加速度计系统模拟接口电路设计。在嵌入ADC的MEMS加速度系统中,采用过采样平均数字算法对信号进行估计,有效降低系统对前置放大器噪声性能的需求,利于实现低功耗和高精度的设计目标。仿真结果表明:与未采用过采样平均技术相比,当前置放大器输出等效噪声大于1μV/Hz^(1/2)时,系统的信噪比(SNR)提高了约10 dB。
展开更多
关键词
微电子机械系统
Σ-Δ
模/数转换器
数字环路滤波器
过采样平均
在线阅读
下载PDF
职称材料
题名
对光纤环路接入网接口数字滤波器的改良
1
作者
吴炯
黄佩伟
李月莲
机构
上海交通大学船舶海洋与建筑工程学院
出处
《实验室研究与探索》
CAS
2004年第11期43-45,75,共4页
文摘
介绍了在高级准同步数字体系(APDH)中的2MB s接口的数字环路滤波器的改良方案。此方案让原本在小型局域网中占领不小市场的APDH光线环路数据传输交换系统的总体性能有了一定程度的提高。此方案同样也适用于APDH中的其它接口模块。
关键词
数字环路滤波器
高级准同步
数字
体系
接口
Keywords
digital loop filter
APDH
interface
分类号
TN911.72 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
宽频带数字锁相环设计及基于FPGA的实现
被引量:
8
2
作者
李晓东
机构
西安工程大学
出处
《电子测量技术》
2006年第5期103-106,121,共5页
文摘
简要介绍了一种在FPGA中实现全数字锁相环(DPLL)的原理与方法,重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。文中采用较为简单的方法实现了捕获时间小而捕获带宽又相当宽的全数字锁相环,解决了“捕获时间”和“捕获带宽”指标相互矛盾的问题。可直接用于同步串行通信中二进制码流的同步时钟的恢复,且可自动跟踪接收码流速率的变换。该设计是基于FPGA的模块化设计,便于其他数字系统设计及通信系统的移植和集成。
关键词
DPLL
FPGA
数字环路滤波器
时钟恢复
宽频带
Keywords
DPLL
FPGA
digital loop filter
bit clock
wide frequency range
分类号
TN911.8 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
一种新型宽频域全数字锁相环的研究与设计
3
作者
刘丹丹
单长虹
盛臻
李凤华
机构
南华大学电气工程学院
出处
《现代电子技术》
北大核心
2015年第2期118-120,123,共4页
基金
湖南省教育厅重点项目资助(14A119)
文摘
针对传统锁相环研究中电路结构复杂、鉴相精度不高、锁相范围窄等问题,提出一种新型全数字锁相环。与传统锁相环相比,鉴相模块中的时间数字转换电路能将鉴相误差转换为高精度数字信号,一种双边沿触发的数字环路滤波器取代了传统的数字环路滤波器的电路结构,采用可变模分频器来替换传统的固定模分频器。应用EDA技术完成了系统设计,并采用QuartusⅡ软件进行了系统仿真验证。仿真结果表明:该锁相环锁相范围约为800 Hz^1 MHz,系统锁定时间最快为10个左右输入信号周期,且具有锁相范围大、精度高、电路结构简单和易于集成等特点。
关键词
全
数字
锁相环
时间
数字
转换电路
双边沿触发
数字环路滤波器
系统仿真
Keywords
all-digital phase-locked loop
time-to-digital conversion circuit
double-edge triggered DLF
system simulation
分类号
TN710-34 [电子电信—电路与系统]
在线阅读
下载PDF
职称材料
题名
动态环境下GPS软件接收机研究
被引量:
17
4
作者
唐斌
董绪荣
刘舒莳
唐卫涛
机构
装备指挥技术学院导航研究中心
出处
《系统仿真学报》
EI
CAS
CSCD
北大核心
2007年第8期1807-1810,共4页
文摘
载体的动态性所引入的多普勒频移给GPS接收机的载波跟踪带来了很大的困难。首先介绍了GPS软件接收机捕获与跟踪策略,提出了一种新的基于模糊逻辑控制器和三阶锁相环的动态载波跟踪方案,分析了模糊逻辑控制器的设计原理,推导了适合软件实现的三阶锁相环的数字形式。实验结果证明提出的设计方法与传统环路相比可大幅度缩短载波跟踪时间,减小环路滤波器带宽,并能消除周跳。
关键词
动态环境
GPS软件接收机
模糊逻辑控制器
三阶
数字环路滤波器
Keywords
dynamic environments
software GPS receiver
fuzzy logic controller
third-order digital loop filter
分类号
P228.4 [天文地球—大地测量学与测量工程]
在线阅读
下载PDF
职称材料
题名
高精度电容式MEMS加速度计系统设计
被引量:
3
5
作者
李宗伟
杨燕
熊兴崟
丛宁
辛维
韩可都
机构
中国科学院地质与地球物理研究所中国科学院油气资源研究重点实验室
中国科学院大学
出处
《传感器与微系统》
CSCD
2017年第6期98-101,104,共5页
文摘
在传统Σ-Δ架构基础上,引入了低精度高速模/数转换器(ADC),将前置放大器输出的模拟电压信号转换为数字信号,有利于简化电容式微电子机械系统(MEMS)加速度计系统模拟接口电路设计。在嵌入ADC的MEMS加速度系统中,采用过采样平均数字算法对信号进行估计,有效降低系统对前置放大器噪声性能的需求,利于实现低功耗和高精度的设计目标。仿真结果表明:与未采用过采样平均技术相比,当前置放大器输出等效噪声大于1μV/Hz^(1/2)时,系统的信噪比(SNR)提高了约10 dB。
关键词
微电子机械系统
Σ-Δ
模/数转换器
数字环路滤波器
过采样平均
Keywords
MEMS
Σ-Δ
ADC
digital loop filter
over sampling average
分类号
TP212 [自动化与计算机技术—检测技术与自动化装置]
TN432 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
对光纤环路接入网接口数字滤波器的改良
吴炯
黄佩伟
李月莲
《实验室研究与探索》
CAS
2004
0
在线阅读
下载PDF
职称材料
2
宽频带数字锁相环设计及基于FPGA的实现
李晓东
《电子测量技术》
2006
8
在线阅读
下载PDF
职称材料
3
一种新型宽频域全数字锁相环的研究与设计
刘丹丹
单长虹
盛臻
李凤华
《现代电子技术》
北大核心
2015
0
在线阅读
下载PDF
职称材料
4
动态环境下GPS软件接收机研究
唐斌
董绪荣
刘舒莳
唐卫涛
《系统仿真学报》
EI
CAS
CSCD
北大核心
2007
17
在线阅读
下载PDF
职称材料
5
高精度电容式MEMS加速度计系统设计
李宗伟
杨燕
熊兴崟
丛宁
辛维
韩可都
《传感器与微系统》
CSCD
2017
3
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部