期刊文献+
共找到24篇文章
< 1 2 >
每页显示 20 50 100
数字模拟转换器阶梯波量子误差补偿 被引量:1
1
作者 陆祖良 黄璐 杨雁 《计量学报》 CSCD 北大核心 2012年第3期249-254,共6页
数字模拟转换器产生阶梯波中的基波分量用于精密测量时,量化误差是一个重要的影响因素。在理想转换的基础上,分析了这种影响,进而提出了量子误差的补偿方法,并以实验结果验证补偿的可能性及其效果。最后讨论了数字模拟转换器产生阶... 数字模拟转换器产生阶梯波中的基波分量用于精密测量时,量化误差是一个重要的影响因素。在理想转换的基础上,分析了这种影响,进而提出了量子误差的补偿方法,并以实验结果验证补偿的可能性及其效果。最后讨论了数字模拟转换器产生阶梯波量化误差的性质。 展开更多
关键词 计量学 阶梯波 数字模拟转换器 量子误差 精密测量
在线阅读 下载PDF
12 bit高稳定性数模转换器设计 被引量:6
2
作者 王志宇 邱仅朋 +3 位作者 刘童 刘家瑞 吕晶晶 郁发新 《半导体技术》 CAS CSCD 北大核心 2017年第4期252-258,274,共8页
设计了一款12 bit高稳定性控制类数模转换器(DAC),该DAC集成了带有稳定启动电路的新型低失调带隙基准源(BGR),改善了基准电路的稳定性以及对温度和工艺的敏感性;DAC采用了改进的两级电阻串结构,通过开关电阻匹配和特殊版图布局,在既不... 设计了一款12 bit高稳定性控制类数模转换器(DAC),该DAC集成了带有稳定启动电路的新型低失调带隙基准源(BGR),改善了基准电路的稳定性以及对温度和工艺的敏感性;DAC采用了改进的两级电阻串结构,通过开关电阻匹配和特殊版图布局,在既不增加电路功耗又不扩大版图面积的前提下,提高了DAC的精度并降低了工艺浓度梯度对整体性能的影响。基于CSMC 0.5μm 5 V 1P4M工艺对所设计的DAC芯片进行了流片验证。测试结果表明:常温下DAC的微分非线性(DNL)小于0.45 LSB,积分非线性(INL)小于1.5 LSB,并且在-55~125℃内DNL小于1 LSB,INL小于2.5 LSB;5 V电源电压供电时功耗仅为3.5 m W,实现了高精度、高稳定性的设计目标。 展开更多
关键词 数模转换器(dac) 低失调 高精度 两级电阻串 带隙基准源(BGR)
在线阅读 下载PDF
一种采用DEM译码的16 bit高性能数模转换器的设计 被引量:5
3
作者 徐振邦 居水荣 +1 位作者 刘马良 戈益坚 《半导体技术》 CAS CSCD 北大核心 2018年第10期721-728,共8页
分析了目前分段电流舵数模转换器(DAC)在动态性能提升和芯片面积缩小等方面的局限性。提出了动态元件匹配(DEM)译码技术。设计了16 bit DAC中的DEM译码电路结构,分析了DEM译码技术的原理。对该16 bit DAC的动态性能等进行了详细仿真... 分析了目前分段电流舵数模转换器(DAC)在动态性能提升和芯片面积缩小等方面的局限性。提出了动态元件匹配(DEM)译码技术。设计了16 bit DAC中的DEM译码电路结构,分析了DEM译码技术的原理。对该16 bit DAC的动态性能等进行了详细仿真,并完成了整体版图设计。该DAC核心部分芯片面积仅为2. 2 mm^2。采用0. 18μm CMOS工艺完成了该DAC的加工和性能参数测试。在1 GHz采样率和100 MHz输入信号频率条件下,该DAC的无杂散动态范围约为67 dB,三阶互调失真约为76 dB,整体性能优于目前同类研究成果。 展开更多
关键词 数模转换器(dac) 分段电流舵 电流源匹配 动态元件匹配(DEM)译码 无杂散动态范围(SFDR)
在线阅读 下载PDF
一种16bit2.5GS/s高动态性能数模转换器设计 被引量:1
4
作者 张理振 吴俊杰 +1 位作者 刘海涛 沈逸骅 《半导体技术》 CAS 北大核心 2020年第5期338-344,共7页
设计了一种高动态性能电流舵数模转换器(DAC),其满摆幅输出电流为20 mA。采用三段分段结合低位R-2R网络的混合分段结构,整个DAC仅使用了两种不同尺寸的电流源单元。采用模拟前台校准技术对这两种电流源及其比例关系进行校准,以较小的尺... 设计了一种高动态性能电流舵数模转换器(DAC),其满摆幅输出电流为20 mA。采用三段分段结合低位R-2R网络的混合分段结构,整个DAC仅使用了两种不同尺寸的电流源单元。采用模拟前台校准技术对这两种电流源及其比例关系进行校准,以较小的尺寸实现较高的匹配性,同时引入共源共栅MOSFET和抽血电流源进一步提高了输出阻抗,降低了差分端输出阻抗差异,最终提高了DAC的动态性能。采用TSMC 55 nm CMOS工艺进行了流片验证。测试结果表明,2.5 GS/s采样速率下、输出信号频率1.000 9 GHz时,该DAC的无杂散动态范围为62.21 dBc,噪声功率谱密度约为-154 dBm/Hz,功耗约为226 mW,芯片面积为2.5 mm×1.8 mm。 展开更多
关键词 数模转换器(dac) 电流舵 抽血电流源 前台校准 动态性能
在线阅读 下载PDF
一款直流偏移自校准的多模数模转换器 被引量:1
5
作者 林雁飞 徐肯 +1 位作者 梁振 叶晖 《半导体技术》 CAS 北大核心 2019年第7期511-519,共9页
设计了一款应用于GSM/WCDMA/LTE发射机中的多模10 bit数模转换器(DAC),该DAC采用了5+5的分段式电阻型结构,达到面积和性能优化折中。通过数字可编程设计,该DAC可根据不同带宽和数据率的要求合理地控制偏置电流的大小,实现不同应用场景... 设计了一款应用于GSM/WCDMA/LTE发射机中的多模10 bit数模转换器(DAC),该DAC采用了5+5的分段式电阻型结构,达到面积和性能优化折中。通过数字可编程设计,该DAC可根据不同带宽和数据率的要求合理地控制偏置电流的大小,实现不同应用场景的低功耗目标。此外,该DAC还集成了一款改进的直流偏移自校准电路,将发射机本振泄露的抑制提高了20 dB以上。而且,直流偏移自校准在芯片上电期间完成,既不影响通道的正常工作,又不消耗额外的功耗,解决了现有的技术问题。该DAC采用0.13μm 1P4M CMOS工艺进行设计和流片,占用芯片面积小于0.1 mm^2。测试结果表明,该DAC在0.1~10 MHz的信号带宽下,具有63.0~76.8 dB的信噪失真比(SNDR)和67.9~77.9 dB的无杂散动态范围(SFDR);在1.5 V的供电电压下的最大功耗为2.2 mW。 展开更多
关键词 数模转换器(dac) 分段式结构 直流偏移 自校准 多模 发射机
在线阅读 下载PDF
一种超低功耗模数转换器的设计与仿真 被引量:1
6
作者 胡云峰 易子川 +1 位作者 李琛 周国富 《华南师范大学学报(自然科学版)》 CAS 北大核心 2017年第4期5-10,共6页
为了降低电子终端设备的功耗,提出了一种超低功耗模数转换器(ADC).首先,通过使用组合电容和三电平转换方案,电容阵列数模转换器(DAC)转换能耗相比传统结构降低99.4%,面积减少87.2%.采用基于动态逻辑的逐次逼近寄存器(SAR)和两级全动态... 为了降低电子终端设备的功耗,提出了一种超低功耗模数转换器(ADC).首先,通过使用组合电容和三电平转换方案,电容阵列数模转换器(DAC)转换能耗相比传统结构降低99.4%,面积减少87.2%.采用基于动态逻辑的逐次逼近寄存器(SAR)和两级全动态比较降低SAR ADC整体功耗.最后,SAR ADC在180 nm CMOS工艺下进行设计与仿真.仿真结果表明:在1 V电源电压和100 kHz的采样频率下,ADC的信噪失真比(SNDR)为61.59 dB,有效位(ENOB)为9.93 bit,总功耗为0.188μW,功耗优值(FOM)每步为1.9 fJ.设计的超低功耗SAR ADC适用于低功耗电子终端设备. 展开更多
关键词 模数转换器 逐次逼近寄存器 电容阵列dac 超低功耗 组合电容
在线阅读 下载PDF
DAC数字补偿器的设计
7
作者 徐享忠 《计算机应用研究》 CSCD 1999年第4期35-36,41,共3页
本文从硬件在回路系统(HITL)数字仿真的共性问题出发,以功能强大的计算机代数系统Mathematica为工具,提出了一种设计一般形式的DAC数字补偿器的方法,以弥补工程上广为采用的信号重构器与理想滤波器在频率特性上的显著差异,减小误差。... 本文从硬件在回路系统(HITL)数字仿真的共性问题出发,以功能强大的计算机代数系统Mathematica为工具,提出了一种设计一般形式的DAC数字补偿器的方法,以弥补工程上广为采用的信号重构器与理想滤波器在频率特性上的显著差异,减小误差。该方法简单、实用,物理意义直观、清晰。 展开更多
关键词 数-模转换器 HITL 数字补偿器 dac 设计
在线阅读 下载PDF
数/模转换器参数的测试 被引量:1
8
作者 余樾 宋英兰 《电测与仪表》 北大核心 1989年第1期14-15,6,共3页
测试电路可将数/模转换器的输出阶梯波的任一部分,在示波器上显示出来,以对它的微分线性度、稳定时间及瞬变(尖峰)幅度等动态指标进行测量,作出迅速的评价。
关键词 数/模转换器 参数测试 dac
在线阅读 下载PDF
Cirrus Logic推出新型数模转换器
9
《半导体技术》 CAS CSCD 北大核心 2010年第8期857-857,共1页
2010年7月16日,CirrusLogic公司推出其成本最低的集成了立体声线路驱动器的24位数模转换器(DAC)CS4354。CS4354是CirrusLogic推出的第四代音频DAC,集成了地居中2Vrms线路驱动器,适用于视频游戏机、蓝光光盘及DVD系统、电视机、机... 2010年7月16日,CirrusLogic公司推出其成本最低的集成了立体声线路驱动器的24位数模转换器(DAC)CS4354。CS4354是CirrusLogic推出的第四代音频DAC,集成了地居中2Vrms线路驱动器,适用于视频游戏机、蓝光光盘及DVD系统、电视机、机顶盒及数字媒体播放器等消费类家用音频应用。CS4354减少了对多个系统元件的需求,标志着简化模拟输出电路设计方面的重大进展,节约了系统成本及板上空间。CS4354采用一个片上电荷泵产生负电源,并利用单5v电源输出1个地居中、2Vrms过滤线路电平信号。这种架构改善了低频响应和音频质量,并通过消除隔直流电容器、静音和杂音抑制电路及昂贵的高压电源,极大地降低了所需的外部元件成本。 展开更多
关键词 CirrusLogic公司 数模转换器 线路驱动器 数字媒体播放器 音频dac DVD系统 系统元件 模拟输出
在线阅读 下载PDF
14位D/A转换器用于mV设定
10
作者 沈云野 《人工晶体学报》 CSCD 1991年第3期455-455,共1页
用12位(2进制)DAC1210做成的mV温度程序设定器(变温范围4.096mV),已经在晶体生长中使用多年。实践证明这是种可靠的器件。由于它是大规模半导体集成电路,电阻网络和转换开关都设计在一个芯片里,工作中没有机械摩损。在mV设定器中,它又... 用12位(2进制)DAC1210做成的mV温度程序设定器(变温范围4.096mV),已经在晶体生长中使用多年。实践证明这是种可靠的器件。由于它是大规模半导体集成电路,电阻网络和转换开关都设计在一个芯片里,工作中没有机械摩损。在mV设定器中,它又是通过放大器的缓冲级输出mV值的,得到很好的保护。 展开更多
关键词 dac1210 晶体生长 DA转换器 mV设定
在线阅读 下载PDF
直接数字频率合成信号发生器的设计 被引量:11
11
作者 黄春平 万其明 贺贵腾 《压电与声光》 CSCD 北大核心 2011年第5期840-845,共6页
简要介绍了基于现场可编程门阵列(FPGA)及直接频率合成信号发生器(DDS)技术的信号发生器设计和实现。该设计采用CycloneⅡ系列器件EP2C8Q208C8实现DDS波形产生电路、D/A转换器控制及与ARM接口等功能,用先进精简指令单片机(ARM)STM32F10... 简要介绍了基于现场可编程门阵列(FPGA)及直接频率合成信号发生器(DDS)技术的信号发生器设计和实现。该设计采用CycloneⅡ系列器件EP2C8Q208C8实现DDS波形产生电路、D/A转换器控制及与ARM接口等功能,用先进精简指令单片机(ARM)STM32F103进行频率控制字、相位控制字,频率输出显示等控制。由于FPGA的晶振是50MHz,经过增强型锁相环(PLL)后采样频率可达到250MHz,通过14位400MSPS的高速数模转换器(DAC)和7阶椭圆低通滤波器,最终输出的正弦波最大频率可达到70MHz。 展开更多
关键词 直接频率合成信号发生器 现场可编程门阵列 指令单片机(ARM) 高速数模转换器(dac) 椭圆滤波器
在线阅读 下载PDF
新型双声道音频Σ-ΔDAC小面积插值滤波器的设计实现 被引量:2
12
作者 刘素娟 张特 陈建新 《电子与信息学报》 EI CSCD 北大核心 2011年第3期749-753,共5页
该文提出了一种新型双声道音频Σ-Δ数模转换器(DAC)小面积插值滤波器设计方法。该方法采用左右两个声道复用一个插值滤波器的新型结构,并利用存储器实现第1级半带滤波器,从而降低芯片的实现面积。提出重新排序方法,保证复用后两个声道... 该文提出了一种新型双声道音频Σ-Δ数模转换器(DAC)小面积插值滤波器设计方法。该方法采用左右两个声道复用一个插值滤波器的新型结构,并利用存储器实现第1级半带滤波器,从而降低芯片的实现面积。提出重新排序方法,保证复用后两个声道的同步。设计在TSMC 0.18μm 1.8 V/3.3 V 1P5M CMOS工艺上实现,测试信噪比为106 dB,数字部分芯片的面积仅为0.198 mm2,功耗为0.65 mW。这种设计方法降低了Σ-ΔDAC系统中数字部分的面积和功耗,给模拟部分留有较大的设计裕量,这对模数混合系统的设计具有重要的意义。 展开更多
关键词 Σ-Δ数模转换器(dac) 插值滤波器 双声道复用 重新排序
在线阅读 下载PDF
一种用于SAR ADC的高能效高面效DAC(英文)
13
作者 胡云峰 易子川 何志红 《湖南师范大学自然科学学报》 CAS 北大核心 2017年第3期58-63,共6页
数模转换器(DAC)是逐次逼近型模数转换器(SAR ADC)能耗的重要来源之一.为了降低DAC能耗,提出一种高能效高面效DAC结构,该结构包含四个子DAC.在DAC转换过程中,通过采用附加步技术,使同边的两个子DAC结合产生所需要的DAC输出电压.而且,子... 数模转换器(DAC)是逐次逼近型模数转换器(SAR ADC)能耗的重要来源之一.为了降低DAC能耗,提出一种高能效高面效DAC结构,该结构包含四个子DAC.在DAC转换过程中,通过采用附加步技术,使同边的两个子DAC结合产生所需要的DAC输出电压.而且,子DAC结合可使所需的单位电容数量减少,能耗降低.仿真结果表明,相比于传统的DAC结构,文中提出的DAC结构可降低99.89%的能耗,节省96.875%的单位电容数量. 展开更多
关键词 高能效 高面效 逐次逼近型模数转换器 dac结合 附加步
在线阅读 下载PDF
基于查找表均衡的高速SerDes发送端设计
14
作者 陶保明 张春茗 +1 位作者 任一凡 戢小亮 《半导体技术》 北大核心 2025年第5期488-496,共9页
为使高速串行器/解串器(SerDes)发送端具有更大的均衡灵活性,采用UMC 28nm CMOS工艺设计了一种基于数字信号处理(DSP)-数模转换器(DAC)结构的高速SerDes发送端。通过将发送端中前馈均衡功能以查找表(LUT)形式集成至DSP中,灵活解决了信... 为使高速串行器/解串器(SerDes)发送端具有更大的均衡灵活性,采用UMC 28nm CMOS工艺设计了一种基于数字信号处理(DSP)-数模转换器(DAC)结构的高速SerDes发送端。通过将发送端中前馈均衡功能以查找表(LUT)形式集成至DSP中,灵活解决了信道高频损耗严重和信号完整性问题,并简化了全定制电路设计的复杂度;其主体结构包括DSP、温度编码器、重定时器、32:4多路复用器(MUX)、1 UI脉冲发生器+4:1 MUX、源串联端接(SST)型DAC驱动器。仿真结果显示:在1.05 V工作电压且信道衰减为12 dB@16 GHz条件下,发送端输出32 Gbit/s NRZ信号眼高为258 mV,眼宽为0.75UI;输出64 Gbit/s PAM4信号眼高为64 mV,眼宽为0.40 UI;版图面积为0.116 mm^(2),电路功耗为57.42 mW,获得了良好的均衡性能。 展开更多
关键词 数字信号处理(DSP) 前馈均衡 串行器/解串器(SerDes) 源串联端接(SST)驱动器 数模转换器(dac)
在线阅读 下载PDF
应用于GFSK开环调制的幅度可编程DAC设计
15
作者 陈伟庆 李富华 阴亚东 《半导体技术》 CAS CSCD 北大核心 2013年第12期899-904,共6页
采用中芯国际(SMIC)公司的0.18μm 1.8 V CMOS工艺设计实现了一款应用于高斯频移键控(GFSK)开环频率调制系统中的数模转换器(DAC)电路。为实现GFSK调制系数可编程,并有效降低DAC电路的功耗和芯片面积,该DAC的低7位数据位通过R-2R梯形结... 采用中芯国际(SMIC)公司的0.18μm 1.8 V CMOS工艺设计实现了一款应用于高斯频移键控(GFSK)开环频率调制系统中的数模转换器(DAC)电路。为实现GFSK调制系数可编程,并有效降低DAC电路的功耗和芯片面积,该DAC的低7位数据位通过R-2R梯形结构的二进制加权电阻网络完成高速数模转换功能;同时高3位数据位通过逻辑译码电路调整R-2R梯形电路的偏置电压,实现DAC输出电压幅度的可编程,从而完成了GFSK调制系数的编程控制。芯片测试结果显示,在1.8 V电源电压供电下,当数据转换频率为16 MHz时,DAC能有效完成数模转换功能,消耗电流约为0.55 mA,并且DAC芯片版图面积小于0.02 mm2。 展开更多
关键词 高斯频移键控(GFSK) 数模转换器(dac) 低功耗 数模转换器 R-2R梯形 网络 锁相环(PLL)
在线阅读 下载PDF
用2个8位DAC替换16位DAC 被引量:2
16
作者 李苏文 《电测与仪表》 北大核心 1999年第10期22-22,48,共2页
HP 公司、TEK 公司等进口仪表及一些电路中采用了16 位DAC, 本文介绍用两个8位DAC 替代16 位DAC 的原理与实现。
关键词 dac 数模转换器
在线阅读 下载PDF
基于InP DHBT工艺的6 bit DAC设计与实现
17
作者 王子青 赵子润 龚剑 《半导体技术》 CAS CSCD 北大核心 2018年第8期579-583,638,共6页
基于In P双异质结双极晶体管(DHBT)工艺设计并实现了一款6 bit高速数模转换器(DAC)芯片,该In P工艺DHBT器件的电流增益截止频率大于200 GHz,最高振荡频率大于285 GHz。DAC芯片采用R-2R梯形电阻电流舵结构,输入级采用缓冲预放大器结... 基于In P双异质结双极晶体管(DHBT)工艺设计并实现了一款6 bit高速数模转换器(DAC)芯片,该In P工艺DHBT器件的电流增益截止频率大于200 GHz,最高振荡频率大于285 GHz。DAC芯片采用R-2R梯形电阻电流舵结构,输入级采用缓冲预放大器结构,实现输入缓冲及足够高的增益;D触发器单元采用采样/保持两级锁存拓扑结构实现接收数据的时钟同步;采用开关电流源单元及R-2R电阻单元,减小芯片体积,实现高速采样。该DAC最终尺寸为4.5 mm×3.5 mm,功耗为3.5 W。实测结果表明,该DAC可以很好地实现10 GHz采样时钟下的斜坡输出,微分非线性为+0.4/-0.24 LSB,积分非线性为+0.61/-0.64 LSB。 展开更多
关键词 数模转换器(dac) R-2R电阻梯 InP双异质结双极晶体管(DHBT) 电流舵 主从D触发器
在线阅读 下载PDF
泰克公司推出采用全球速度最快DAC的下一代高性能任意波形发生器
18
《电子测量与仪器学报》 CSCD 2013年第3期269-269,共1页
泰克公司日前宣布,推出采样率高达50GS/s的下一代任意波形发生器一新AWG70000。通过提供业内最佳的高采样率、长波形内存和深动态范围组合,新AWG70000系列任意波形发生器可满足宽带电子、高速串行通信、光网络及高级研究应用领域的... 泰克公司日前宣布,推出采样率高达50GS/s的下一代任意波形发生器一新AWG70000。通过提供业内最佳的高采样率、长波形内存和深动态范围组合,新AWG70000系列任意波形发生器可满足宽带电子、高速串行通信、光网络及高级研究应用领域的广泛和高标准的信号发生需要。AWG70000任意波形发生器采用了同一天泰克元件解决方案公司(TektronixComponentSolutions)正式宣布推出的全球速度最快、最准确的1O位商用数/模转换器(DAC)专用集成电路(ASIC)TDAC.25。 展开更多
关键词 任意波形发生器 泰克公司 速度 dac 性能 高速串行通信 专用集成电路 转换器
在线阅读 下载PDF
ADI公司16 bit DAC的速率倍增到每秒10亿次采样
19
《半导体技术》 CAS CSCD 北大核心 2005年第2期78-78,共1页
美国模拟器件公司在北京发布业界首款采样速率达到1 GSPS(吉次采样每秒)的16 bit数模转换器(DAC),这一速率是同类产品的两倍。更重要的是,AD9779在具有业界领先的高速率的同时,还保持了ADI公司品牌的信号处理性能一一提供一流的动态... 美国模拟器件公司在北京发布业界首款采样速率达到1 GSPS(吉次采样每秒)的16 bit数模转换器(DAC),这一速率是同类产品的两倍。更重要的是,AD9779在具有业界领先的高速率的同时,还保持了ADI公司品牌的信号处理性能一一提供一流的动态范围、噪声和失真性能,并且其功耗比同类产品低36%。AD9779是一种高集成度内插式双通道DAC,适合于用作诸如W—CDMA, 展开更多
关键词 dac ADI公司 数模转换器 高速率 W—CDMA 美国模拟器件公司 高集成度 北京 倍增 同类产品
在线阅读 下载PDF
水下无线光通信系统中可变增益放大器的实现 被引量:5
20
作者 汪锋 饶炯辉 《激光技术》 CAS CSCD 北大核心 2012年第1期99-102,共4页
为了减小水下无线光通信系统中接收信号的动态范围,采用可变增益放大器,论述了基于数字模拟转换器和数字电位器实现可控增益的两种方法,并对基于数字电位器实现的方法进行了仿真实验。结果表明,该方法能有效压缩信号的动态范围,并使其... 为了减小水下无线光通信系统中接收信号的动态范围,采用可变增益放大器,论述了基于数字模拟转换器和数字电位器实现可控增益的两种方法,并对基于数字电位器实现的方法进行了仿真实验。结果表明,该方法能有效压缩信号的动态范围,并使其趋于稳定。 展开更多
关键词 光通信 可变增益放大器 数字模拟转换器 数字电位器 动态范围
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部