-
题名基于FPGA的数字控制振荡器的设计与实现
被引量:1
- 1
-
-
作者
彭兆军
-
机构
郑州经贸职业学院网络中心
-
出处
《数据采集与处理》
CSCD
北大核心
2010年第S1期174-176,共3页
-
文摘
利用直接数字频率合成(DDS)技术设计数控振荡器,采用自顶向下的设计方法。核心功能模块使用Altera公司的Cyclone II系列FPGA芯片中的宏定制实现,按键输入频率通过译码电路赋给频率控制字实现对输出频率的控制,ROM表输出采样点经D/A转换、低通滤波可在示波器上显示波形,输出波形频率和峰峰值通过选择按键在LED上交替显示。本设计主要由VerilogHDL编程实现,利用ModelSim-Altera 6.1g功能仿真,Quartus II综合、布局布线、时序仿真,将最后生成文件通过JTAG模式配置到FPGA开发板验证与测试。
-
关键词
直接数字频率合成
数字控制振荡器
译码电路
核心功能模块
-
Keywords
direct digital frequency synthesis(DDS)
digital controlled oscillaltor
decoding circuit
core function module
-
分类号
TP274.2
[自动化与计算机技术—检测技术与自动化装置]
-
-
题名基于USB设备的全数字时钟恢复单元设计
- 2
-
-
作者
张俊
沈海斌
-
机构
浙江大学超大规模集成电路设计研究所
-
出处
《计算机工程》
CAS
CSCD
2012年第14期231-233,共3页
-
文摘
针对通用串行总线(USB)全速设备中的常用时钟恢复方法存在精度差、成本高的问题,设计一种适用于USB全速设备的全数字时钟恢复单元。包含用于从USB总线数据中提取时间信息的模块,以及数字控制振荡器,能够克服因芯片工作条件不同而产生的不良影响。该设计采用全数字电路的设计流程,使用标准单元库进行逻辑综合和布局布线,设计结果满足USB协议要求。
-
关键词
通用串行总线
时钟恢复
全数字电路
标准单元库
数字控制振荡器
可重用性
-
Keywords
Universal Serial Bus(USB)
clock recovery
all-digital circuit
standard cell library
digitally-controlled oscillator
reusability
-
分类号
TN43
[电子电信—微电子学与固体电子学]
-
-
题名基于模型设计的数字下变频系统的实现
被引量:1
- 3
-
-
作者
卢文涛
黄嵩人
-
机构
湘潭大学物理与光电工程学院
湖南进芯电子科技有限公司
-
出处
《计算机工程与设计》
北大核心
2015年第10期2695-2699,共5页
-
文摘
为实现对高速中频数字信号的降频、降速和滤波,得到低速零中频的数字基带信号,利用Matlab的Simulink工具箱中的DSP Builder的高级模块库设计模型系统,在模型系统中加入时钟频率和通道数等顶级设计约束脚本,设计优化流水线的RTL系统。给出Matlab与Modelsim仿真的结果分析以及综合、布局布线后的占用资源的对比,仿真结果表明了该系统设计方案和参数设置的正确性与实时性。
-
关键词
数字下变频
软件无线电
现场可编程门阵列
数字控制振荡器
采样率转换
SIMULINK
-
Keywords
DDC
software radio
FPGA
NCO
sample rate conversion
Simulink
-
分类号
TN914.3
[电子电信—通信与信息系统]
-
-
题名AD6636在宽带数字中频接收机中的应用
被引量:2
- 4
-
-
作者
朱良
费元春
-
机构
北京理工大学
-
出处
《现代电子技术》
2005年第23期39-41,共3页
-
文摘
数字下变频技术是软件无线电的关键技术之一。本文介绍了AD公司新近推出的高性能数字下变频(DDC)器件AD6636的主要特性和工作原理,通过对宽带和窄带信号滤波器的仿真结果,提出了在数字中频接收机(DIFR)的设计中,能够利用AD6636片内高精度的数字正交下变频器和抽取滤波器,同时利用FPGA实现宽带滤波,可以弥补AD6636的宽带滤波性能较差的缺陷,从而实现宽带数字滤波。
-
关键词
数字中频接收机(DIFR)
AD6636
数字下变频器(DDC)
数字控制振荡器(NCO)
-
Keywords
DIFR
AD6636
Digital Down Converter(DDC)
Numerically Controlled Osillator(NCO)
-
分类号
TN773
[电子电信—电路与系统]
-