期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
数字媒体处理器TMS320DM642及其应用 被引量:6
1
作者 刘强 国澄明 《电子测量技术》 2003年第6期55-56,共2页
介绍数字媒体处理器TMS320DM642的基本特点及在视频IP电话,视频点播机顶盒一些应用实例和系统开发的方法。
关键词 数字媒体处理器 TMS320DM642 视频IP电话 机顶盒 视频点播
在线阅读 下载PDF
基于媒体数字信号处理器的流预取机制
2
作者 叶霞 辛愿 +1 位作者 刘勇 刘鹏 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2014年第2期268-278,共11页
为了降低数据cache缺失而引起的延迟,提出一种针对媒体数字信号处理器MediaDSP64的一级数据cache优化策略,即基于流信息表的可变步长的最小差值预取,同时给出详细数据分析预取深度、流信息表项数和历史表长度对预取效果的影响,得出最优... 为了降低数据cache缺失而引起的延迟,提出一种针对媒体数字信号处理器MediaDSP64的一级数据cache优化策略,即基于流信息表的可变步长的最小差值预取,同时给出详细数据分析预取深度、流信息表项数和历史表长度对预取效果的影响,得出最优化的预取参数配置.仿真结果表明,该预取算法在最佳参数配置下针对评测程序H.264、DSP kernel和EEMBC消费类测试集性能分别提高了6%、32%和39%,处理器的平均访存时间分别减少了32%、56%和65%. 展开更多
关键词 媒体数字信号处理器 流预取 高速缓存
在线阅读 下载PDF
基于TMS320DM642的视频解码系统优化 被引量:12
3
作者 许小东 徐佩霞 《数据采集与处理》 CSCD 北大核心 2005年第1期91-95,共5页
介绍了 TMS3 2 0 DM642数字媒体处理器 ,并结合该芯片的结构特点 ,设计实现了 MPEG-4视频多路实时解码器。论述了基于 DM642媒体处理器的 MPEG-4视频多路实时解码器软件系统级优化策略和代码级优化关键技术。测试结果表明 ,本文提出的... 介绍了 TMS3 2 0 DM642数字媒体处理器 ,并结合该芯片的结构特点 ,设计实现了 MPEG-4视频多路实时解码器。论述了基于 DM642媒体处理器的 MPEG-4视频多路实时解码器软件系统级优化策略和代码级优化关键技术。测试结果表明 ,本文提出的优化策略和技术使解码系统在 展开更多
关键词 TMS320DM642 实时解码 MPEG-4 视频解码 实时应用 解码系统 数字媒体处理器 代码 软件系统 系统优化
在线阅读 下载PDF
基于DM642的大容量FLASH引导加载方法研究与实现 被引量:5
4
作者 李兴友 游志胜 《计算机应用》 CSCD 北大核心 2005年第8期1939-1941,共3页
TMS320DM642数字媒体处理器基于C6000DSP家族中的C64xCPU。DM642整合了许多外部设备,用于视频和图像应用的开发。本文详细介绍了大容量FLASH存储与多级引导程序的开发过程和实现方法,为以高性能媒体处理器为基础平台开发高端多媒体嵌入... TMS320DM642数字媒体处理器基于C6000DSP家族中的C64xCPU。DM642整合了许多外部设备,用于视频和图像应用的开发。本文详细介绍了大容量FLASH存储与多级引导程序的开发过程和实现方法,为以高性能媒体处理器为基础平台开发高端多媒体嵌入式系统提供了新思路和解决途径,具有很大的实用性。 展开更多
关键词 数字媒体处理器 大容量FLASH 引导加载
在线阅读 下载PDF
基于DM642的图像分割算法的设计与实现 被引量:1
5
作者 施连敏 王洪元 +1 位作者 程起才 周越 《控制工程》 CSCD 2008年第4期443-445,共3页
给出了基于DSP的图像分割算法的实现方法,以高性能数字媒体处理器DM642为核心搭建系统平台。先用Matlab语言实现图像分割算法,再通过特定的命令加参数,以及转换程序,将该程序转化为CCS所支持的程序,经调试、编译、链接通过后,将程序下载... 给出了基于DSP的图像分割算法的实现方法,以高性能数字媒体处理器DM642为核心搭建系统平台。先用Matlab语言实现图像分割算法,再通过特定的命令加参数,以及转换程序,将该程序转化为CCS所支持的程序,经调试、编译、链接通过后,将程序下载到DSP中,完成算法在DSP中的快速实现。实验结果表明,在DSP平台中实现图像分割算法,大大提高了运算速度,对于提高图像处理的实时性和促进图像处理系统的产品化,都具有重大意义。 展开更多
关键词 图像分割 数字媒体处理器 数字信号处理器
在线阅读 下载PDF
XILINX推出针对最新TI DSP的高速互通接口
6
《半导体技术》 CAS CSCD 北大核心 2006年第5期402-402,共1页
赛灵思公司日前宣布,推出两种针对德州仪器DSP的接口。赛灵思Serial RapidIO接口适用于Virtex-4^TM和Virtex-Ⅱ Pro FPGA,可向TI高性能TMS320C6455 DSP提供高达10Gbps的串行链路。这种高速工业标准链路使面向TIDSP的设计者能够使用赛... 赛灵思公司日前宣布,推出两种针对德州仪器DSP的接口。赛灵思Serial RapidIO接口适用于Virtex-4^TM和Virtex-Ⅱ Pro FPGA,可向TI高性能TMS320C6455 DSP提供高达10Gbps的串行链路。这种高速工业标准链路使面向TIDSP的设计者能够使用赛灵思FPGA来进行DSP加速、总线桥接、逻辑合并或实现新外设。新的VLYNQ接口在赛灵思低成本的SpartanTM-3与Spartan.3EFPGA上提供了一种到CoreConnect总线的桥接电路,允许设计者使用FPGA来扩展其基于达芬奇(DaVinci)技术的TMS320DM644x数字媒体处理器或其他任何带有VLYNQ接口的TIDSP的外设数量。 展开更多
关键词 IO接口 XILINX 高速 Virtex-Ⅱ 数字媒体处理器 互通 SERIAL FPGA 10Gbps 串行链路
在线阅读 下载PDF
德州仪器推出首款采用达芬奇技术的单芯片实时高清视频转码解决方案
7
《电信科学》 北大核心 2008年第2期71-71,共1页
为了使消费者在各种视频终端产品间实现无缝内容传输,德州仪器(TI)日前推出了一款能够在多种应用间进行视频转码的新型达芬奇技术数字媒体处理器,这些应用包括媒体网关、多点控制设备、数字媒体适配器、视频安全监控DVR以及IP机顶盒等。
关键词 视频转码 德州仪器 达芬奇 技术 单芯片 数字媒体处理器 数字媒体适配器 实时
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部