-
题名一种通用雷达回波模拟器的设计与实现
被引量:11
- 1
-
-
作者
向道朴
黎向阳
孟宪海
-
机构
国防科技大学电子科学与工程学院
-
出处
《现代雷达》
CSCD
北大核心
2007年第10期84-86,90,共4页
-
文摘
介绍了一种基于直接数字波形合成技术的通用雷达回波模拟器。通过加载数据波形,该模拟器可以实现波形数据回放,也可产生各种标准信号波形。该模拟器以FPGA为控制核心,利用大容量FLASH作为数据存储介质,在接口通用性、控制逻辑重配置和器件兼容性3个方面作了专门设计。该模拟器具有良好的通用性和友好的用户交互接口,给出了本模拟器所模拟的面目标成像结果和产生的Chirp信号脉压结果。
-
关键词
直接数字波形合成
可编程门阵列
雷达回波
数字回波模拟器
-
Keywords
DDWS
FPGA
radar echo
digital radar echo simulator
-
分类号
TN955
[电子电信—信号与信息处理]
-
-
题名基于FPGA的回波模拟器设计与实现
被引量:3
- 2
-
-
作者
齐率
谢鑫
路翠华
李国林
-
机构
海军航空工程学院研究生管理大队
海军航空工程学院七系
-
出处
《电子测量技术》
2012年第8期66-70,共5页
-
文摘
回波模拟器主要完成对雷达引信机射频信号的延迟和衰减,并传输至接收端。传统的模拟延时和模拟衰减通常采用多路开关控制延迟线的方法实现,由于模拟电路存在温度漂移、器件老化影响、抗干扰性能差等缺点,从而使得输入信号质量下降,线路越长,噪声的积累也就越多。以现场可编程门阵列Vertex-5系列的FPGA为核心,研究了数字化回波模拟器总体设计方案,综合利用了模数转换、数字下变频DDC、数字延迟衰减等技术,实现了雷达引信机射频信号的延迟衰减精确可调,完成了频率、功率信号的实时测量,简化了回波模拟器硬件结构,提高了系统集成度和可靠性。
-
关键词
现场可编程逻辑器件
数字化回波模拟器
数字延迟衰减
-
Keywords
filed programmable gate array
digital echo simulator
digital delay and attenuation
-
分类号
TP274
[自动化与计算机技术—检测技术与自动化装置]
-