期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
锁相环中数字分频器对输出信号相位噪声和杂散的影响 被引量:4
1
作者 王春晖 金小军 +2 位作者 金仲和 郑阳明 赵翔宇 《宇航学报》 EI CAS CSCD 北大核心 2009年第6期2334-2338,2397,共6页
基于对数字分频器混叠效应的分析,解释了锁相环相位噪声线形模型与一些实验结果误差较大的原因。并通过对数字分频器的建模,得到了数字分频器输出信号相位噪声和杂散的计算方法。实验证明这种方法的计算结果与实验结果相吻合。再以此修... 基于对数字分频器混叠效应的分析,解释了锁相环相位噪声线形模型与一些实验结果误差较大的原因。并通过对数字分频器的建模,得到了数字分频器输出信号相位噪声和杂散的计算方法。实验证明这种方法的计算结果与实验结果相吻合。再以此修正锁相环相位噪声线形模型,使锁相环输出信号的相位噪声和杂散的预测能够更加准确。 展开更多
关键词 锁相环 数字分频器 相位噪声 杂散
在线阅读 下载PDF
Σ-Δ在数字小数分频器中的应用
2
作者 张嗣忠 《应用科学学报》 CAS CSCD 2002年第4期396-398,共3页
分析了ΣΔ对 S/ N的改善作用 ,将ΣΔ在 A/ D中的应用引入到数字小数分频器中 ,简述了ΣΔ对小数分频器输出相位抖动的改善 ,提出用单级 ΣΔ累加器复用取代多级累加器级联的概念 .
关键词 数字小数分频器 ∑-△ 累加器 转换器 信噪比 输出频率 A/D
在线阅读 下载PDF
快速完成Pascal三角形数值运算电路
3
作者 张嗣忠 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第4期572-575,共4页
介绍了典型N数字小数分频器的工作过程 ,在此基础上分析了由级联累加器实现的积分功能 .其累加器溢出按Psscal三角形数值计算 .利用计算结果可实现频率合成器的相位补偿及减小相位抖动 .最后给出了 4级Psscal三角形数值计算的实现电路... 介绍了典型N数字小数分频器的工作过程 ,在此基础上分析了由级联累加器实现的积分功能 .其累加器溢出按Psscal三角形数值计算 .利用计算结果可实现频率合成器的相位补偿及减小相位抖动 .最后给出了 4级Psscal三角形数值计算的实现电路图及模拟结果 ,分析了该电路的一些特点 .该电路已嵌入在已设计的Σ Δ调制小数分频专用集成电路中 ,采用无锡上华 0 .6μmCMOS双铝双多晶标准单元工艺制造 。 展开更多
关键词 N-数字小数分频器 累加器 相位补偿 Pascal三角形 数值计算 频率合成器 专用集成电路
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部