期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
智能变电站断路器状态监测IED设计 被引量:50
1
作者 黄新波 王霄宽 +2 位作者 方寿贤 贺霞 肖渊 《电力系统自动化》 EI CSCD 北大核心 2012年第22期95-99,共5页
根据新型通信网络控制器局域网络(CAN)总线和变电站IEC 61850标准,设计了一种应用于变电站间隔层的新型断路器状态监测智能电子设备(IED)。该IED以ARM芯片+数字信号处理器(DSP)芯片的双CPU结构为硬件核心,以Linux操作系统和C语言为软件... 根据新型通信网络控制器局域网络(CAN)总线和变电站IEC 61850标准,设计了一种应用于变电站间隔层的新型断路器状态监测智能电子设备(IED)。该IED以ARM芯片+数字信号处理器(DSP)芯片的双CPU结构为硬件核心,以Linux操作系统和C语言为软件开发平台,嵌入符合IEC 61850标准的IED性能描述(ICD)文件,通过CAN总线与断路器在线监测装置(过程层)进行数据传输,通过光纤按IEC 61850标准与监测中心(站控层)通信,采用IRIG-B码实现分合闸线圈、储能电机等信号的同步采样。实际运行结果表明,该IED能够实现断路器在线监测装置信号的采集、分析、处理与传输,监控中心人员可以远程实时监测变电站断路器的运行状态。 展开更多
关键词 智能变电站 智能电子设备 断路器 IEC 61850 数字信号处理器芯片 ARM芯片
在线阅读 下载PDF
一种高性能、低功耗乘法器的设计 被引量:8
2
作者 郑伟 姚庆栋 +2 位作者 张明 刘鹏 李东晓 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2004年第5期534-538,共5页
基于标准单元方法设计并实现支持单指令流多数据流(SIMD)计算的16bit×8bit乘法器.分析乘法运算时延的分布,采用Wallace树形结构实现Booth乘法器,最终进位传递计算采用从左到右免除进位(LRCF)算法,使最高位(MSB)部分的进位传递计算... 基于标准单元方法设计并实现支持单指令流多数据流(SIMD)计算的16bit×8bit乘法器.分析乘法运算时延的分布,采用Wallace树形结构实现Booth乘法器,最终进位传递计算采用从左到右免除进位(LRCF)算法,使最高位(MSB)部分的进位传递计算与部分积相加运算的并行重叠进行,以提高乘法运算的并行度,降低硬件复杂度和功耗.在0.18μm工艺标准单元库的支持下,使用电子设计辅助(EDA)工具,版图实现了该乘法器.利用版图得到的线负载模型信息对门级网表进行分析,在工作电压为1.62V,125℃时,该乘法器速度为2.80ns,功耗为0.089mW/MHz. 展开更多
关键词 乘法器 数字信号处理器芯片 改进Booth算法 WALLACE树 从左到右免除进位(LRCF)算法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部