期刊文献+
共找到60篇文章
< 1 2 3 >
每页显示 20 50 100
基于数字信号处理器与复杂可编程逻辑器件的三相电流源型超导储能不间断电源及其控制策略 被引量:5
1
作者 王付胜 刘小宁 王磊 《中国电机工程学报》 EI CSCD 北大核心 2006年第14期66-70,共5页
该文介绍了一种基于DSP与CPLD的三相电流源型SMES-UPS装置,该装置在电网正常时可以用作超导纵场线圈(TFSC)的励磁电源,而在电网故障时又可以用作低温和真空系统的UPS电源。在电网正常时,通过对变流器交流侧有功、无功电流的控制不但可... 该文介绍了一种基于DSP与CPLD的三相电流源型SMES-UPS装置,该装置在电网正常时可以用作超导纵场线圈(TFSC)的励磁电源,而在电网故障时又可以用作低温和真空系统的UPS电源。在电网正常时,通过对变流器交流侧有功、无功电流的控制不但可以保证超导线圈上电流按照设定速度上升到稳态值,而且可以保证变流器网侧的单位功率因素运行和低谐波污染;在电网故障时,通过分析负载电压和电流之间的定量关系,提出了基于负载电压反馈的交流侧电流实时控制策略,不但可以保证负载电压的幅值和频率稳定,还可以电压相位不随负载性质的变化而变化。文中还介绍了基于DSP与CPLD的SMES-UPS控制系统,该控制系统结构简单、可编程程度高。1 kVA的SMES-UPS样机实验结果表明文中所述的控制算法及其控制系统能够很好地实现SMES-UPS兼作EAST纵场励磁电源和低温、真空系统UPS电源的双重功能。 展开更多
关键词 超导储能不间断电源 纵场超导线圈 励磁电源 不间断电源 控制策略 数字信号处理器 复杂可编程逻辑器件
在线阅读 下载PDF
复杂可编程逻辑器件(CPLD)在DSP交流电机控制系统中的应用 被引量:5
2
作者 王宝国 宗鸣 王凤翔 《电机与控制学报》 EI CSCD 北大核心 2001年第1期40-43,共4页
介绍了复杂可编程逻辑器件(CPLD)的结构和功能、使用方法和步骤.指出 CPLD系统内编程和快速性为使用者提供了方便条件。电机控制系统设计和实验结果表明,在DSP交流电机控制系统中应用CPLD,会使系统更加合理、紧凑.
关键词 交流电机 控制系统 可编程逻辑器件 dsp 数字信号处理器
在线阅读 下载PDF
双数字信号处理器继电保护测试仪的设计 被引量:6
3
作者 彭春燕 周有庆 王海浪 《广东电力》 2010年第2期47-52,共6页
提出了一种基于双数字信号处理器(digital signal processor,DSP)与复杂可编程逻辑器(complexprogrammable logic device,CPLD)的微机继电保护测试仪,分析了装置内高精度信号发生主控模块和人机交互模块中各硬件电路的原理及功能,概述... 提出了一种基于双数字信号处理器(digital signal processor,DSP)与复杂可编程逻辑器(complexprogrammable logic device,CPLD)的微机继电保护测试仪,分析了装置内高精度信号发生主控模块和人机交互模块中各硬件电路的原理及功能,概述了功率放大电路及其保护、自检电路的设计,阐述了主控模块的系统程序设计方法并定义了内部通信协议。装置采用嵌入式实时操作系统设计人机交互系统软件,以确保监控的实时性。基于双DSP与CPLD的微机继电保护测试仪体积小,质量轻,运行可靠,能够满足各种常规继电器和微机保护装置的测试要求。 展开更多
关键词 微机保护测试装置 数字信号处理器 复杂可编程逻辑器件 IEC 60879.103规约 功率放大器
在线阅读 下载PDF
采用可编程器件实现图像实时融合系统的控制 被引量:3
4
作者 李勇量 倪国强 陈小梅 《光电工程》 EI CAS CSCD 北大核心 2003年第4期11-14,共4页
利用可编程逻辑器件CPLD(Complex Programmable Logic Device)功能灵活、设计简捷的特点,开发了双通道图像像素层实时融合系统的控制单元。两片CPLD中分别实现了帧存控制、总线切换、配准等多种功能,由此简化了整个系统的设计,并且提高... 利用可编程逻辑器件CPLD(Complex Programmable Logic Device)功能灵活、设计简捷的特点,开发了双通道图像像素层实时融合系统的控制单元。两片CPLD中分别实现了帧存控制、总线切换、配准等多种功能,由此简化了整个系统的设计,并且提高了系统的可靠性和稳定性,在红外和可见光双通道融合系统中应用取得了良好效果。 展开更多
关键词 图像融合 可编程逻辑器件 数字信号处理器 系统控制
在线阅读 下载PDF
一种基于DSP与FPGA实现场发射平板显示器视频信号处理系统的方案 被引量:3
5
作者 陈振华 邓少芝 许宁生 《中山大学学报(自然科学版)》 CAS CSCD 北大核心 2010年第2期8-12,共5页
数字视频信号处理涉及对高速实时视频信号的传输和处理,要求相关电路系统具有强大的数据处理能力。介绍一种以DSP和FPGA器件为核心构建的场发射平板显示器视频信号处理系统方案,并以TI公司的DSP芯片TMS320C6713和Xilinx公司的FPGA芯片XC... 数字视频信号处理涉及对高速实时视频信号的传输和处理,要求相关电路系统具有强大的数据处理能力。介绍一种以DSP和FPGA器件为核心构建的场发射平板显示器视频信号处理系统方案,并以TI公司的DSP芯片TMS320C6713和Xilinx公司的FPGA芯片XC3S200-PQ208来实现系统方案,在自主研制的4.5 inch(11.43 cm)160×120分辨率单色场发射平板显示样屏上得到了功能验证。所设计的视频信号处理电路方案把两种处理器的性能优势结合起来,具有微处理器嵌入式系统的优点,同时可实现并行算法结构,满足视频信号传输和处理的高速实时性要求。 展开更多
关键词 场发射平板显示器(FED) 视频信号处理 dsp(数字信号处理器) fpga(现场可编程门阵列)
在线阅读 下载PDF
FPGA+DSP实时信号处理系统在ONT当中的应用 被引量:1
6
作者 刘红军 迟泽英 陈文建 《光子学报》 EI CAS CSCD 北大核心 2002年第0Z2期235-238,共4页
APON系统中的光网络终端(ONT)作为一个智能的宽带网络终端是实现光纤入户的重要设备。根据此设备接入业务复杂,通信速率快的特点,本文结合ONT的具体研制工作,提出了采用DSP+FPGA的方法,来完成ONT所需要的实时信号处理功能的方案。
关键词 fpga dsp 实时信号处理系统 ONT 光网络终端 现场可编程阵列器件 数字信号处理器 光纤接入网
在线阅读 下载PDF
基于FPGA+DSP的嵌入式GPS数字接收机系统设计 被引量:9
7
作者 胡锐 薛晓中 +1 位作者 孙瑞胜 徐志伟 《中国惯性技术学报》 EI CSCD 北大核心 2009年第2期187-190,共4页
介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的... 介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的基带相关器和用户接口设计,并结合高速DSP的数字信号处理和丰富的片上外围设备实现接收机的信号处理、导航解算及系统间各部分的无缝连接。系统测试结果说明该数字GPS接收机具有功耗低、体积小、集成度高、工作性能稳定的特点。 展开更多
关键词 嵌入式 GPS数字接收机 数字信号处理器(dsp) 现场可编程逻辑门阵列(fpga) 系统设计
在线阅读 下载PDF
基于DSP与FPGA的被动型氢钟数字伺服系统的研究
8
作者 陈文星 林传富 《天文学进展》 CSCD 北大核心 2010年第3期301-309,共9页
基于DSP和FPGA的特点,设计了被动型氢钟数字化伺服系统,实现了对误差信号的处理。采用先进的DSP和FPGA芯片,提出了新的解决方案,整个系统由FPGA控制DSP工作并实现最后的信号输出,文中对其硬件结构和软件流程进行了阐述。
关键词 被动型氢钟 数字信号处理器(dsp) 现场可编程逻辑门阵列(fpga)
在线阅读 下载PDF
基于FPGA+DSP的北斗信号快速捕获算法设计与实现 被引量:2
9
作者 高唱 陈则王 +1 位作者 曾庆喜 吕查德 《河北科技大学学报》 CAS 2020年第6期477-485,共9页
为了解决北斗卫星接收机中传统并行频率捕获算法傅里叶变换需要处理的数据量大而影响卫星信号捕获速度的问题,提出了一种基于相干降采样的北斗信号快速捕获算法。利用FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列),在传统的并行... 为了解决北斗卫星接收机中传统并行频率捕获算法傅里叶变换需要处理的数据量大而影响卫星信号捕获速度的问题,提出了一种基于相干降采样的北斗信号快速捕获算法。利用FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列),在传统的并行频率捕获算法中加入相干降采样模块,当信号进行载波剥离和伪码剥离后,通过降低采样频率的方式减小傅里叶变换需要处理的数据量,再对卫星信号进行三维搜索。结果表明,理论上所提算法计算量减少了80%以上,对实际北斗信号进行捕获时,平均每颗星的捕获时间为9.95 ms,内存资源消耗相比于传统并行频率捕获算法减少了42%。因此,新算法能在节约资源的同时有效提高捕获速度,可为进一步提高软件接收机的捕获性能提供参考。 展开更多
关键词 测试计量仪器 北斗 快速捕获 相干降采样 现场可编程逻辑门阵列(fpga) 数字信号处理器(dsp)
在线阅读 下载PDF
基于DSP-MCU实现焊接电源系统数字化控制的设计 被引量:24
10
作者 李鹤岐 李春旭 +1 位作者 高忠林 王睿 《焊接学报》 EI CAS CSCD 北大核心 2005年第3期17-20,24,共5页
基于DSP-MCU实现焊接电源系统数字化控制的设计采用TMS320F240数字信号处理器和80C196KC单片机,设计成实现多功能IGBT逆变焊接电源双机控制系统。其中,TMS320F240主要用于焊接参数的采样、控制算法的运算,80C196KC用于完成人机接口的功... 基于DSP-MCU实现焊接电源系统数字化控制的设计采用TMS320F240数字信号处理器和80C196KC单片机,设计成实现多功能IGBT逆变焊接电源双机控制系统。其中,TMS320F240主要用于焊接参数的采样、控制算法的运算,80C196KC用于完成人机接口的功能,包括键盘和显示,与上位机的通信等。设计中人机界面采用液晶显示。系统设计的关键是双机之间的通信技术,为了确保通信的可靠及快速性采用双口RAM(IDT7005)来完成。数字PWM控制单元采用复杂可编程逻辑器件(CPLD)完成,整个系统中所有逻辑控制也由此芯片来完成,设计完成的DSP-MCU双机控制系统实现了焊机的多功能全数字化控制。 展开更多
关键词 脉宽调制 复杂可编程逻辑器件 数字信号处理器 单片机 数字化焊机
在线阅读 下载PDF
采用FPGA&DSP实现电子式互感器合并单元 被引量:11
11
作者 徐雁 吴勇飞 肖霞 《高电压技术》 EI CAS CSCD 北大核心 2008年第2期275-279,共5页
一次电子式互感器与变电站实现数字化连接主要通过合并单元来实现。为此,介绍了电子式互感器数字输出接口的重要组成部分—合并单元的定义及其组成,分析了合并单元的功能特点进而提出了一种以FPGA和DSP构架的合并单元实现方案;使用FPGA... 一次电子式互感器与变电站实现数字化连接主要通过合并单元来实现。为此,介绍了电子式互感器数字输出接口的重要组成部分—合并单元的定义及其组成,分析了合并单元的功能特点进而提出了一种以FPGA和DSP构架的合并单元实现方案;使用FPGA实现了合并单元的同步功能,并利用FPGA由用户定制专用硬件电路的高速、并行处理能力以及DSP的数字运算、控制能力,将两者互相补充,实现了12路数据接收、处理、以太网通讯的功能。利用此方案实现的合并单元满足了电子式互感器数字接口高可靠性、强实时性、多任务的要求。合并单元的校验方法和实验结果验证了此方案的可行性。 展开更多
关键词 电子式互感器 合并单元 接口 现场可编程门阵列(fpga) 数字信号处理器(dsp) 方案
在线阅读 下载PDF
基于TMS320C6203 DSP的实时红外图像处理系统 被引量:3
12
作者 王永仲 郭豪 何永强 《红外技术》 CSCD 北大核心 2004年第5期46-48,51,共4页
遵从模块化设计思想,提出了以 TI 公司的高性能数字信号处理器 TMS320C6203 为核心器件的实时红外图像处理系统的设计方案,结合大规模可编程逻辑阵列 CPLD 进行逻辑控制和现场可编程门阵列 FPGA 对采集的红外图像进行预处理,完成对图像... 遵从模块化设计思想,提出了以 TI 公司的高性能数字信号处理器 TMS320C6203 为核心器件的实时红外图像处理系统的设计方案,结合大规模可编程逻辑阵列 CPLD 进行逻辑控制和现场可编程门阵列 FPGA 对采集的红外图像进行预处理,完成对图像的实时采集和图像目标的实时处理。 展开更多
关键词 TMS320C62 红外图像处理 现场可编程门阵列 fpga 从模块 数字信号处理器 实时处理 3DS 大规模 可编程逻辑阵列
在线阅读 下载PDF
Adsp-21060的主机接口在实时图像处理中的应用 被引量:3
13
作者 董维科 向健勇 向健华 《红外技术》 CSCD 北大核心 2003年第2期37-40,共4页
简要介绍了数字信号处理器Adsp 2 10 6 0和大规模可编程逻辑器件EP1K5 0。详细讨论了Adsp 2 10 6 0的主机接口工作模式以及一个实时图像跟踪处理器的硬件组成原理 ,在这个系统中EP1K5 0充当了主机。调试结果表明 ,所提出的硬件结构设计... 简要介绍了数字信号处理器Adsp 2 10 6 0和大规模可编程逻辑器件EP1K5 0。详细讨论了Adsp 2 10 6 0的主机接口工作模式以及一个实时图像跟踪处理器的硬件组成原理 ,在这个系统中EP1K5 0充当了主机。调试结果表明 ,所提出的硬件结构设计思想工作效率高 ,完全能够胜任实时图像处理的实际需要。 展开更多
关键词 Adsp-21060 主机接口 大规模可编程逻辑器件 实时图像处理 数字信号处理器
在线阅读 下载PDF
基于FPGA+DSP的微小型捷联惯导系统的设计 被引量:2
14
作者 周益 周清根 +1 位作者 乔鹏 陈永奇 《电子测量技术》 2008年第2期119-122,共4页
为满足导航系统设计的小型化、实时性要求,本文提出了一种基于FPGA+DSP的实现方案。该方案的设计思路是:将FPGA映射到DSPEMIF的一段地址空间,并用FPGA来完成多通道信号的采集;DSP根据接收到的数据完成导航解算并以总线(如CAN)形式输出... 为满足导航系统设计的小型化、实时性要求,本文提出了一种基于FPGA+DSP的实现方案。该方案的设计思路是:将FPGA映射到DSPEMIF的一段地址空间,并用FPGA来完成多通道信号的采集;DSP根据接收到的数据完成导航解算并以总线(如CAN)形式输出给控制设备和外部测试设备。本文重点介绍了惯性测量单元、数据采集与接口电路和导航计算机等方面的硬件和软件设计;最后对已完成的试验样机进行全面性能测试,结果表明此设计可以达到预期的设计要求。 展开更多
关键词 捷联导航系统 惯性测量单元 导航计算机 可编程逻辑器件 数字信号处理器
在线阅读 下载PDF
基于DSP和CPLD的雷达模拟信号源设计 被引量:2
15
作者 王磊 杨峰 《弹箭与制导学报》 CSCD 北大核心 2006年第S6期500-502,共3页
文中介绍了一种新的雷达信号模拟发生器,采用直接数字频率合成技术(DDS),利用高速数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD),产生幅频可调的基带信号,同时可产生目标距离、速度等参数可调的脉冲多普勒雷达回波信号。
关键词 直接数字频率合成 数字信号处理器 可编程逻辑器件
在线阅读 下载PDF
基于DSP和CPLD的数字化转台伺服系统的设计与实现 被引量:7
16
作者 李恺 董景新 +1 位作者 赵长德 闵应宗 《中国惯性技术学报》 EI CSCD 2003年第4期55-58,共4页
介绍了一种数字化转台伺服系统的设计及其实现。在设计中使用了数字信号处理器(DSP)以及复杂可编程逻辑器件(CPLD),有效地降低了模拟电路中噪声、漂移等固有因素的影响,使得系统具有较高的精度。实验证明了该方案的实用性和有效性。
关键词 dsp CPLD 转台 数字化伺服系统 设计 数字信号处理器 复杂可编程逻辑器件 噪声 漂移 惯性导航系统
在线阅读 下载PDF
基于DSP的心电信号检测系统 被引量:5
17
作者 陈鎏 张海南 王登科 《电子测量技术》 2007年第8期99-102,共4页
心电信号的检测是研究心电病理特征的前提,是心电信号分析仪的重要组成部分。本文介绍了一种基于DSP的心电信号采集和分析系统。根据心电信号的特点,本系统采用AgCl电极作为心电信号传感器,结合AD620为主的前置放大电路进行模拟信号的... 心电信号的检测是研究心电病理特征的前提,是心电信号分析仪的重要组成部分。本文介绍了一种基于DSP的心电信号采集和分析系统。根据心电信号的特点,本系统采用AgCl电极作为心电信号传感器,结合AD620为主的前置放大电路进行模拟信号的采集。以TMS320VC5509低功耗DSP和CPLD为主进行数字系统设计。在DSP中编程实现数字滤波器的设计,最终得到P、T和QRS复波特征明显的ECG。本系统功耗小,成本低,精度高,达到了医疗仪器的设计要求。 展开更多
关键词 心电信号 数据采集 数字信号处理器 可编程逻辑器件
在线阅读 下载PDF
基于DSP的高压断路器综合在线监测装置 被引量:38
18
作者 易慧 尹项根 +2 位作者 郑浩 胡文平 邵德军 《高压电器》 EI CAS CSCD 北大核心 2007年第1期35-39,共5页
介绍了一种基于DSP的高压断路器综合在线监测装置。该装置采用TMS320F206作为主控制器,利用CPLD实现逻辑扩展;对各种所需信号量进行了分类、采集、存储并适时上传后,进行综合分析,实现对断路器的机械性能、电寿命、绝缘状态和二次回路... 介绍了一种基于DSP的高压断路器综合在线监测装置。该装置采用TMS320F206作为主控制器,利用CPLD实现逻辑扩展;对各种所需信号量进行了分类、采集、存储并适时上传后,进行综合分析,实现对断路器的机械性能、电寿命、绝缘状态和二次回路完好性的全面监测;并提出了一种改进结构的分算式监测系统,更适合现场运行需要。 展开更多
关键词 数字信号处理器 复杂可编程逻辑器件 在线监测
在线阅读 下载PDF
基于CAN总线和DSP的变电站监控系统 被引量:24
19
作者 曲延滨 王建平 +1 位作者 周庆明 潘毅 《电力系统自动化》 EI CSCD 北大核心 2003年第12期86-89,共4页
介绍了基于控制器局域网 (CAN)总线和数字信号处理器 (DSP)的变电站监控系统的设计与实现。为了提高系统的实时响应性能和信号处理能力 ,在硬件设计上采用了 DSP和复杂可编程逻辑器件 (CPLD)技术 ,使系统的集成化程度和可靠性得到显著提... 介绍了基于控制器局域网 (CAN)总线和数字信号处理器 (DSP)的变电站监控系统的设计与实现。为了提高系统的实时响应性能和信号处理能力 ,在硬件设计上采用了 DSP和复杂可编程逻辑器件 (CPLD)技术 ,使系统的集成化程度和可靠性得到显著提高 ;采用了模块化的程序设计方法 ,同时通过利用 DSP的中断资源 ,解决了多任务对 CPU的同时请求以及交叉的问题 ,提高了系统的实时性和软件的运行效率。介绍了以 TI公司的 TMS3 2 0 LF2 4 0 7A作为处理器和 ALTERA公司的 MAX70 0 0 S系列的 EPM71 2 8STC1 0 0 - 6为外围数字电路的系统硬件电路设计。最后介绍了基于 CAN总线的 DL/T6 3 4 - 1 展开更多
关键词 变电站自动化 监控系统 数字信号处理器 复杂可编程逻辑器件 控制器局域网总线
在线阅读 下载PDF
用VHDL语言在CPLD/FPGA上实现浮点运算 被引量:11
20
作者 沈明发 易清明 +1 位作者 黄伟英 周伟贤 《暨南大学学报(自然科学与医学版)》 CAS CSCD 2002年第5期19-24,共6页
 介绍了用VHDL语言在硬件芯片上实现浮点加/减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台,以MaxplusII为软件工具,实现了6点实序列浮点加/减法运算和浮点乘法运算.
关键词 超高速集成电路硬件描述语言 VHDL 浮点运算 复杂可编程逻辑器件 CPLD/fpga 现场可编程门阵列 数字信号处理
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部