期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
WE DSP 32型数字信号处理器
1
作者 樊昌信 《电信科学》 1988年第9期50-58,共9页
本文较详细地介绍了WE DSP 32型32位浮点运算数字信号处理器的功能及特点。并对WE DSP系列的发展和应用前景作了简要评价。
关键词 信号处理 dsp WE 浮点 模拟程序 硬件开发系统 简要评价 算术运算 指示 运算精度
在线阅读 下载PDF
TMS320C2XX型数字信号处理器多字除法的实现 被引量:1
2
作者 张文英 史小军 张端金 《郑州大学学报(自然科学版)》 CAS 2001年第2期68-71,共4页
针对 TMS3 2 0 C2 XX系列数字信号处理器 (DSP) ,讨论了多字除法的汇编语言实现问题 .以双字为例 ,推导了任意多字除以单字的汇编语言实现算法 ,给出了程序框图和软件实现 .测试结果表明了此算法的正确性与有效性 .
关键词 定点dsp 汇编指令 信号处理 除法算法 除法程序 程序框图
在线阅读 下载PDF
基于浮点DSP的快速傅里叶变换实现 被引量:4
3
作者 吕武 申萍 易景海 《现代电子技术》 2006年第3期74-76,79,共4页
论述了采用浮点数字信号处理(DSP)芯片TMS320VC33实现快速傅里叶变换(FFT)。分别采用了C语言和汇编语言实现FFT算法。实验结果验证了汇编语言比C语言更适合实现复杂算法,也验证了实现算法的正确性,表明了利用DSP控制器特有的反序间接寻... 论述了采用浮点数字信号处理(DSP)芯片TMS320VC33实现快速傅里叶变换(FFT)。分别采用了C语言和汇编语言实现FFT算法。实验结果验证了汇编语言比C语言更适合实现复杂算法,也验证了实现算法的正确性,表明了利用DSP控制器特有的反序间接寻址FFT的实现是很方便的,且实时性非常好。 展开更多
关键词 信号处理(dsp) 快速傅里叶变换(FFT) TMS320VC33 C语言
在线阅读 下载PDF
DSP体系结构发展的新趋势 被引量:5
4
作者 黄 峰 李胜平 +2 位作者 朱全庆 熊召新 邹雪城 《计算机工程》 CAS CSCD 北大核心 2002年第4期1-2,218,共3页
CISC→RISC设计思想对DSP体系结构设计中数据和指令级并行性开发产生了深刻影响,融合RISC和SIMD技术的单核处理器已经成为DSP体系结构设计的新趋势。
关键词 超长指令 单指令多数据流 数据级并行性 指令级并行性 dsp 信号处理 体系结构 单核处理
在线阅读 下载PDF
一种基于HXDSP的移位器查找表技术 被引量:1
5
作者 叶鸿 顾乃杰 +2 位作者 林传文 张孝慈 陈瑞 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2019年第10期2044-2050,共7页
高性能信号处理应用的快速发展,对相应处理器的运算速度及吞吐效率提出了巨大挑战。移位器是数字信号处理器(DSP)上的重要部件,通过为移位器设计额外专用随机存取存储器(RAM)和查找表(LUT),并对其指令集及架构进行优化调整,从而达到提... 高性能信号处理应用的快速发展,对相应处理器的运算速度及吞吐效率提出了巨大挑战。移位器是数字信号处理器(DSP)上的重要部件,通过为移位器设计额外专用随机存取存储器(RAM)和查找表(LUT),并对其指令集及架构进行优化调整,从而达到提高处理器使用效率和传输速率的目的。此外,基于移位器与相应查找表指令,可在数据暂存的同时进行移位、提取、算术与逻辑运算处理,将部分数据运算的过程直接合并在对移位器RAM的数据存读取过程中,显著地提高了运算部件的使用效率。结果表明:基于移位器查找表的暂存技术可以达到与传输总线接近的吞吐率,对信号处理算法快速傅里叶变换(FFT)可以达到加速比约为1. 15~1. 20的性能提升效果。 展开更多
关键词 信号处理器(dsp) 移位器 查找表(LUT) 单指令多数据流(SIMD) 超长指令(VLIW)
在线阅读 下载PDF
VLIW DSP指令级精度模拟器的快速实现方法 被引量:3
6
作者 朱大林 郭德源 何虎 《计算机工程与设计》 CSCD 北大核心 2013年第1期256-261,共6页
为了以最小代价开发出超长指令字(VLIW)数字信号处理器(DSP)的指令级精度的模拟器,缩短开发周期,提出了一种基于开源模拟器(gem5)的开发方法。对gem5模拟器和VLIW DSP的指令执行流程分别进行分析,指出指令在gem5模拟器上以纯32位指令环... 为了以最小代价开发出超长指令字(VLIW)数字信号处理器(DSP)的指令级精度的模拟器,缩短开发周期,提出了一种基于开源模拟器(gem5)的开发方法。对gem5模拟器和VLIW DSP的指令执行流程分别进行分析,指出指令在gem5模拟器上以纯32位指令环境顺序执行和指令在VLIW DSP上以16/32位混合指令环境并行执行之间的矛盾是开发的难点。在gem5的顺序执行模型的基础上,通过加入并行的判决、执行机制和16/32位混合指令的取指机制建立了VLIWDSP的模型,并具体实现了一款VLIW DSP的模拟器。通过一组针对每条指令的测试程序和一组DSP典型应用程序验证了该方法的正确性和可行性。 展开更多
关键词 超长指令(VLIW) 信号处理器(dsp) 处理器建模 模拟器 指令级精度
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部