期刊文献+
共找到21篇文章
< 1 2 >
每页显示 20 50 100
基于FPGA的数字控制振荡器的设计与实现 被引量:1
1
作者 彭兆军 《数据采集与处理》 CSCD 北大核心 2010年第S1期174-176,共3页
利用直接数字频率合成(DDS)技术设计数控振荡器,采用自顶向下的设计方法。核心功能模块使用Altera公司的Cyclone II系列FPGA芯片中的宏定制实现,按键输入频率通过译码电路赋给频率控制字实现对输出频率的控制,ROM表输出采样点经D/A转换... 利用直接数字频率合成(DDS)技术设计数控振荡器,采用自顶向下的设计方法。核心功能模块使用Altera公司的Cyclone II系列FPGA芯片中的宏定制实现,按键输入频率通过译码电路赋给频率控制字实现对输出频率的控制,ROM表输出采样点经D/A转换、低通滤波可在示波器上显示波形,输出波形频率和峰峰值通过选择按键在LED上交替显示。本设计主要由VerilogHDL编程实现,利用ModelSim-Altera 6.1g功能仿真,Quartus II综合、布局布线、时序仿真,将最后生成文件通过JTAG模式配置到FPGA开发板验证与测试。 展开更多
关键词 直接数字频率合成 数字控制振荡器 译码电路 核心功能模块
在线阅读 下载PDF
安捷伦科技推出新型电压控制振荡器
2
《半导体技术》 CAS CSCD 北大核心 2002年第10期80-80,共1页
关键词 安捷伦科技 电压 控制振荡器
在线阅读 下载PDF
基于改进虚拟振荡器和滑模控制的光储微电网控制策略
3
作者 李占凯 李明哲 +3 位作者 张福民 赵坚 檀世豪 邴绍洋 《可再生能源》 北大核心 2025年第1期76-82,共7页
针对下垂控制模式下的光储微电网动态响应性能较差、受外界扰动时超调量较大的问题。文章提出了一种基于改进虚拟振荡器控制和滑模控制的光储微电网控制策略。光储微电网中光伏系统采用两级式结构,前级DC-DC变换器采用滑模控制,以增强... 针对下垂控制模式下的光储微电网动态响应性能较差、受外界扰动时超调量较大的问题。文章提出了一种基于改进虚拟振荡器控制和滑模控制的光储微电网控制策略。光储微电网中光伏系统采用两级式结构,前级DC-DC变换器采用滑模控制,以增强微电网对外部干扰的鲁棒性;后级逆变器采用引入最大功率点追踪算法的虚拟振荡器控制,使光伏电池实现最大功率点追踪控制,提高了微电网的动态响应速度。储能系统逆变器采用虚拟惯性的虚拟振荡器控制,将惯量及阻尼特性引入虚拟振荡器控制中,为光储微电网提供可靠的功率和频率支撑。最后,基于Matlab/Simulink平台搭建了光储微电网的仿真模型,与传统下垂控制策略的仿真结果进行对比,验证了本文所提控制策略的可行性及有效性。 展开更多
关键词 虚拟振荡器控制 滑模控制 光储微电网 频率支撑
在线阅读 下载PDF
不平衡电网下基于虚拟振荡器控制的并网逆变器控制策略
4
作者 潘鹏程 任梦维 +2 位作者 王世青 薛飞 王秋杰 《现代电子技术》 北大核心 2025年第18期83-90,共8页
针对基于传统虚拟振荡器控制的并网逆变器接入不平衡电网时输出电流三相不平衡及输出功率的二倍频波动问题,提出一种改进虚拟振荡器控制策略。首先,在传统虚拟振荡器控制基础上引入电压、电流正负序分离方法;其次,增设电流环输入指令计... 针对基于传统虚拟振荡器控制的并网逆变器接入不平衡电网时输出电流三相不平衡及输出功率的二倍频波动问题,提出一种改进虚拟振荡器控制策略。首先,在传统虚拟振荡器控制基础上引入电压、电流正负序分离方法;其次,增设电流环输入指令计算环节,采用正负序组合方式设计电流环,并设计了虚拟振荡器控制的预同步模块;最后,在Matlab/Simulink平台搭建基于虚拟振荡器控制的并网逆变器系统仿真模型。研究结果表明:在不平衡电网下,采用所提控制策略的输出电流三相平衡,谐波畸变率为1.66%,有功及无功功率波动幅值分别减小47.4%和35%。因此,所提方法使得输出电流三相平衡并且波形质量良好,也一定程度上抑制了功率的二倍频波动。 展开更多
关键词 虚拟振荡器控制 并网逆变器 不平衡电网 正负序分离 预同步 控制策略
在线阅读 下载PDF
基于虚拟振荡器控制的储能变流器控制策略研究 被引量:1
5
作者 夏向阳 蒋戴宇 +5 位作者 曾小勇 龚芬 吴小忠 华夏 罗彦鹏 石超 《中国电力》 CSCD 北大核心 2024年第11期70-77,共8页
针对传统储能变流器控制方法存在的同步速度较慢、有功功率跟踪效果欠佳的问题,提出了一种基于虚拟振荡器控制的储能变流器控制策略。该策略基于虚拟振荡器控制,采用优化惯性权重和学习因子的改进粒子群算法整定控制器参数,避免了有功... 针对传统储能变流器控制方法存在的同步速度较慢、有功功率跟踪效果欠佳的问题,提出了一种基于虚拟振荡器控制的储能变流器控制策略。该策略基于虚拟振荡器控制,采用优化惯性权重和学习因子的改进粒子群算法整定控制器参数,避免了有功和无功功率的测量,具有比传统下垂控制更好的动态响应。最后,针对储能系统中2台并联储能变流器在负荷突变情况下进行了相应控制,仿真结果表明,所提新型控制方法具有更快的同步速度和更好的有功功率跟踪性能。 展开更多
关键词 虚拟振荡器控制 虚拟同步机 下垂控制 粒子群优化 储能变流器
在线阅读 下载PDF
虚拟振荡器控制的新型逆变器无线并联方案 被引量:10
6
作者 屠勇 苏建徽 +1 位作者 杨向真 杜燕 《中国电机工程学报》 EI CSCD 北大核心 2016年第15期4184-4191,共8页
该文提出了一种基于虚拟振荡器特性的具有自适应功能的逆变器无线并联控制方案,该方案使逆变器对外等效表现为一种RLC谐振电路和一个具有受控电流源与可控线性电阻双重特性的自适应模块并联的性质。虚拟振荡器的自适应模块通过端电压与... 该文提出了一种基于虚拟振荡器特性的具有自适应功能的逆变器无线并联控制方案,该方案使逆变器对外等效表现为一种RLC谐振电路和一个具有受控电流源与可控线性电阻双重特性的自适应模块并联的性质。虚拟振荡器的自适应模块通过端电压与输出电流协调控制,使并联系统各单元的输出可以同步运行,逐步减少环流。利用该方法控制3台容量相同的单相逆变器并联运行,而且在负载突变过程中能够保持端电压幅值与频率基本稳定,使得通过该方法控制的并联系统对外表现的电压特性更硬。论文通过Matlab/Simulink仿真验证了该方案的可行性。 展开更多
关键词 虚拟振荡器:逆变器控制 并联
在线阅读 下载PDF
混合负载下基于虚拟振荡器控制的离网逆变器控制策略研究 被引量:8
7
作者 姜汉周 潘欢 纳春宁 《电力系统保护与控制》 EI CSCD 北大核心 2023年第9期88-96,共9页
虚拟振荡器控制(virtual oscillator control,VOC)策略是一种新型分布式控制方法,在离网和并网逆变器中具有巨大的应用潜力。然而,当负载变化及非线性不平衡负载接入系统时,基于VOC的离网逆变器系统会存在频率偏差和谐波问题。针对上述... 虚拟振荡器控制(virtual oscillator control,VOC)策略是一种新型分布式控制方法,在离网和并网逆变器中具有巨大的应用潜力。然而,当负载变化及非线性不平衡负载接入系统时,基于VOC的离网逆变器系统会存在频率偏差和谐波问题。针对上述不足,通过分析混合负载对电力系统造成的影响,提出一种改进的VOC策略,并引入电压、电流正负序分离技术,设计了二次频率补偿器。同时改进了电压电流双闭环控制结构,进一步提高了系统抑制谐波的能力。在Matlab/Simulink平台中搭建了离网逆变器系统仿真模型。通过与传统VOC进行对比,验证了所提控制策略在解决频率偏差和抑制谐波问题中的有效性。 展开更多
关键词 离网逆变器 虚拟振荡器控制 混合负载 二次频率补偿 正负序分离
在线阅读 下载PDF
一种用于高压测量系统的V/F转换电路的设计 被引量:7
8
作者 方志 邱毓昌 赵中原 《电测与仪表》 北大核心 2002年第2期30-32,共3页
设计了一种通过VCO实现的V/F转换电路,介绍了这个电路在罗柯夫斯基线圈组成的大电流测量系统中的应用,实验结果表明这种V/F转换电路具有良好的实用性。
关键词 V/F转换 频率调制 电压控制振荡器 罗柯夫斯基线圈
在线阅读 下载PDF
5GHz0.18μm CMOS工艺正交输出VCO 被引量:1
9
作者 陈莹梅 王志功 +2 位作者 朱恩 冯军 章丽 《光通信研究》 北大核心 2004年第2期39-41,共3页
文章采用全开关状态的延时单元和双延时路径两种电路技术设计了一种高工作频率、低相位噪声的环形振荡器.环路级数采用偶数级来获得两路相位相差90℃的正交输出时钟.采用TSMC0.18μmCMOS工艺进行流片,电压控制振荡器(VCO)的频率范围为4.... 文章采用全开关状态的延时单元和双延时路径两种电路技术设计了一种高工作频率、低相位噪声的环形振荡器.环路级数采用偶数级来获得两路相位相差90℃的正交输出时钟.采用TSMC0.18μmCMOS工艺进行流片,电压控制振荡器(VCO)的频率范围为4.9~5.5GHz,模拟的相位噪声为-119.3dBc/Hz@5M,采用1.8V电源电压,核芯电路的功耗为30mW,振荡器核芯面积为60μm×60μm. 展开更多
关键词 CMOS 相位噪声 环形振荡器 电压控制振荡器 VCO 正交输出 光纤通信
在线阅读 下载PDF
变压器反馈的超低功耗低相位噪声CMOS LC-VCO设计
10
作者 吴秀山 王志功 +1 位作者 李智群 李青 《微波学报》 CSCD 北大核心 2009年第6期63-66,共4页
设计了一种全集成交叉耦合变压器反馈的Lc压控振荡器(LC.VCO),该VCO在电源电压低于阈值电压的情况下实现了超低功率消耗和低相位噪声。该超低功耗的VCO采用SMIC0.18p,m数模混合RFIP6MCMOS工艺进行了流片验证。测试结果表明:电路在... 设计了一种全集成交叉耦合变压器反馈的Lc压控振荡器(LC.VCO),该VCO在电源电压低于阈值电压的情况下实现了超低功率消耗和低相位噪声。该超低功耗的VCO采用SMIC0.18p,m数模混合RFIP6MCMOS工艺进行了流片验证。测试结果表明:电路在0.4V电源供电和工作频率为2.433GHz时,相位噪声为-125.3dBc/Hz(频偏1MHz),核心直流功耗仅为720txW。芯片的工作频率为2.28—2.48GHz,调谐范围为200MHz(8.7%),电路的优值为-193.7dB,信号的输出功率约为1dBm。该VCO完全可以满足IEEE802.11b接收机的应用要求。 展开更多
关键词 低相位噪声 低功耗 变压器 电压控制振荡器 反馈
在线阅读 下载PDF
多带超宽带OFDM系统射频频率合成器的研制
11
作者 田玲 朱红兵 洪伟 《高技术通讯》 EI CAS CSCD 北大核心 2008年第1期21-25,共5页
针对通信系统中使用的传统锁相式频率合成器难同步的缺点,提出了采用直接数字频率合成器(DDS)和锁相环(PLL)技术设计应用于多带一正交频分复用超宽带(MB-OFDM UWB)系统的射频频率合成器方案,并研制了用于试验的合成器。该方案可有效解... 针对通信系统中使用的传统锁相式频率合成器难同步的缺点,提出了采用直接数字频率合成器(DDS)和锁相环(PLL)技术设计应用于多带一正交频分复用超宽带(MB-OFDM UWB)系统的射频频率合成器方案,并研制了用于试验的合成器。该方案可有效解决系统射频电路的同步问题,提高频率分辨率,降低相位噪声,改善载波频偏对 OFDM 系统影响,提高系统性能,同时还可以降低基带算法的复杂度。仿真与测试结果表明,该频率合成器指标满足 MB-OFDM UWB 系统要求,可应用于实用系统中。 展开更多
关键词 超宽带 频率合成器 有源低通滤波器 直接数字频率合成器 电压控制振荡器
在线阅读 下载PDF
基于USB设备的全数字时钟恢复单元设计
12
作者 张俊 沈海斌 《计算机工程》 CAS CSCD 2012年第14期231-233,共3页
针对通用串行总线(USB)全速设备中的常用时钟恢复方法存在精度差、成本高的问题,设计一种适用于USB全速设备的全数字时钟恢复单元。包含用于从USB总线数据中提取时间信息的模块,以及数字控制振荡器,能够克服因芯片工作条件不同而产生的... 针对通用串行总线(USB)全速设备中的常用时钟恢复方法存在精度差、成本高的问题,设计一种适用于USB全速设备的全数字时钟恢复单元。包含用于从USB总线数据中提取时间信息的模块,以及数字控制振荡器,能够克服因芯片工作条件不同而产生的不良影响。该设计采用全数字电路的设计流程,使用标准单元库进行逻辑综合和布局布线,设计结果满足USB协议要求。 展开更多
关键词 通用串行总线 时钟恢复 全数字电路 标准单元库 数字控制振荡器 可重用性
在线阅读 下载PDF
一种新型非线性PLL模型及其在毫米波集成防撞雷达中的应用 被引量:4
13
作者 任成明 金昶明 +1 位作者 沈秀英 孙晓玮 《红外与毫米波学报》 SCIE EI CAS CSCD 北大核心 2004年第1期16-20,共5页
提出了一种新的非线性PLL用于VCO的非线性补偿 ,利用声表面波延迟线来实现延时混频 ,并将混频后的中频信号锁定PLL结构 .深入分析了这种PLL的环路相位模型 ,使用AgilentADS软件对锁相环路进行了仿真 ,验证了所提出的环路相位模型的准确... 提出了一种新的非线性PLL用于VCO的非线性补偿 ,利用声表面波延迟线来实现延时混频 ,并将混频后的中频信号锁定PLL结构 .深入分析了这种PLL的环路相位模型 ,使用AgilentADS软件对锁相环路进行了仿真 ,验证了所提出的环路相位模型的准确性 .所有的理论推导和仿真结果表明 ,建立的PLL环路相位模型可以用来实现防撞雷达中VCO(电压控制振荡器 )的线性化 ,准确可靠 。 展开更多
关键词 毫米波集成防撞雷达 非线性PLL 电压控制振荡器 延时混频 线性调频连续波 系统仿真
在线阅读 下载PDF
基于模型设计的数字下变频系统的实现 被引量:1
14
作者 卢文涛 黄嵩人 《计算机工程与设计》 北大核心 2015年第10期2695-2699,共5页
为实现对高速中频数字信号的降频、降速和滤波,得到低速零中频的数字基带信号,利用Matlab的Simulink工具箱中的DSP Builder的高级模块库设计模型系统,在模型系统中加入时钟频率和通道数等顶级设计约束脚本,设计优化流水线的RTL系统。给... 为实现对高速中频数字信号的降频、降速和滤波,得到低速零中频的数字基带信号,利用Matlab的Simulink工具箱中的DSP Builder的高级模块库设计模型系统,在模型系统中加入时钟频率和通道数等顶级设计约束脚本,设计优化流水线的RTL系统。给出Matlab与Modelsim仿真的结果分析以及综合、布局布线后的占用资源的对比,仿真结果表明了该系统设计方案和参数设置的正确性与实时性。 展开更多
关键词 数字下变频 软件无线电 现场可编程门阵列 数字控制振荡器 采样率转换 SIMULINK
在线阅读 下载PDF
AD6636在宽带数字中频接收机中的应用 被引量:2
15
作者 朱良 费元春 《现代电子技术》 2005年第23期39-41,共3页
数字下变频技术是软件无线电的关键技术之一。本文介绍了AD公司新近推出的高性能数字下变频(DDC)器件AD6636的主要特性和工作原理,通过对宽带和窄带信号滤波器的仿真结果,提出了在数字中频接收机(DIFR)的设计中,能够利用AD6636片内高精... 数字下变频技术是软件无线电的关键技术之一。本文介绍了AD公司新近推出的高性能数字下变频(DDC)器件AD6636的主要特性和工作原理,通过对宽带和窄带信号滤波器的仿真结果,提出了在数字中频接收机(DIFR)的设计中,能够利用AD6636片内高精度的数字正交下变频器和抽取滤波器,同时利用FPGA实现宽带滤波,可以弥补AD6636的宽带滤波性能较差的缺陷,从而实现宽带数字滤波。 展开更多
关键词 数字中频接收机(DIFR) AD6636 数字下变频器(DDC) 数字控制振荡器(NCO)
在线阅读 下载PDF
电容式大气折射率测量仪设计与实现 被引量:1
16
作者 史水娥 胥帅帅 高杨 《传感器与微系统》 CSCD 北大核心 2022年第6期90-93,共4页
电容式折射率测量仪利用圆筒式电容中气体介电常数不同对电容容值产生影响的特征,以电压控制振荡器(VCO)为主要元器件对LC回路振荡频率进行实时监测,从变化的振荡频率中提取出大气的信息参数并进行数据处理能够计算出大气折射率。最后... 电容式折射率测量仪利用圆筒式电容中气体介电常数不同对电容容值产生影响的特征,以电压控制振荡器(VCO)为主要元器件对LC回路振荡频率进行实时监测,从变化的振荡频率中提取出大气的信息参数并进行数据处理能够计算出大气折射率。最后对三种仪器进行对比,实验结果表明:电容式折射率造价低于微波折射率仪,精度高于“59”型探空仪,并且具有且体积小、重量轻、性价比高等优点,因此在一些工程测量中电容式折射率仪可以代替微波折射率仪和“59型探空仪”。 展开更多
关键词 大气波导 折射率 振荡频率 介电常数 电压控制振荡器
在线阅读 下载PDF
一种宽频率调节的精密OCXO
17
作者 白丽娜 周渭 任军旗 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2014年第5期203-206,共4页
在精密标准频率控制仪器中,常常需要既能在宽频率范围调节又能够保持高频率稳定度和低相位噪声的可控晶体振荡器.为了实现宽频率范围调节,不得不采用拉动性好但是稳定度和老化率较差的基频晶体振荡器.虽然基于SC切泛音晶体的高精度恒温... 在精密标准频率控制仪器中,常常需要既能在宽频率范围调节又能够保持高频率稳定度和低相位噪声的可控晶体振荡器.为了实现宽频率范围调节,不得不采用拉动性好但是稳定度和老化率较差的基频晶体振荡器.虽然基于SC切泛音晶体的高精度恒温控制晶体振荡器(OCXO)显现出非常高的频率稳定度和低老化率,但是它的电压控制频率调节范围很窄,无法在锁相受控的情况下使用.针对更宽的频率调节范围,笔者提出一种新的方法,即通过对温度控制来调节OCXO的频率.所有精密OCXO的良好性能都可以保持下来,同时,原来的10-7量级电压可控频率范围提高到5×10-6量级或者更宽.这样就能够在需要长期稳定锁定的频率源,如星载的原子钟中得到应用,保证了系统稳定优良的指标. 展开更多
关键词 恒温控制晶体振荡器 频率稳定度 温度控制 宽频率范围可调
在线阅读 下载PDF
锁相环在广播通讯中的应用
18
作者 李玉冰 《陕西师范大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第S1期58-60,共3页
锁相环是一个相位误差控制系统。它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相。锁相环已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。... 锁相环是一个相位误差控制系统。它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相。锁相环已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。随着广播通讯技术的发展,锁相环技术被广泛应用于载频,本振电路。 展开更多
关键词 锁相环 电压控制振荡器 本振 载频
在线阅读 下载PDF
飞思卡尔面向无线通信应用提供高性价比的小型低噪声放大器
19
《半导体技术》 CAS CSCD 北大核心 2011年第1期93-93,共1页
2010年12月6日,飞思卡尔半导体推出针对无线通信市场的新型低噪放大器(LNA)。新LNA具有成本低、封装体积小等特性,适用于100MHz~2.5GHz的应用,如:遥控钥匙(RKE)系统,智能电表,无线局域网(WLAN)应用,全球定位系统(GPS)... 2010年12月6日,飞思卡尔半导体推出针对无线通信市场的新型低噪放大器(LNA)。新LNA具有成本低、封装体积小等特性,适用于100MHz~2.5GHz的应用,如:遥控钥匙(RKE)系统,智能电表,无线局域网(WLAN)应用,全球定位系统(GPS),双向无线电通信设备,工业、科学和医疗(ISM)设备,缓冲放大器,混频器,增益模块和电压控制振荡器(VCO)。 展开更多
关键词 无线通信市场 通信应用 飞思卡尔 低噪声放大器 高性价比 无线电通信设备 全球定位系统 电压控制振荡器
在线阅读 下载PDF
2.7-4.0 GHz PLL with dual-mode auto frequency calibration for navigation system on chip 被引量:1
20
作者 CHEN Zhi-jian CAI Min +1 位作者 HE Xiao-yong XU Ken 《Journal of Central South University》 SCIE EI CAS CSCD 2016年第9期2242-2253,共12页
A 2.7-4.0 GHz dual-mode auto frequency calibration(AFC) fast locking PLL was designed for navigation system on chip(SoC). The SoC was composed of one radio frequency(RF) receiver, one baseband and several system contr... A 2.7-4.0 GHz dual-mode auto frequency calibration(AFC) fast locking PLL was designed for navigation system on chip(SoC). The SoC was composed of one radio frequency(RF) receiver, one baseband and several system control parts. In the proposed AFC block, both analog and digital modes were designed to complete the AFC process. In analog mode, the analog part sampled and detected the charge pump output tuning voltage, which would give the indicator to digital part to adjust the voltage control oscillator(VCO) capacitor bank. In digital mode, the digital part counted the phase lock loop(PLL) divided clock to judge whether VCO frequency was fast or slow. The analog and digital modes completed the auto frequency calibration function independently by internal switch. By designing a special switching algorithm, the switch of the digital and analog mode could be realized anytime during the lock and unlock detecting process for faster and more stable locking. This chip is fabricated in 0.13 μm RF complementary metal oxide semiconductor(CMOS) process, and the VCO supports the frequency range from 2.7 to 4.0 GHz. Tested 3.96 GHz frequency phase noise is -90 d Bc/Hz@100 k Hz frequency offset and -120 d Bc/Hz@1 MHz frequency offset. By using the analog mode in lock detection and digital mode in unlock detection, tested AFC time is less than 9 μs and the total PLL lock time is less than 19 μs. The SoC acquisition and tracking sensitivity are about-142 d Bm and-155 d Bm, respectively. The area of the proposed PLL is 0.35 mm^2 and the total SoC area is about 9.6 mm^2. 展开更多
关键词 auto frequency calibration phase lock loop voltage control oscillator lock time
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部