期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
一种多核指令集仿真器构建技术 被引量:2
1
作者 罗汉青 梁利平 叶甜春 《计算机应用研究》 CSCD 北大核心 2013年第10期3035-3037,共3页
为了提高指令集仿真器的速度并降低多核构造的复杂度,提出了一种多核指令集仿真器的快速搭建技术。该技术结合了解释型、编译型以及混合仿真策略的优点,通过预解码技术、可扩展单核结构、单核结构中的cache和TLB模拟机制以及多核调度机... 为了提高指令集仿真器的速度并降低多核构造的复杂度,提出了一种多核指令集仿真器的快速搭建技术。该技术结合了解释型、编译型以及混合仿真策略的优点,通过预解码技术、可扩展单核结构、单核结构中的cache和TLB模拟机制以及多核调度机制的相互配合,以实现多核的快速搭建。该技术已经成功应用于基于中国科学院微电子所自主研发的IME-Diamond多核DSP的四核仿真器ISD的搭建。复杂度分析与实验结果表明,该技术复杂度低且能够提高仿真速度。 展开更多
关键词 多核指令集仿真器 仿真策略 预解码 多核调度
在线阅读 下载PDF
计算机指令集仿真器的时间仿真技术研究
2
作者 王旭 《计算机应用与软件》 CSCD 北大核心 2005年第8期62-63,91,共3页
本文介绍了计算机系统的时间概念,讨论了计算机指令集仿真器中时间仿真的一般原理和方法,并以时钟中断仿真为核心分析了各种时钟仿真技术及其应用。
关键词 计算机指令集仿真器 时间仿真 计算机仿真 仿真模型
在线阅读 下载PDF
指令集仿真器自动生成技术的研究 被引量:4
3
作者 王晓红 王旭 +1 位作者 王雷 金茂忠 《计算机工程与应用》 CSCD 北大核心 2003年第2期129-130,232,共3页
仿真器自动生成技术是仿真的一个重要研究领域。论文对指令集仿真器的自动生成技术进行了研究,基于模板构造法与构件组装法提出了一种新的方法-构件模板法,并根据该方法设计了一个指令集仿真器生成工具SimMaker。
关键词 指令集仿真器 自动生成 描述模板 构件 计算机
在线阅读 下载PDF
指令集仿真器的关键技术 被引量:3
4
作者 付琳 胡锦 梁利平 《计算机应用》 CSCD 北大核心 2015年第5期1421-1425,共5页
为适应嵌入式系统开发中对指令集仿真器仿真速度的要求,提出一种改进的指令集仿真技术。该技术在现有的静态多核仿真器基础上引入指令预处理、动态译码缓存、多线程C函数生成和动态调度运行等技术,以实现对仿真器性能的优化。该技术已... 为适应嵌入式系统开发中对指令集仿真器仿真速度的要求,提出一种改进的指令集仿真技术。该技术在现有的静态多核仿真器基础上引入指令预处理、动态译码缓存、多线程C函数生成和动态调度运行等技术,以实现对仿真器性能的优化。该技术已成功应用于中国科学院微电子所自主研发的IME-Diamond DSP处理器的多核指令集仿真器OPT-ISS中。实际应用程序测试结果表明,该技术在仿真速度提升方面有明显效果。 展开更多
关键词 多核 指令集仿真器 多线程 译码缓存 C函数生成
在线阅读 下载PDF
一种基于虚指令集技术构建快速的可重用的指令集仿真器的方法 被引量:3
5
作者 钱斌 付宇卓 《计算机工程与应用》 CSCD 北大核心 2005年第12期95-97,共3页
指令集仿真器是进行系统体系结构设计与评估、系统软件设计与开发以及进行软、硬件协同开发的有利工具。然而指令集仿真器对目标体系结构具有极大的依赖性,无法跨越多个目标平台工作,这就成了制约它发展的一个重要因素。文章根据DSP处... 指令集仿真器是进行系统体系结构设计与评估、系统软件设计与开发以及进行软、硬件协同开发的有利工具。然而指令集仿真器对目标体系结构具有极大的依赖性,无法跨越多个目标平台工作,这就成了制约它发展的一个重要因素。文章根据DSP处理器的特点,参考传统仿真策略,提出了一种改进后的仿真技术,可以极大地提高仿真器运行效率。在此基础上,又结合虚指令集技术,构建VIS仿真器,改变了传统仿真器只能用于单一处理器的局面,使之能够适用于多款处理器结构。这为指令集仿真器的广泛使用提供了有力的保证。 展开更多
关键词 指令集仿真器 DSP 指令 指令 仿真策略
在线阅读 下载PDF
DSP指令集仿真器优化技术研究 被引量:3
6
作者 林方全 吴健 阮园 《科学技术与工程》 2011年第29期7150-7154,7184,共6页
鉴于指令集仿真器(ISS)在处理器仿真及系统软件测试和验证领域研究中的重要性,如何更好地提升ISS性能一直是领域研究人员面临的一个难题。在现有解释型ISS一般模型的基础上,引入了决策森林、译码缓存、虚拟页表等多种优化技术,设计并实... 鉴于指令集仿真器(ISS)在处理器仿真及系统软件测试和验证领域研究中的重要性,如何更好地提升ISS性能一直是领域研究人员面临的一个难题。在现有解释型ISS一般模型的基础上,引入了决策森林、译码缓存、虚拟页表等多种优化技术,设计并实现了一款面向ZWFCore的高性能可定制DSP指令集仿真器——ZWISS。经实验分析,与现有方法相比,提出的优化技术能够明显提升IIS性能。 展开更多
关键词 指令集仿真器 可定制 译码缓存 决策森林 虚拟页表
在线阅读 下载PDF
石油赛伯数据采集仿真系统的实时性解决方案
7
作者 李巍 王雷 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2006年第2期228-232,共5页
为了保留石油工业赛伯(Cyber)数据采集系统的软硬件成果,在现代的高性能硬件平台上采用软件仿真的方法构造了一个仿真系统,以独立硬件设备模块为单位对实际系统进行建模,形成了以指令集仿真器为核心,通信总线仿真模块为桥梁,连接各个设... 为了保留石油工业赛伯(Cyber)数据采集系统的软硬件成果,在现代的高性能硬件平台上采用软件仿真的方法构造了一个仿真系统,以独立硬件设备模块为单位对实际系统进行建模,形成了以指令集仿真器为核心,通信总线仿真模块为桥梁,连接各个设备仿真模块的仿真系统.为了满足仿真系统的期限,从系统平均性能要求和最坏性能要求两个方面对实时性能需求进行了详细的分析,提取出影响系统实时性的性能参数,根据这些性能参数的要求提出了一个实时性解决方案,解决了仿真系统与实际的数据采集设备之间的实时通信问题,协同完成了数据采集任务,在此基础上给出了一个基于RTLinux(Real-Time Linux)实时操作系统的原型系统. 展开更多
关键词 指令集仿真器 期限 RTLINUX 实时操作系统
在线阅读 下载PDF
基于ESL快速精确的处理器混合模型
8
作者 鲁超 魏继增 常轶松 《计算机工程》 CAS CSCD 2012年第7期281-283,共3页
RTL设计不能满足片上系统对仿真速度的要求。为此,提出一种基于电子系统级快速精确的处理器混合模型。以32位嵌入式微处理器C*CORE340为例,采用不同的抽象层次对指令集仿真器和Cache进行构建。实验结果表明,与RTL级模型相比,该模型的仿... RTL设计不能满足片上系统对仿真速度的要求。为此,提出一种基于电子系统级快速精确的处理器混合模型。以32位嵌入式微处理器C*CORE340为例,采用不同的抽象层次对指令集仿真器和Cache进行构建。实验结果表明,与RTL级模型相比,该模型的仿真速度至少快10倍,仿真精度误差率低于10%。 展开更多
关键词 指令集仿真器 事务级建模 电子系统级设计 混合模型 片上系统
在线阅读 下载PDF
一种面向嵌入式SoC设计的混合级硬/软件协同验证技术
9
作者 王强 龚龙庆 时晨 《现代电子技术》 2007年第9期159-161,164,共4页
SoC已经成为嵌入式系统必不可少的解决方案。验证如此复杂的嵌入式SoC是非常困难的,系统设计需要新的验证技术更快更好地完成系统功能验证任务。通过比较当前3种主要的嵌入式系统验证技术:软件仿真技术、硬件模拟技术、硬/软件协同验证... SoC已经成为嵌入式系统必不可少的解决方案。验证如此复杂的嵌入式SoC是非常困难的,系统设计需要新的验证技术更快更好地完成系统功能验证任务。通过比较当前3种主要的嵌入式系统验证技术:软件仿真技术、硬件模拟技术、硬/软件协同验证仿真技术,介绍基于指令集仿真器和FPGA相结合的、面向IP核复用的混合级硬/软件协同验证环境,并提出混合级协同验证总线功能模块的构成。该技术不仅可以提高设计的可信性和验证速度,而且能够继承当前大多数硬件模拟验证方法。 展开更多
关键词 嵌入式系统验证技术 混合级协同验证 FPGA 指令集仿真器 SOC IP核复用
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部