期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
直扩系统折叠匹配滤波器设计 被引量:4
1
作者 邹琼 邵定蓉 李署坚 《电子测量技术》 2006年第1期33-33,76,共2页
在直扩系统中如何利用有限的硬件资源来实现高动态环境下的快速捕获是工程实现中的重点和难点。文中介绍折叠结构匹配滤波器在直扩接收机中的应用,并说明其基于FPGA的设计方法。
关键词 折叠滤波 直序扩频 捕获 高动态
在线阅读 下载PDF
DS/CDMA通信中匹配滤波器的FPGA设计 被引量:1
2
作者 杨奎武 张丙杰 《现代电子技术》 2005年第1期63-65,共3页
匹配滤波器因具有大的时间带宽积而在扩频和 CDMA通信中受到极大重视 ,不仅作为快速捕获和 RAKE分集等传统技术的最佳方案 ,而且在多用户检测、智能天线、多速率甚至是软切换等方面也都能发挥其优势 ;对匹配滤波器捕获的基本原理进行了... 匹配滤波器因具有大的时间带宽积而在扩频和 CDMA通信中受到极大重视 ,不仅作为快速捕获和 RAKE分集等传统技术的最佳方案 ,而且在多用户检测、智能天线、多速率甚至是软切换等方面也都能发挥其优势 ;对匹配滤波器捕获的基本原理进行了研究并着重讨论了其多种 FPGA实现结构。 展开更多
关键词 直接序列扩频 数字匹配滤波 折叠滤波 部分相关
在线阅读 下载PDF
CDMA并行匹配滤波器的CPLD设计
3
作者 李向东 郭树旭 +1 位作者 赵蔚 贺蓉 《吉林大学学报(理学版)》 CAS CSCD 北大核心 2003年第2期201-205,共5页
根据FLEX10K系列CPLD器件中查找表结构的特点和节省器件资源原则,采用折叠滤波技术和复杂可编程逻辑器件设计了CDMA并行匹配滤波器.输入数据宽度为8位,输出数据宽度为16位,过采样率为16,通过EDA- 型开发系统将设计硬件编程到FLEX10K芯片... 根据FLEX10K系列CPLD器件中查找表结构的特点和节省器件资源原则,采用折叠滤波技术和复杂可编程逻辑器件设计了CDMA并行匹配滤波器.输入数据宽度为8位,输出数据宽度为16位,过采样率为16,通过EDA- 型开发系统将设计硬件编程到FLEX10K芯片中,并在MAX+Plus 开发环境中进行了仿真分析. 展开更多
关键词 CDMA 并行匹配滤波 码分多址 折叠滤波 复杂可编程逻辑器件 无线通信 CPID 设计方法
在线阅读 下载PDF
一种改进的伪码捕获方法 被引量:4
4
作者 王江浩 李署坚 《电子测量技术》 2008年第12期136-138,共3页
本文在传统的并行伪码捕获的基础上,提出了一种基于折叠匹配滤波器的伪码捕获的方法,提高了捕获速度,减少了资源利用,其性能优于传统的伪码捕获方法,可行性在实际中已经得到了验证。本文先给出了折叠匹配滤波器详细的系统设计,最后给出... 本文在传统的并行伪码捕获的基础上,提出了一种基于折叠匹配滤波器的伪码捕获的方法,提高了捕获速度,减少了资源利用,其性能优于传统的伪码捕获方法,可行性在实际中已经得到了验证。本文先给出了折叠匹配滤波器详细的系统设计,最后给出了折叠匹配滤波器优化设计的方法和建议。 展开更多
关键词 伪码捕获 折叠匹配滤波 可行性
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部